Zeitgeber- und Timing-Lösungen

Takt-Jitter-Cleaner verbessern die Gesamtsystemleistung

JESD204B-konforme Jitter-Cleaner mit branchenweit geringstem Leistungs-Jitter-Verhältnis

Branchenweit beste Leistung

Zu den Leistungsmerkmalen zählen: Extrem jitterarm – 65 fs typ. 12 k bis 20 M bei 88 MHz und 50 fs typ. 12 k bis 20 M bei 1966,08 MHz, extrem geringes Inband-Phasenrauschen dank führender BiCMOS-Technologie

JESD204B leicht gemacht

LMK0482, branchenweit erste und beliebteste JESD204B-Jitter-Cleaner-Familie, unterstützt Anwendungen mit oder ohne JESD204B-Schnittstelle mit einem einzigen Baustein. Umfassender SYSREF-Support reduziert SoC-Komplexität und Kosten. Mehrere SYSREF-Frequenzen von einem Baustein.

PLLATINUM™ Dual-Loop-PLL

Das Doppel-PLL-Konzept der PLLATINUM-Bausteine reduziert Kosten und verbessert die Leistung. Innovatives, semidigitales PLL-Verfahren für beste Leistung bei gleichzeitiger Integration von PLL-Schleifenfilterkomponenten und Unterstützung von Schleifenbandbreiten < 5 Hz.

Durchsuchen nach Anwendungen

Vorgestellte Produkte durchsuchen

Baustein
Beschreibung
Anzahl Ausgänge
Ausgangsfrequenz (max.) (MHz)
Anzahl Eingänge
RMS-Jitter (fs)*
Anwendungen
Spezielle Merkmale
LMK04610 Hochleistungsfähiger Dual-Loop-Jitter-Cleaner 10 bis 16 2000 2 bis 4 65 Drahtlosanwendungen, Industrieanwendungen Kaskaden-PLL, SPI, Holdover-Modus, unterstützte PCB-Temperatur: 105 PCB, JESD204B-SYSREF-Unterstützung – Mehrere SYSREF-Frequenzen von einem Baustein, vollständig integrierter Schleifenfilter – < 5 Hz Schleifenbandbreite, integrierte LDOs für 70 dBc PSRR, geringer Stromverbrauch: 0,88 W bei 10 aktiven Ausgängen
LMK04832 Extrem rauscharmer 3,2 GHz-Jitter-Cleaner, Taktgenerator und Verteiler 14 3202 3 88 Drahtlosanwendungen, Industrieanwendungen 3,3 V Vcc/Vdd, JESD204B-SYSREF-Erzeugung, Holdover-Modus, Jitter-Cleaner, manuelle und automatische Umschaltung zwischen den Eingängen, SPI, uWire
LMK04808 Hochleistungsfähiger Dual-Loop-Jitter-Cleaner 14 3072 2 111 Drahtlosanwendungen, Industrieanwendungen Kaskaden-PLL, SPI/uWire, Holdover-Modus, Int. XTAL-Oszillator in PLL1
LMK04906 Hochleistungsfähiger Dual-Loop-Jitter-Cleaner 6 2600 3 100 Drahtlosanwendungen, Industrieanwendungen Kaskaden-PLL, SPI/uWire, Holdover-Modus, Int. XTAL-Oszillator in PLL1
CDCM7005-SP Single-Loop-Jitter-Cleaner mit Raumfahrtzulassung 5 1500 2 NA – Single Loop Raumfahrt Einzel-PLL, SPI, strahlungsresistent, Klasse V

*12kHz to 20MHz

Takt-Jitter-Cleaner – Videos

Designtools

Mit dem Online-Designtool WEBENCH® Clock Architect vereinfacht TI die Arbeit von Designern durch die Erzeugung kompletter Taktbaumlösungen. Es werden mehrere Lösungen mit Optimierung in Bezug auf Leistung, Kosten oder Platinenplatz erzeugt.