HF-PLLs und Synthesizer
Erzielen von extrem geringem Phasenrauschen für hochleistungsfähige Messeinrichtungen, Satelliten, Radar und drahtlose 5G-Systeme
Nach Kategorien durchsuchen
Auswählen nach Hauptmerkmalen
Geringes Phasenrauschen
Erzielen der optimalen Phasenrauschleistung durch Verwendung unserer Synthesizer mit integrierten spannungsgesteuerten Oszillatoren (VCOs) und PLLs
Taktung von Hochgeschwindigkeitsdatenwandlern
Takten von Hochgeschwindigkeits-ADCs und DACs mit SYSREF- und JESD204B-fähigen Geräten
Raumfahrt & hohe Zuverlässigkeit
Betrieb im Weltraum und in rauen Umgebungen mit strahlungsfesten Bausteinen für erweiterte Temperaturbereiche
Geringer Stromverbrauch
Reduzieren des Stromverbrauchs für energieabhängige und batteriebetriebene Anwendungen
Design- & Entwicklungsressourcen
Texas Instruments PLLatinum Simulator Tool
PLLATINUMSIM-SW is a simulation tool that allows users to create detailed designs and simulations of our PLLatinum™ integrated circuits, which include the LMX series of phase-locked loops (PLLs) and synthesizers.
Texas Instruments Clocks and Synthesizers (TICS) Pro Software
Texas Instruments clocks and synthesizers (TICS) pro software is used to program the evaluation modules (EVMs) for product numbers with these prefixes: CDC, LMK and LMX. These products include phase-locked loops and voltage-controlled oscillators (PLL+VCO), synthesizers and clocking devices.
Clock tree architect programming software
Clock tree architect is a clock tree synthesis tool that streamlines your design process by generating clock tree solutions based on your system requirements. The tool pulls data from an extensive database of clocking products to generate a system-level multi-chip clocking solution.