클록 및 타이밍

TI의 BAW 기술을 지원하는 고성능 클로킹 솔루션을 사용하여 시스템을 구축하세요

parametric-filter모든 제품 보기
TI의 클로킹 솔루션을 이용해 엔터프라이즈, 통신, 차량용, 산업용, 테스트 및 측정, 항공우주 및 방위 분야 요구 사항을 충족하는 벌크 탄성파(BAW), 분수 출력 분할기 및 방사능 강화 기술의 무한한 잠재력을 활용해 보세요. TI의 BAW 클로킹 솔루션을 이용해 지터 요구 사항을 극복하고, 시스템 성능을 개선하며, 극한의 환경 조건을 견딜 수 있는 제품을 만들어 보세요.

카테고리별로 찾아보기

BAW 공진기 기술

벌크 탄성파(BAW)는 압전 변환을 사용하여 기가헤르츠 주파수를 생성하는 공진기 기술입니다.

설계 및 개발 자료

Design tool
Clock tree architect programming software

Clock tree architect is a clock tree synthesis tool that streamlines your design process by generating clock tree solutions based on your system requirements. The tool pulls data from an extensive database of clocking products to generate a system-level multi-chip clocking solution.

Application software & framework
Texas Instruments Clocks and Synthesizers (TICS) Pro Software

Texas Instruments clocks and synthesizers (TICS) pro software is used to program the evaluation modules (EVMs) for product numbers with these prefixes: CDC, LMK and LMX. These products include phase-locked loops and voltage-controlled oscillators (PLL+VCO), synthesizers and clocking devices.

Application software & framework
Texas Instruments PLLatinum Simulator Tool

PLLATINUMSIM-SW is a simulation tool that allows users to create detailed designs and simulations of our PLLatinum™ integrated circuits, which include the LMX series of phase-locked loops (PLLs) and synthesizers.

TI의 클록 및 타이밍 포트폴리오를 선택하는 이유는 무엇입니까?

checkmark

혁신적인 기술

TI의 클로킹 제품은 통합 BAW 공진기 기술, 고급 CMOS 및 SiGe 프로세스를 활용하며, 모두 TI 공장에서 제조됩니다.

checkmark

안정성을 위해 설계

BAW 기술은 기계적 충격 및 진동과 같은 혹독한 환경 조건에 대한 높은 복원력을 제공하며 쿼츠 기반 솔루션에 비해 100배 더 나은 MTBF를 달성할 수 있습니다.

checkmark

광범위한 포트폴리오

TI의 클로킹 포트폴리오는 60년 이상의 우주 항공 전문 지식을 활용하여 엔터프라이즈, 통신, 광범위한 산업용, 테스트 및 측정, 방위 및 우주 항공을 위한 다중 소스 및 고성능 솔루션을 제공합니다.

checkmark

전용 설계 툴 및 리소스

TI의 클록 트리 아키텍트, PLLatinum 시뮬레이터 및 TiCS Pro 툴을 사용하여 설계 프로세스를 간소화하고 성능을 시뮬레이션하고 클로킹 제품을 프로그래밍하십시오.

클로킹 애플리케이션 표준 동향

무선 및 이더넷 기반 네트워킹 애플리케이션을 위한 BAW VCO를 지원하는 네트워크 싱크로나이저

TI의 네트워크 싱크로나이저는 엄격한 지터 제거, 원더 감쇠, 레퍼런스 클록 생성 및 히트리스 스위칭을 충족하도록 설계되었습니다. 하드웨어 솔루션과 함께 IEEE-1588v2 PTP(Precision Time Protocol) 소프트웨어 스택, 서보 루프, 장치 드라이버, 소스 코드 및 선택적 펌웨어가 제공됩니다.
 
  • 유선 및 무선 네트워킹을 대상으로 합니다. 이더넷 기반 네트워킹을 위한 56G/112G/224G PAM-4 시리얼라이저/디시리얼라이저, 4G/5G 매크로, AAS, RRU, BBU 코어 모듈 및 증폭기, 스몰 셀 무선 통신. 
  • 업계 최고의 타이밍 정확도 및 표준 적합. 완전한 타이밍 지원, 1PPS 신호 편차는 +/-5ns 미만입니다. PDV가 230µs 를 초과하는 경우 +/-1µs 미만의 부분 타이밍 지원. PTP 통신 프로파일 G8275.1 및 G.8275.2를 준수합니다.
Application note
ITU-T G.8262 Compliance Test Results for the LMK5C33216
ITU-T G.8262 준수 테스트를 위한 애플리케이션 보고서 
PDF | HTML
Application note
ITU-T G.8262 Compliance Test Results for the LMK5C33216
ITU-T G.8262 준수 테스트를 위한 애플리케이션 보고서 
PDF | HTML
PTP을 위한 주요 제품
LMK5C33216 ACTIVE Ultra-low jitter clock synchronizer with JESD204B for wireless communications with BAW
LMK05318B ACTIVE Ultra-low jitter single channel network synchronizer clock with BAW
LMK5B33216 ACTIVE 16-output, three DPLL and APLL, network synchronizer with integrated 2.5-GHz bulk-acoustic-wave VCO

데이터 컨버터와 FPGA 간의 동기화된 상호 작용을 지원하는 클로킹 솔루션

TI는 JESD204B 및 JESD204C 애플리케이션을 위한 클로킹 요구 사항을 충족하는 고성능 라디오 주파수 위상 동기 루프(PLL) 및 신시사이저, JESD204 호환 고주파 클록 분배 제품, 다기능 지터 클리너 및 싱크로나이저 포트폴리오를 설계했습니다.
 
  • 위상 동기 클록 생성. 당사 장치에는 시스템 참조(SYSREF) 생성, 위상 동기화, 출력 클록 위상 조정, 입력 대 출력 제로 지연 모드 및 SYSREF 비지원 등의 기능이 포함되어 있어 기가헤르츠 클록과 SYSREF 간에 정확한 타이밍을 지원합니다.
  • 초저잡음. 멀티코어 VCO, 외부 VCO 지원 및 외부 위상 검파기 지원을 갖춘 PLL은 가장 엄격한 위상 잡음 요구 사항을 충족하는 데 도움이 됩니다.
User guide
How to Phase Synchronize Multiple LMX2820 Devices
LMX2820을 사용한 위상 동기화 이론, 위상 동기화의 제한 사항을 설명하고 단계별 가이드에서 동기화를 설정하는 방법을 보여줍니다
PDF | HTML
Application note
LMX1204 Multiplier Clock Distribution Drives Large Phased-Array Systems
다양한 채널에 저위상 잡음 클록 또는 로컬 오실레이터(LO) 신호를 배포하는 방법과 3.2~6.4GHz 출력 사이에서 작동하는 통합 멀티플라이어를 사용하는 방법을 설명합니다
PDF | HTML
기술 기고문
레이더 및 EW 애플리케이션을 위한 멀티 채널 RF 트랜시버, 저잡음 클로킹 레퍼런스 설계
이 레퍼런스 설계는 LMX2820 및 LMK04832 기반 저잡음 JESD204B 호환 클록을 보여주고 여러 AFE7950을 제공합니다.

PCIe 클록 및 타이밍: 1세대~6세대

PCIe 애플리케이션은 원래 PC 시장을 뛰어넘어 데이터 센터, 자동차 및 통신 네트워크 애플리케이션을 포함하게 되었습니다. TI에는 클록 제너레이터, 팬아웃 버퍼, 오실레이터, 클록 멀티플렉서를 비롯한 완전한 PCIe 제품 포트폴리오가 있습니다. TI의 장치는 SSC, SRNS 및 SRIS 포함 공통 클록을 포함하여 모든 PCIe 클로킹 아키텍처를 지원합니다.

  • 시스템 이점. 장치에는 글리치가 없는 제어 로직, 고장 안전 입력, 낮은 전파 지연, 엄격하게 제어되는 출력 대 출력 스큐, 고성능 주파수 정확도 및 PSNR과 같은 기능이 포함되어 있습니다.
  • 사용 편의성. TI의 PCIe 포트폴리오는 핀 대 핀 호환 오실레이터 및 버퍼와 소형 패키지 크기로 제공되는 업계 최초의 참조 없는 클록 생성기를 제공합니다.
PCIe 애플리케이션을 위한 주요 제품
CDCE6214-Q1 ACTIVE Ultra-low power clock generator supporting PCIe gen 1-5 with 2 inputs, 4 outputs and internal EEPROM
CDCDB2000 ACTIVE DB2000QL compliant 20-output clock buffer for PCIe® Gen 1 to Gen 5

주요 애플리케이션 알아보기

유선 네트워킹
TI의 BAW 기술을 바탕으로 하는 초저 지터 클록을 이용해 신호 무결성을 개선하고 차세대 112G 및 224G PAM4 SerDes 클로킹을 위한 총 솔루션 비용을 절감하세요
무선 인프라
TI의 클로킹 솔루션은 벌크 탄성파 기반 네트워크 싱크로나이저, 무선 주파수 합성기 및 클록 분배 기능으로 4G 및 5G 네트워크 영역에서 널리 사용되고 있으며, 6G 설계로 가는 길을 개척하고 있습니다.
기업
다중 공급원, 고성능 PCIe(Peripheral Component Interconnect Express) Gen 1~Gen 6 및 이더넷 클로킹 장치를 이용해 엔터프라이즈 시스템에서 시스템 안정성과 성능을 극대화하세요.
방위
TI의 클로킹 및 무선 주파수 신시사이저 솔루션을 이용해 정밀한 동기화 요구 사항을 충족하고 저잡음 시스템을 제공하세요.
우주 항공
TI의 내방사능 및 방사능 강화 클로킹 및 RF 신시사이저 솔루션을 이용해 가장 가혹한 방사능 환경에서 성능을 발휘하세요.
테스트 장비
TI의 클로킹 및 RF 신시사이저 솔루션을 선택해 테스트 장비에서 새로운 차원의 성능과 속도, 정밀도를 경험해 보세요.

TI의 BAW 기술을 바탕으로 하는 초저 지터 클록을 이용해 신호 무결성을 개선하고 차세대 112G 및 224G PAM4 SerDes 클로킹을 위한 총 솔루션 비용을 절감하세요

TI는 BAW(벌크 탄성파) 기술과 탁월한 지터 성능을 갖춘 광범위한 클로킹 포트폴리오를 통해 선도적인 클록 공급업체로 앞서가고 있습니다.

  • 112G 및 224G PAM-4 SerDes용 초저 지터(42fs) 클록.
  • 저주파 XO, TCXO 또는 OCXO, 외부 저손실(LDO) 조정기 요구 사항 제거와 우수한 PSRR(전원 전압 제거비)로 전체 솔루션 비용이 절감됩니다. 
  • IEEE 1588 PTP(정밀 시간 프로토콜) 동기식 이더넷 솔루션. Class D의 정확한 타이밍 PTP 소프트웨어와 함께 동급 최고의 지터가 G8275.1 및 G.8275.2 적합을 실현합니다.

주요 리소스

제품
  • LMK5B33216 – 16-output, three DPLL and APLL, network synchronizer with integrated 2.5-GHz bulk-acoustic-wave VCO
  • LMK03328 – Ultra-low jitter clock generator family with two independent PLLs
  • LMK6P – Low-jitter, high-performance, bulk-acoustic-wave (BAW) fixed-frequency LVPECL oscillator
설계 툴 및 시뮬레이션
소프트웨어 개발
  • TICSPRO-SW – Texas Instruments Clocks and Synthesizers (TICS) Pro Software

TI의 클로킹 솔루션은 벌크 탄성파 기반 네트워크 싱크로나이저, 무선 주파수 합성기 및 클록 분배 기능으로 4G 및 5G 네트워크 영역에서 널리 사용되고 있으며, 6G 설계로 가는 길을 개척하고 있습니다.

TI의 네트워크 싱크로나이저의 히트리스(hitless) 스위칭 및 홀드오버 성능은 안정적인 시스템 설계를 도와주고, 초저지터 클록은 5G 설계를 간소화해줍니다.

  • 일체형 LDO는 공급 레일에서 <–75dBc 전원 공급 거부율을 제공합니다. 
  • DC 커플링, 아날로그 프런트 엔드와의 간편한 인터페이스, JEDEC JESD204B 및 JESD204C 지원.
  • IEEE(Institute of Electrical and Electronics Engineers) 1588v2 정밀 시간 프로토콜(Precision Time Protocol) 소프트웨어는 전체 타이밍 지원, 1PPS 신호 편차 <±5 ns 및 ±1µs 미만의 부분 타이밍 지원을 제공합니다(230µs를 초과하는 패킷 지연 변동).

주요 리소스

레퍼런스 설계
  • TIDA-010230 – Multi-channel RF transceiver, low-noise clocking reference design for radar and EW applications
제품
  • LMK5C33216 – Ultra-low jitter clock synchronizer with JESD204B for wireless communications with BAW
  • LMX2820 – 22.6-GHz wideband RF synthesizer with phase synchronization, JESD and <5-µs frequency calibration
  • LMK00301 – 3-GHz, 10-output differential fanout buffer / level translator
기술 리소스
소프트웨어 개발
  • TICSPRO-SW – Texas Instruments Clocks and Synthesizers (TICS) Pro Software
  • PLLATINUMSIM-SW – Texas Instruments PLLatinum Simulator Tool

다중 공급원, 고성능 PCIe(Peripheral Component Interconnect Express) Gen 1~Gen 6 및 이더넷 클로킹 장치를 이용해 엔터프라이즈 시스템에서 시스템 안정성과 성능을 극대화하세요.

TI의 PCIe 및 이더넷 클로킹 포트폴리오에는 벌크 탄성파 오실레이터와 팬아웃 버퍼, 클록 멀티플렉서 및 레퍼런스리스 클록 생성기가 포함되어 있습니다.

  • 초저 지터는 더 큰 잡음 마진으로 PCIe Gen 1부터 Gen 6 적합을 달성할 수 있게 도와줍니다.
  • 낮은 전파 지연으로 다중 PCIe 버퍼 캐스케이딩이 가능합니다.
  • 일체형 LDO 및 높은 피크 신호 ​​대비 잡음 비율이 전력 필터링 회로를 단순화해줍니다.
  • 저전력 고속 전류 조정 로직, 저전압 차동 신호 및 1.2~3.3V 저전압 상보형 금속 산화물 반도체를 포함한 프로그래밍 방식 출력 형식입니다.

주요 리소스

제품
  • LMK6H – Low-jitter, high-performance, bulk-acoustic-wave (BAW) fixed-frequency HCSL oscillator
  • CDCDB2000 – DB2000QL compliant 20-output clock buffer for PCIe® Gen 1 to Gen 5
  • CDCE6214 – Ultra-low power clock generator with one PLL, four differential output
기술 리소스

TI의 클로킹 및 무선 주파수 신시사이저 솔루션을 이용해 정밀한 동기화 요구 사항을 충족하고 저잡음 시스템을 제공하세요.

TI의 클로킹 제품과 PLL(무선 주파수 위상 고정 루프)은 초저잡음 성능과 동기화 기능을 지원합니다. 

  • 고성능 PLL, 외부 VCO(전압 제어 오실레이터) 모드 및 외부 위상 검출기 입력 모드는 엄격한 잡음 요구 사항을 충족할 수 있도록 도와줍니다.
  • 멀티코어 VCO 및 보정 알고리즘은 광대역 적용 범위와 빠른 주파수 호핑을 지원합니다.
  • 위상 동기화 및 조정 기능과 입력 윈도잉 기능은 JESD204B 및 JESD204C 시스템에서 수 기가헤르츠 클록 동기화를 단순화합니다.

주요 리소스

레퍼런스 설계
  • TIDA-010230 – Multi-channel RF transceiver, low-noise clocking reference design for radar and EW applications
  • LMX2594PSEVM – LMX2594 evaluation module for 15-GHz RF synthesizer with multiple-device phase synchronization
제품
  • LMX2820 – 22.6-GHz wideband RF synthesizer with phase synchronization, JESD and <5-µs frequency calibration
  • LMX1204 – 12.8-GHz RF buffer, multiplier and divider with JESD204B/C SYSREF support and phase synchronization
  • LMK5B33216 – 16-output, three DPLL and APLL, network synchronizer with integrated 2.5-GHz bulk-acoustic-wave VCO
소프트웨어 개발
  • PLLATINUMSIM-SW – Texas Instruments PLLatinum Simulator Tool
  • TICSPRO-SW – Texas Instruments Clocks and Synthesizers (TICS) Pro Software

TI의 내방사능 및 방사능 강화 클로킹 및 RF 신시사이저 솔루션을 이용해 가장 가혹한 방사능 환경에서 성능을 발휘하세요.

풍부한 기능을 갖춘 TI의 고성능 클로킹 제품을 이용하면 혹독한 방사능 환경에서 넓은 무선 주파수(RF) 범위로 높은 대역폭을 제공할 수 있습니다.

  •  고집적 모놀리식 클록 생성기와 RF 신시사이저를 이용하면 우주 응용 분야에서 크기와 무게, 전력 소모를 줄일 수 있습니다.
  • 설계 방식과 프로세스 특성으로 열악한 방사능 환경에서도 일관되고 예측 가능한 동작이 가능합니다.
  • 60년간의 우주 제품 분야 전문성과 함께 다양한 장치 모드를 다루는 상세한 방사선 보고서에 액세스할 수 있어 발사까지 소요 시간을 단축하는 데 도움이 됩니다.

주요 리소스

레퍼런스 설계
  • TIDA-010191 – Space-grade multichannel JESD204B 15-GHz clocking reference design
제품
  • LMK04832-SEP – Radiation-tolerant, 30-krad, ultra-low-noise, 3.2-GHz 15-output JESD204C clock jitter cleaner
  • LMX2615-SP – Space grade 40-MHz to 15-GHz wideband synthesizer with phase synchronization and JESD204B support
  • LMK04832-SP – Radiation-hardened-assured (RHA), ultra-low-noise, 3.2-GHz, 15-output clock jitter cleaner
소프트웨어 개발
  • PLLATINUMSIM-SW – Texas Instruments PLLatinum Simulator Tool
  • TICSPRO-SW – Texas Instruments Clocks and Synthesizers (TICS) Pro Software

TI의 클로킹 및 RF 신시사이저 솔루션을 선택해 테스트 장비에서 새로운 차원의 성능과 속도, 정밀도를 경험해 보세요.

TI의 클로킹 제품과 무선 주파수(RF) 위상 고정 루프는 잡음과 설계 복잡성을 매끄럽게 감소시켜 정밀 반도체 및 무선 통신 테스터부터 연구실 계측기에 이르기까지 다양한 응용 분야를 지원합니다.

  • 보정 알고리즘을 갖춘 RF 신시사이저는 광대역 주파수 범위와 빠른 주파수 호핑을 지원합니다.
  • 풍부한 기능을 갖춘 제품을 이용해 다중 채널 기가헤르츠 샘플링 시스템의 위상 동기화를 간소화할 수 있습니다.
  • 초저지터 클록 버퍼 및 클록 생성기는 PCI Express(Peripheral Component Interconnect Express)에서 이더넷으로의 고속 인터페이스를 지원합니다.

주요 리소스

제품
  • LMX2820 – 22.6-GHz wideband RF synthesizer with phase synchronization, JESD and <5-µs frequency calibration
  • LMX1204 – 12.8-GHz RF buffer, multiplier and divider with JESD204B/C SYSREF support and phase synchronization
  • LMK1D1204 – 4-channel output LVDS 1.8-V buffer
소프트웨어 개발
  • PLLATINUMSIM-SW – Texas Instruments PLLatinum Simulator Tool
  • TICSPRO-SW – Texas Instruments Clocks and Synthesizers (TICS) Pro Software

기술 리소스

비디오 시리즈
비디오 시리즈
TI 정밀 랩 - 클록 및 타이밍 비디오
시스템 잡음의 기본 용어 및 요소부터 고급 설계 고려 사항까지 주요 주제를 다루는 교육 비디오의 포괄적인 커리큘럼과 타이밍 전문 지식을 개발하세요.
Application note
Application note
Multi-Clock Synchronization
디바이더 리셋, 0 지연 또는 두 방법의 조합을 통해 여러 디바이스를 동기화하는 방법을 알아보세요.
document-pdfAcrobat PDF
기술 기고문
기술 기고문
FPGA 기반 설계를 위한 최적의 클로킹 솔루션을 선택하는 방법
FPGA 기반 애플리케이션을 위한 클로킹 솔루션 선택의 주요 요소에 대해 자세히 알아보십시오.