PMP20481

适用于 5V 和 7V 应用的高效紧凑型双路 10A 数字负载点参考设计

PMP20481

设计文件

概述

PMP20481 参考设计将数字 TPS40425 控制器与数字降压驱动器 UCD7242 配对使用,适用于双 10A 负载点,具有微小的 0.625"x1.075" (15.9mmx27.3mm) 解决方案尺寸。UCD7242 将双 10A 同步降压电源驱动器完全集成到 6mmx6mm 的小型 QFN 封装中。PMP20481 展示了高效率负载点,具有出色的热性能,可用于高输出应用。

特性
  • 8V 至 14V 输入,7V/5A 和 5V/5A 输出
  • 7V 输出电压、300kHz 条件下的峰值效率为 96.1%
  • 出色的热性能:7V/5A 和 5V/5A 自然对流条件下具有 25℃ 温升
  • 总解决方案尺寸:0.625" x 1.075" (15.9mm x 27.3mm)
  • 支持 PMBus 的裕量调节和定序
输出电压选项 PMP20481.1 PMP20481.2
Vin (Min) (V) 8 8
Vin (Max) (V) 14 14
Vout (Nom) (V) 7 5
Iout (Max) (A) 5 5
Output Power (W) 35 25
Isolated/Non-Isolated Non-Isolated Non-Isolated
Input Type DC DC
Topology Buck- Synchronous Buck- Synchronous
??image.gallery.download_zh_CN?? 观看带字幕的视频 视频

我们开发的全面组装电路板仅用于测试和性能验证,不可用于销售。

设计文件和产品

设计文件

下载现成的系统文件,加快您的设计过程。

TIDUDZ6.PDF (2581 K)

参考设计的测试结果,包括效率图表,测试前提条件等

TIDRUB1.PDF (107 K)

设计布局和元件的详细原理图

TIDRUB2.PDF (68 K)

设计元件、引用标识符和制造商/器件型号的完整列表

TIDRUB3.PDF (38 K)

元件放置方式设计布局的详细原理图

TIDCE70.ZIP (155 K)

包含设计 PCB 物理板层信息的设计文件

TIDRUB4.PDF (222 K)

用于生成 PCB 设计布局的 PCB 层图文件

产品

在设计中包括 TI 产品和可能的替代产品。

AC/DC & DC/DC controllers (external FET)

TPS40425双输出、两相、可堆叠 PMBUS 同步降压无驱动器控制器

数据表: PDF | HTML
AC/DC & DC/DC controllers (external FET)

UCD7242数字双通道同步降压功率驱动器

数据表: PDF

技术文档

star
= TI 精选文档
未找到结果。请清除搜索,并重试。
查看所有 1
类型 标题 下载最新的英文版本 日期
* 测试报告 PMP20481 Test Results 2017年 12月 7日

支持与培训

可获得 TI E2E™ 论坛的工程师技术支持

查看所有论坛主题
查看英文版所有论坛主题

所有内容均由 TI 和社区网友按“原样”提供,并不构成 TI 规范。参阅使用条款

如果您对质量、包装或订购 TI 产品有疑问,请参阅 TI 支持

视频