Il primo DAC del settore, a 4 canali, a 16 bit,
con velocità di 1,25 GSPS

Consumo di energia inferiore del 65% rispetto alla concorrenza
DAC3484 è un convertitore DAC più veloce del 25% rispetto al più veloce DAC a 4 canali presente finora nella sua categoria. Ha un consumo energetico di soli 250 mW per canale che gli consente di migliorare del 65% le soluzioni alternative della concorrenza. DAC3484 è disponibile in un package da 9 mm x 9 mm a 88 pin multiriga, di dimensioni inferiori del 40% rispetto alle soluzioni alternative di DAC quadrupli offerti dalla concorrenza e con un numero dimezzato di I/O totali.
That's High Performance Analog >> Your Way™.
|
DAC a interpolazione, ad altissima velocità e a bassissimo consumo
|
Ingrandisci![]() |
||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||
|
Oltre alla famiglia di convertitori DAC3484, TI offre una gamma esclusiva di DAC ideali per applicazioni che richiedono la determinazione esatta della frequenza, superiore linearità, migliori prestazioni di diafonia e rumore di fase del PLL. Per accelerare i tempi di sviluppo, i DAC ad alta velocità di TI utilizzano una suite completa di strumenti di sviluppo e diversi circuiti integrati complementari che consentono di creare rapidamente soluzioni di prototipi per la catena del segnale, ad elevate prestazioni e dall'ingombro minimo. DAC a interpolazione con ingresso LVDS e fattore di forma ridotto
* Fout =10 MHz |
Ingrandisci![]() |
||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||
|
DAC a interpolazione con ingresso CMOS
|
Ingrandisci |
||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||
|
DAC ad alta velocità con ingressi LVDS GSPS
|
Ingrandisci |
||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||
Strumenti aggiuntivi
TI offre diversi strumenti per assistere i progettisti. Gli strumenti riportati di seguito sono particolarmente efficaci poiché forniscono un ambiente di valutazione flessibile che permette di accelerare la creazione di prototipi.
Nota: gli EVM Altera FPGA con header HSMC si connettono direttamente agli EVM DAC con ingresso LVDS.
Note applicative
Manuali
- Analog Signal Chain Guide
(pdf, 8,71 MB)
Download - Communications Infrastructure
Solutions Guide
(pdf, 1,68 MB)
Download

Download
Ordina



