OR-Gatter

Vereinfachen Sie Ihre Signalkette mit kombinatorischer Logik

parametric-filterAlle Produkte anzeigen
Lösen Sie häufige kombinatorische Logikprobleme, wie zum Beispiel das Aktivieren oder Deaktivieren digitaler Signale oder das Überwachen mehrerer Fehlersignale, mit unserem Sortiment von mehr als 80 OR-Gates. Das Sortiment umfasst Open-Drain- und Schmitt-Trigger-Bausteine mit Ein- bis Sechskanalkonfigurationen.

Nach Kategorien durchsuchen

Nach Kategorien durchsuchen

OR-Gatter

SN74LVC7032A-Q1
OR-Gatter

Vierfach-ODER-Gatter, zwei Eingänge, 1,2 V bis 3,6 V, mit Schmitt-Trigger-Eingän

Ungefährer Preis (USD) 1ku | 0.081

SN74LVC7032A
OR-Gatter

Vierfach-ODER-Gatter, zwei Eingänge, 1,2 V bis 3,6 V, mit Schmitt-Trigger-Eingän

Ungefährer Preis (USD) 1ku | 0.069

Warum sollten Sie sich für unsere OR-Gatter entscheiden?

checkmark

Weiter Betriebsspannungsbereich

Wählen Sie Produkte im Bereich von 0,8V bis 18V aus, um alle Ihre Anwendungsanforderungen zu erfüllen.

checkmark

Vielseitiges Gehäuseangebot

Es sind Gehäuse ohne und mit Pins verfügbar. Die Pin-Anzahl reicht von 5 bis 20 Pins. Für ausgewählte Gehäuse sind „benetzbare Flanken“ verfügbar.

checkmark

Schmitt-Trigger-Eingänge

Unsere HCS-Familie (Hochgeschwindigkeits-CMOS mit Schmitt-Trigger) verfügt über Schmitt-Trigger-Eingänge, die eine überragende Störfestigkeit bieten. 

Gängige OR-Gate-Anwendungen und -Funktionen

Fehlersignale mit weniger MCU GPIO-Kanälen überwachen

Viele Systeme haben mehrere Fehlermarkierungen zu überwachen. Wenn die Fehlermeldung als solche wichtiger ist als das genaue Modul, in dem er aufgetreten ist, kann die Anzahl der zur Überwachung dieser Fehlermarkierungen notwendigen Eingänge verringert werden. Dieses Video erörtert eine Methode zur Reduzierung der Anzahl erforderlicher Eingänge zur Überwachung einer Reihe von Fehlermerker-Ausgängen in einem Beispielsystem.

Vorgestellte Produkte für OR-Gatter
SN74LVC2G32 AKTIV OR-Gatter, 2 Kanal, 2 Eingänge 1,65 V bis 5,5 V, 32-mA-Treiberstärke
SN74AUP1G32 AKTIV Einfaches, energieeffizientes (< 1uA) OR-Gatter mit 2 Eingängen, 0,8 V bis 3,6 V
SN74LV32A-Q1 AKTIV Highspeed-OR-Gatter (7 ns) mit 4 Kanälen, 2 Eingängen, 2 V bis 5,5 V (Automobilindustrie)

Erfahren Sie mehr über gängige Anwendungen von OR-Gattern

Digitale Signale müssen während des Systembetriebs mitunter aktiviert oder deaktiviert werden. Dieses Video behandelt sämtliche möglichen Optionen, was mit dem Ausgang bei deaktivierter Leitung geschehen kann, und gibt Logikbausteine an, welche jede der Funktionen ausführen können.

Vorgestellte Produkte für OR-Gatter
SN74AHCT1G32-Q1 AKTIV Highspeed-OR-Gatter (7,1 ns) mit TTL-kompatiblen Eingängen, 1 Kanal, 2 Eingänge, 4,5 V bis 5,5 V (Au
SN74AHC1G32-Q1 AKTIV Einkanaliges ODER-Gatter mit zwei Eingängen, 2 V bis 5,5 V, Highspeed (9 ns), für die Automobilindus
SN74AUC32 AKTIV Ultra-Highspeed-OR-Gatter (2,4 ns) mit 4 Kanälen, 2 Eingängen, 0,8 V bis 2,7 V

Optimieren Sie die Platinengröße mit kosteneffizienten Lösungen

Bei dem Small-Outline Thin (SOT-23-THN) DYY-Gehäuse handelt es sich um ein bedrahtetes Gehäuse für diskrete Logik mit den Abmessungen 4,2 mm × 3,26 mm, das 57 % kleiner ist als das Äquivalent eines TSSOP-Gehäuses (Thin Shrink Small Outline Package). Das 0,5-mm-Standardraster des DYY-Gehäuses ermöglicht die einfache Integration in bestehende Fertigungseinrichtungen.

Die Abmessungen des unbedrahteten 14-poligen WQFN (BQA)-Gehäuses (Very Very Quad Flat No-Lead) betragen gerade einmal 3 mm × 2,5 mm; damit ist das Gehäuse 76 % kleiner als das TSSOP-Äquivalent und 40 % kleiner als das QFN-Gehäuse der vorherigen Generation. Dieses Gehäuse ist auch in Ausführungen mit benetzbarer Flanke erhältlich, was eine optische Inspektion – statt der herkömmlichen Röntgeninspektion – bei der Fertigung ermöglicht.

Von links nach rechts: SOT-23-THN, TSSOP, SOIC, SSOP

Vorgestellte Produkte für OR-Gatter
SN74AHC32 AKTIV Highspeed-OR-Gatter (9 ns) mit 4 Kanal, 2 Eingängen, 2 V bis 5,5 V
SN74AHCT32 AKTIV Highspeed-OR-Gatter (7,1 ns) mit TTL-kompatiblen Eingängen, 4 Kanäle, 2 Eingänge, 4,5 V bis 5,5 V
SN74HCS32-Q1 AKTIV Highspeed-OR-Gatter (12 ns) mit Schmitt-Trigger-Eingängen, 4 Kanäle, 2 Eingänge, 2 V bis 6 V (Automo

Reduzieren Sie die Rauschbelastung

Unsere HCS-Familie (Hochgeschwindigkeits-CMOS mit Schmitt-Trigger) arbeitet über einen Eingangsspannungsbereich von 2 V bis 6 V. Schmitt-Auslöser-Eingänge helfen bei der Dekodierung von sauberen Signalen in 3,3- und 5-V-Anwendungen mit hohem Rauschaufkommen und verbessern die Leistung bei langsamen Signalen durch schärfere Übergänge zwischen logischen Pegeln.

Application note
Reduce Noise and Save Power with the New HCS Logic Family (Rev. A)
Designer sind ständig bestrebt, die Signalintegrität zu verbessern, den Stromverbrauch zu senken und die Robustheit ihrer Systeme zu erhöhen. Die HCS-Familie wurde entwickelt, um diese Ziele zu erreichen.
PDF
Application brief
Understanding Schmitt Triggers (Rev. A)
Die meisten CMOS-, BiCMOS- und TTL-Bausteine benötigen an den Eingängen steile Flanken beim Übergang von Low nach High und von High nach Low. Wenn die Flanken zu flach sind, kann dies zu übermäßigem Stromfluss
oder Schwingungen oder zu einer Beschädigung des Bausteins führen.
PDF | HTML
Vorgestellte Produkte für OR-Gatter
SN74HCS4075 AKTIV Highspeed-OR-Gatter (12 ns) mit Schmitt-Trigger-Eingängen, 3 Kanäle, 3 Eingänge, 2 V bis 6 V
SN74HCS32 AKTIV Highspeed-OR-Gatter (12 ns) mit Schmitt-Trigger-Eingängen, 4 Kanäle, 2 Eingänge, 2 V bis 6 V
SN74HCS32-Q1 AKTIV Highspeed-OR-Gatter (12 ns) mit Schmitt-Trigger-Eingängen, 4 Kanäle, 2 Eingänge, 2 V bis 6 V (Automo

Technische Ressourcen

Application brief
Application brief
Understanding Schmitt Triggers (Rev. A)
Die meisten CMOS-, BiCMOS- und TTL-Bausteine benötigen an den Eingängen vergleichsweise steile Flanken beim Übergang von Low nach High und von High nach Low. Wenn die Flanken zu flach sind, kann dies zu übermäßigem Stromfluss, Schwingungen und sogar zu einer Beschädigung des Bauteils führen.
document-pdfAcrobat PDF
Application brief
Application brief
Optimizing Board Space for Discrete LOGIC Designs Using Smallest Package Solutio (Rev. A)
Der Begriff „Dual Footprint“ bezeichnet hier die Überlagerung von zwei Footprints auf der Leiterplatte für zwei unterschiedliche Gehäusekonfigurationen. Auf diese Weise kann bei Neuentwürfen oder Designrevisionen einer möglicherweise unsicheren oder eingeschränkten Bauteileversorgung entgegengewirkt werden.
document-pdfAcrobat PDF
Application brief
Application brief
User Fewer Inputs to Monitor Error Signals
Fehlerquellensignale können kombiniert werden, um die Anzahl der erforderlichen Eingänge eines Systemcontrollers zu reduzieren, wenn es wichtiger ist, zu wissen, dass ein Fehler aufgetreten ist, als zu wissen, welches Bauteil den Fehler ausgelöst hat.
document-pdfAcrobat PDF