JAJSW88A March 2025 – September 2025 AM62L
PRODUCTION DATA
デバイスごとのパッケージ図は、PDF版データシートをご参照ください。
表 6-108 および 図 6-98 に、UHS-I SDR50 モードでの MMC1/MMC2 のスイッチング特性を示します。
| 番号 | パラメータ | 最小値 | 最大値 | 単位 | |
|---|---|---|---|---|---|
| fop(clk) | 動作周波数、MMCx_CLK | 100 | MHz | ||
| SDR505 | tc(clk) | サイクル時間、MMCx_CLK | 10 | ns | |
| SDR506 | tw(clkH) | パルス幅、MMCx_CLK High | 4.45 | ns | |
| SDR507 | tw(clkL) | パルス幅、MMCx_CLK Low | 4.45 | ns | |
| SDR508 | td(clkL-cmdV) | 遅延時間、MMCx_CLK 立ち上がりエッジから MMCx_CMD 遷移まで | 1.2 | 6.35 | ns |
| SDR509 | td(clkL-dV) | 遅延時間、MMCx_CLK 立ち上がりエッジから MMCx_DAT[3:0] 遷移まで | 1.2 | 6.35 | ns |
図 6-98 MMC1/MMC2 – UHS-I SDR50 – 送信モード