JAJSW88A March 2025 – September 2025 AM62L
PRODUCTION DATA
デバイスごとのパッケージ図は、PDF版データシートをご参照ください。
| 信号名 [1] | ピンの種類 [2] | 説明 [3] | ANBピン[4] |
|---|---|---|---|
| DDR0_ACT_n | O | DDRSS アクティブ化コマンド | M2 |
| DDR0_CAS_n | O | DDRSS 列アドレス ストローブ | L1 |
| DDR0_RAS_n | O | DDRSS 行アドレス ストローブ | M5 |
| DDR0_WE_n | O | DDRSS 書き込みイネーブル | L2 |
| DDR0_A0 | O | DDRSS アドレス バス | L5 |
| DDR0_A1 | O | DDRSS アドレス バス | H6 |
| DDR0_A2 | O | DDRSS アドレス バス | L6 |
| DDR0_A3 | O | DDRSS アドレス バス | K2 |
| DDR0_A4 | O | DDRSS アドレス バス | J1 |
| DDR0_A5 | O | DDRSS アドレス バス | H5 |
| DDR0_A6 | O | DDRSS アドレス バス | R2 |
| DDR0_A7 | O | DDRSS アドレス バス | N6 |
| DDR0_A8 | O | DDRSS アドレス バス | T4 |
| DDR0_A9 | O | DDRSS アドレス バス | N1 |
| DDR0_A10 | O | DDRSS アドレス バス | T5 |
| DDR0_A11 | O | DDRSS アドレス バス | T6 |
| DDR0_A12 | O | DDRSS アドレス バス | W6 |
| DDR0_A13 | O | DDRSS アドレス バス | V6 |
| DDR0_BA0 | O | DDRSS バンク アドレス | N3 |
| DDR0_BA1 | O | DDRSS バンク アドレス | N2 |
| DDR0_BG0 | O | DDRSS バンク グループ | N5 |
| DDR0_BG1 | O | DDRSS バンク グループ | N4 |
| DDR0_CAL0 (1) | A | IO パッド較正抵抗 | M3 |
| DDR0_CK0 | O | DDRSS クロック | P1 |
| DDR0_CK0_n | O | DDRSS 負のクロック | P2 |
| DDR0_CKE0 | O | DDRSS クロック イネーブル | K1 |
| DDR0_CS0_n | O | DDRSS チップ セレクト 0 | L3 |
| DDR0_DM0 | IO | DDRSS データ マスク | F2 |
| DDR0_DM1 | IO | DDRSS データ マスク | W2 |
| DDR0_DQ0 | IO | DDRSS データ | F4 |
| DDR0_DQ1 | IO | DDRSS データ | F3 |
| DDR0_DQ2 | IO | DDRSS データ | F1 |
| DDR0_DQ3 | IO | DDRSS データ | E1 |
| DDR0_DQ4 | IO | DDRSS データ | G4 |
| DDR0_DQ5 | IO | DDRSS データ | H4 |
| DDR0_DQ6 | IO | DDRSS データ | H2 |
| DDR0_DQ7 | IO | DDRSS データ | H3 |
| DDR0_DQ8 | IO | DDRSS データ | V4 |
| DDR0_DQ9 | IO | DDRSS データ | T3 |
| DDR0_DQ10 | IO | DDRSS データ | T1 |
| DDR0_DQ11 | IO | DDRSS データ | U1 |
| DDR0_DQ12 | IO | DDRSS データ | U4 |
| DDR0_DQ13 | IO | DDRSS データ | V5 |
| DDR0_DQ14 | IO | DDRSS データ | U2 |
| DDR0_DQ15 | IO | DDRSS データ | W1 |
| DDR0_DQS0 | IO | DDRSS データ ストローブ | G1 |
| DDR0_DQS0_n | IO | DDRSS 相補データ ストローブ | G2 |
| DDR0_DQS1 | IO | DDRSS データ ストローブ | V1 |
| DDR0_DQS1_n | IO | DDRSS 相補データ ストローブ | V2 |
| DDR0_ODT0 | O | DDRSS チップ セレクト 0 のオン ダイ終端 | L4 |
| DDR0_RESET0_n | O | DDRSS のリセット | J2 |