JAJSH80B August   1998  – April 2019 CD4051B-Q1 , CD4053B-Q1

PRODUCTION DATA.  

  1. 特長
  2. アプリケーション
  3. 概要
    1.     CD405xB-Q1 の機能ブロック図
  4. 改訂履歴
  5. Pin Configuration and Functions
    1.     Pin Functions CD4051B-Q1
    2.     Pin Functions CD4053B-Q1
  6. Specifications
    1. 6.1 Absolute Maximum Ratings
    2. 6.2 ESD Ratings
    3. 6.3 Recommended Operating Conditions
    4. 6.4 Thermal Information
    5. 6.5 Electrical Characteristics
    6. 6.6 AC Performance Characteristics
    7. 6.7 Typical Characteristics
  7. Parameter Measurement Information
  8. Detailed Description
    1. 8.1 Overview
    2. 8.2 Functional Block Diagrams
    3. 8.3 Feature Description
    4. 8.4 Device Functional Modes
  9. Application and Implementation
    1. 9.1 Application Information
    2. 9.2 Typical Application
      1. 9.2.1 Design Requirements
      2. 9.2.2 Detailed Design Procedure
      3. 9.2.3 Application Curve
  10. 10Power Supply Recommendations
  11. 11Layout
    1. 11.1 Layout Guidelines
    2. 11.2 Layout Example
  12. 12デバイスおよびドキュメントのサポート
    1. 12.1 ドキュメントのサポート
      1. 12.1.1 関連資料
    2. 12.2 関連リンク
    3. 12.3 ドキュメントの更新通知を受け取る方法
    4. 12.4 コミュニティ・リソース
    5. 12.5 商標
    6. 12.6 静電気放電に関する注意事項
    7. 12.7 Glossary
  13. 13メカニカル、パッケージ、および注文情報

パッケージ・オプション

メカニカル・データ(パッケージ|ピン)
サーマルパッド・メカニカル・データ
発注情報

特長

  • 車載アプリケーション用にAEC-Q100認定済み
    • 温度グレード 1:-45°C~+125°C、TA
  • 広い範囲のデジタルおよびアナログ信号レベル
    • デジタル:3V~20V
    • アナログ:≤ 20VP-P
  • 低いオン抵抗、15VP-P 信号入力範囲で、VDD - VEE = 18V において 125Ω (標準値)
  • 高いオフ抵抗、
    VDD - VEE = 18V でチャネル・リーク ±100pA (標準値)
  • 3V~20V のデジタル・アドレッシング信号 (VDD - VSS = 3V~20V) のロジック・レベル変換により、最大 20VP-P (VDD - VEE = 20V) のアナログ信号をスイッチング、マッチングされたスイッチ特性、rON 5Ω (標準値、VDD - VEE = 15V の場合)、すべてのデジタル制御入力および電源条件において非常に低い静止電力消費、VDD - VSS = VDD - VEE = 10V において 0.2µW (標準値)
  • オンチップでバイナリ・アドレスをデコード
  • 5V、10V、15V のパラメータ定格
  • 20V で静止電流を 100% テスト済み
  • パッケージの温度範囲全体で 18V 時に最大入力電流 1µA、25°C で 18V 時に 100nA
  • Break-Before-Make スイッチングにより、チャネルのオーバーラップを排除