JAJS785H
October 1997 – November 2023
LMC6482
PRODUCTION DATA
1
1
特長
2
アプリケーション
3
概要
4
Pin Configuration and Functions
5
Specifications
5.1
Absolute Maximum Ratings
5.2
ESD Ratings
5.3
Recommended Operating Conditions
5.4
Thermal Information
5.5
Electrical Characteristics: VS = 5 V
5.6
Electrical Characteristics: VS = 3 V
5.7
Typical Characteristics
6
Detailed Description
6.1
Overview
6.2
Functional Block Diagram
6.3
Feature Description
6.3.1
Amplifier Topology
6.3.2
Input Common-Mode Voltage Range
6.3.3
Rail-to-Rail Output
6.4
Device Functional Modes
7
Application and Implementation
7.1
Application Information
7.1.1
Upgrading Applications
7.1.2
Data Acquisition Systems
7.1.3
Instrumentation Circuits
7.2
Typical Applications
7.2.1
3-V Single-Supply Buffer Circuit
7.2.1.1
Design Requirements
7.2.1.2
Detailed Design Procedure
7.2.1.2.1
Capacitive Load Compensation
7.2.1.2.2
Capacitive Load Tolerance
7.2.1.2.3
Compensating For Input Capacitance
7.2.1.2.4
Offset Voltage Adjustment
7.2.1.3
Application Curves
7.2.2
Typical Single-Supply Applications
7.3
Power Supply Recommendations
7.4
Layout
7.4.1
Layout Guidelines
7.4.2
Layout Example
8
Device and Documentation Support
8.1
Device Support
8.1.1
Development Support
8.1.1.1
Spice Macromodel
8.1.1.2
PSpice® for TI
8.1.1.3
TINA-TI™シミュレーション・ソフトウェア (無償ダウンロード)
8.1.1.4
DIP アダプタ評価基板
8.1.1.5
DIYAMP-EVM
8.1.1.6
TI のリファレンス・デザイン
8.1.1.7
フィルタ設計ツール
8.2
ドキュメントの更新通知を受け取る方法
8.3
サポート・リソース
8.4
Trademarks
8.5
静電気放電に関する注意事項
8.6
用語集
9
Revision History
10
Mechanical, Packaging, and Orderable Information
パッケージ・オプション
デバイスごとのパッケージ図は、PDF版データシートをご参照ください。
メカニカル・データ(パッケージ|ピン)
D|8
P|8
DGK|8
サーマルパッド・メカニカル・データ
DGK|8
QFND519
発注情報
jajs785h_oa
jajs785h_pm