JAJSGH0C
November 2018 – August 2019
SN6505A-Q1
,
SN6505B-Q1
,
SN6505D-Q1
PRODUCTION DATA.
1
特長
2
アプリケーション
3
概要
Device Images
概略回路図
4
改訂履歴
5
概要(続き)
6
Pin Configuration and Functions
7
Specifications
Table 1.
Absolute Maximum Ratings
Table 2.
ESD Ratings
Table 3.
Recommended Operating Conditions
Table 4.
Thermal Information
Table 5.
Electrical Characteristics
Table 6.
Timing Requirements
7.1
Typical Characteristics, SN6505A-Q1
7.2
Typical Characteristics, SN6505B-Q1 or SN6505D-Q1
8
Parameter Measurement Information
9
Detailed Description
9.1
Overview
9.2
Functional Block Diagram
9.3
Feature Description
9.3.1
Push-Pull Converter
9.3.2
Core Magnetization
9.4
Device Functional Modes
9.4.1
Start-Up Mode
9.4.1.1
Soft-Start
9.4.2
Operating Mode
9.4.3
Shutdown-Mode
9.4.4
Spread Spectrum Clocking
9.4.5
External Clock Mode
10
Application and Implementation
10.1
Application Information
10.2
Typical Application
10.2.1
Design Requirements
10.2.2
Detailed Design Procedure
10.2.2.1
Drive Capability
10.2.2.2
LDO Selection
10.2.2.3
Diode Selection
10.2.2.4
Capacitor Selection
10.2.2.5
Transformer Selection
10.2.2.5.1
V-t Product Calculation
10.2.2.5.2
Turns Ratio Estimate
10.2.2.5.3
Recommended Transformers
10.2.3
Application Curves
10.2.4
System Examples
10.2.4.1
Higher Output Voltage Designs
10.2.4.2
Application Circuits
11
Power Supply Recommendations
12
Layout
12.1
Layout Guidelines
12.2
Layout Example
13
デバイスおよびドキュメントのサポート
13.1
デバイス・サポート
13.1.1
デベロッパー・ネットワークの製品に関する免責事項
13.2
ドキュメントのサポート
13.2.1
関連資料
13.3
関連リンク
13.4
ドキュメントの更新通知を受け取る方法
13.5
コミュニティ・リソース
13.6
商標
13.7
静電気放電に関する注意事項
13.8
Glossary
14
メカニカル、パッケージ、および注文情報
パッケージ・オプション
メカニカル・データ(パッケージ|ピン)
DBV|6
MPDS026M
サーマルパッド・メカニカル・データ
発注情報
jajsgh0c_oa
13
デバイスおよびドキュメントのサポート