JAJSWU2AA
April 1999 – October 2025
SN74LVC1G14
PRODUCTION DATA
1
1
特長
2
アプリケーション
3
説明
4
ピン構成および機能
5
仕様
5.1
絶対最大定格
5.2
ESD 定格
5.3
推奨動作条件
5.4
熱に関する情報
5.5
電気的特性
5.6
スイッチング特性:-40℃ ~ 85℃
5.7
スイッチング特性:-40℃ ~ 125℃
5.8
動作特性
5.9
代表的特性
パラメータ測定情報
6
詳細説明
6.1
概要
6.2
機能ブロック図
6.3
機能説明
6.3.1
バランスのとれた高駆動能力の CMOS プッシュプル出力
6.3.2
CMOS シュミット トリガ入力
6.3.3
クランプ ダイオード
6.3.4
部分的パワー ダウン (Ioff)
6.3.5
過電圧許容入力
6.4
デバイスの機能モード
7
アプリケーションと実装
7.1
アプリケーション情報
7.2
代表的なアプリケーション
7.2.1
設計要件
7.2.2
詳細な設計手順
7.2.3
アプリケーション曲線
7.3
電源に関する推奨事項
7.4
レイアウト
7.4.1
レイアウトのガイドライン
7.4.2
レイアウト例
8
デバイスおよびドキュメントのサポート
8.1
ドキュメントのサポート
8.1.1
関連資料
8.2
ドキュメントの更新通知を受け取る方法
8.3
サポート・リソース
8.4
商標
8.5
静電気放電に関する注意事項
8.6
用語集
9
改訂履歴
10
メカニカル、パッケージ、および注文情報
パッケージ・オプション
デバイスごとのパッケージ図は、PDF版データシートをご参照ください。
メカニカル・データ(パッケージ|ピン)
DPW|5
DBV|5
DSF|6
DCK|5
YZV|4
DRL|5
YZP|5
DRY|6
サーマルパッド・メカニカル・データ
DRY|6
QFND138E
DPW|5
QFND567C
発注情報
jajswu2aa_oa
jajswu2aa_pm