JAJSUM4A
September 2019 – October 2025
SN74LVC2GU04-Q1
PRODUCTION DATA
1
1
特長
2
アプリケーション
3
説明
4
ピン構成および機能
5
仕様
5.1
絶対最大定格
5.2
ESD 定格
5.3
推奨動作条件
5.4
熱に関する情報
5.5
電気的特性
5.6
スイッチング特性 - –40°C ~ 85°C
5.7
スイッチング特性 - –40°C ~ 125°C
5.8
動作特性
5.9
代表的特性
6
パラメータ測定情報
7
詳細説明
7.1
概要
7.2
機能ブロック図
7.3
機能説明
7.3.1
バランスのとれた高駆動能力の CMOS プッシュプル出力
7.3.2
標準 CMOS 入力
7.3.3
負のクランプ ダイオード
7.3.4
過電圧許容入力
7.3.5
バッファなしロジック
7.4
デバイスの機能モード
8
アプリケーションと実装
8.1
アプリケーション情報
8.2
代表的なアプリケーション
8.2.1
設計要件
8.2.2
詳細な設計手順
8.2.3
アプリケーション曲線
8.3
電源に関する推奨事項
8.4
レイアウト
8.4.1
レイアウトのガイドライン
8.4.2
レイアウト例
9
デバイスおよびドキュメントのサポート
9.1
ドキュメントの更新通知を受け取る方法
9.2
サポート・リソース
9.3
商標
9.4
静電気放電に関する注意事項
9.5
用語集
10
改訂履歴
11
メカニカル、パッケージ、および注文情報
11.1
テープおよびリール情報
11.2
メカニカル データ
パッケージ・オプション
メカニカル・データ(パッケージ|ピン)
DRY|6
MPDS221F
DCK|6
MPDS114F
サーマルパッド・メカニカル・データ
DRY|6
QFND617
発注情報
jajsum4a_oa
jajsum4a_pm