JAJSLQ1A November 2024 – October 2025 TCAN2855-Q1 , TCAN2857-Q1
PRODUCTION DATA
デバイスごとのパッケージ図は、PDF版データシートをご参照ください。
FD フォーマットインジケータ (FDF) を受信してからドミナント res ビットを受信すると、デコーダユニットは、図 8-41 に従ってさらにドミナントビットを SOF であると考慮する前に、nBits_idle リセッシブビットを待機します。表 8-9 は nBits_idle を定義します。
| パラメータ | 表記 | 値 | |
|---|---|---|---|
| 最小値 | 最大値 | ||
| 新しい SOF が許容される前のリセッシブビット数 | nBits_idle | 6 | 10 |
アービトレーションおよびデータフェーズのビットレートの各種組み合わせをサポートするため、2 つのビットフィルタオプションが用意されています。レジスタ 8'h47[4] は pBitfilter オプションが選択されている場合です。
ドミナント信号 ≤ 最小 pBitfilter (表 8-10 を参照) である、持続時間内のアービトレーションビット時間は有効と見なされず、リセッシブビットカウンタは再起動しません。ドミナント信号 ≥ アービトレーションビット期間の pBitfilter 最大値である場合、リセッシブビットカウンタは再起動します。
| パラメータ | 表記 | 値 | |
|---|---|---|---|
| 最小値 | 最大値 | ||
| CAN FD データフェーズビットフィルタ 1 | pBitfilter1 | 5.00% | 17.50% |
| CAN FD データフェーズビットフィルタ 2 | pBitfilter2 | 2.50% | 8.75% |