JAJSDK5A July   2017  – November 2018 THVD1500

PRODUCTION DATA.  

  1. 特長
  2. アプリケーション
  3. 概要
    1.     Device Images
      1.      概略回路図
  4. 改訂履歴
  5. Pin Configuration and Functions
    1.     Pin Functions
  6. Specifications
    1. 6.1 Absolute Maximum Ratings
    2. 6.2 ESD Ratings
    3. 6.3 Recommended Operating Conditions
    4. 6.4 Thermal Information
    5. 6.5 Power Dissipation
    6. 6.6 Electrical Characteristics
    7. 6.7 Switching Characteristics
    8. 6.8 Typical Characteristics
  7. Parameter Measurement Information
  8. Detailed Description
    1. 8.1 Overview
    2. 8.2 Functional Block Diagrams
    3. 8.3 Feature Description
    4. 8.4 Device Functional Modes
  9. Application and Implementation
    1. 9.1 Application Information
    2. 9.2 Typical Application
      1. 9.2.1 Design Requirements
        1. 9.2.1.1 Data Rate and Bus Length
        2. 9.2.1.2 Stub Length
        3. 9.2.1.3 Bus Loading
        4. 9.2.1.4 Receiver Failsafe
        5. 9.2.1.5 Transient Protection
      2. 9.2.2 Detailed Design Procedure
      3. 9.2.3 Application Curves
  10. 10Power Supply Recommendations
  11. 11Layout
    1. 11.1 Layout Guidelines
    2. 11.2 Layout Example
  12. 12デバイスおよびドキュメントのサポート
    1. 12.1 デバイス・サポート
    2. 12.2 デベロッパー・ネットワークの製品に関する免責事項
    3. 12.3 ドキュメントの更新通知を受け取る方法
    4. 12.4 コミュニティ・リソース
    5. 12.5 商標
    6. 12.6 静電気放電に関する注意事項
    7. 12.7 Glossary
  13. 13メカニカル、パッケージ、および注文情報

パッケージ・オプション

デバイスごとのパッケージ図は、PDF版データシートをご参照ください。

メカニカル・データ(パッケージ|ピン)
  • D|8
サーマルパッド・メカニカル・データ
発注情報

Switching Characteristics

over recommended operating conditions
PARAMETER TEST CONDITIONS MIN TYP MAX UNIT
Driver
tr, tf Differential output rise/fall time RL = 54 Ω, CL = 50 pF See Figure 10 180 250 450 ns
tPHL, tPLH Propagation delay 250 350 ns
tSK(P) Pulse skew, |tPHL – tPLH| 25 40 ns
tPHZ, tPLZ Disable time See Figure 11 and Figure 12 70 160 ns
tPZH, tPZL Enable time RE = 0 V 220 400 ns
RE = VCC 1.5 3 µs
Receiver
tr, tf Differential output rise/fall time CL = 15 pF See Figure 15 15 25 ns
tPHL, tPLH Propagation delay 70 100 ns
tSK(P) Pulse skew, |tPHL – tPLH| 3 7 ns
tPHZ, tPLZ Disable time 15 30 ns
tPZH(1),
tPZL(1),
tPZH(2),
tPZL(2)
Enable time DE = VCC See Figure 16 100 175 ns
DE = 0 V See Figure 17 1 4 μs