JAJSDY4I June   2017  – August 2021 TLV6741 , TLV6742

PRODUCTION DATA  

  1. 特長
  2. アプリケーション
  3. 概要
  4. 改訂履歴
  5. デバイス比較表
  6. ピン構成および機能
  7. 仕様
    1. 7.1 絶対最大定格
    2. 7.2 ESD 定格
    3. 7.3 推奨動作条件
    4. 7.4 シングル・チャネルの熱に関する情報
    5. 7.5 デュアル・チャネルの熱に関する情報
    6. 7.6 電気的特性
    7. 7.7 TLV6741:代表的特性
    8. 7.8 TLV6742:代表的特性
  8. 詳細説明
    1. 8.1 概要
    2. 8.2 機能ブロック図
    3. 8.3 機能説明
      1. 8.3.1 THD+ ノイズ性能
      2. 8.3.2 動作電圧
      3. 8.3.3 レール・ツー・レール出力
      4. 8.3.4 EMI 除去
      5. 8.3.5 電気的オーバーストレス
      6. 8.3.6 代表的な仕様と分布
      7. 8.3.7 シャットダウン機能
      8. 8.3.8 露出サーマル・パッド付きパッケージ
    4. 8.4 デバイスの機能モード
  9. アプリケーションと実装
    1. 9.1 アプリケーション情報
    2. 9.2 音声フィルタ付き単一電源エレクトレット・マイク・プリアンプ
      1. 9.2.1 設計要件
      2. 9.2.2 詳細な設計手順
      3. 9.2.3 アプリケーション曲線
  10. 10電源に関する推奨事項
  11. 11レイアウト
    1. 11.1 レイアウトのガイドライン
    2. 11.2 レイアウト例
  12. 12デバイスおよびドキュメントのサポート
    1. 12.1 ドキュメントのサポート
      1. 12.1.1 関連資料
    2. 12.2 Receiving Notification of Documentation Updates
    3. 12.3 サポート・リソース
    4. 12.4 商標
    5. 12.5 Electrostatic Discharge Caution
    6. 12.6 Glossary
  13. 13メカニカル、パッケージ、および注文情報

パッケージ・オプション

メカニカル・データ(パッケージ|ピン)
サーマルパッド・メカニカル・データ
発注情報

電気的特性

TLV6742/4 の仕様:VS = (V+) - (V–) = 1.8V~5.5V (±0.9V~±2.75V)、TA = 25℃、RL = 10kΩ を VS/2 に接続、VCM = VS/2、VOUT = VS/2 (特に記述のない限り)。
DC 仕様:VS = (V+) - (V–) = 5.5V、TA = 25℃、RL = 10kΩ を VS/2 に接続、VCM = VS/2、VOUT = VS/2 (特に記述のない限り)。
パラメータ テスト条件 最小値 標準値 最大値 単位
オフセット電圧
VOS 入力オフセット電圧 VS = 5.0V ±0.15 ±1.0 mV
TA = -40℃~125℃ TLV6742/4 (3) ±1.2
dVOS/dT 入力オフセット電圧ドリフト TA = -40℃~125℃ TLV6741 (2) ±0.35 μV/℃
TLV6742/4 (3) ±0.2
PSRR 入力オフセット電圧と電源との関係 VCM = V– TLV6741 (2) ±0.32 ±6.3 μV/V
VCM = V– TLV6742/4 (3) ±0.7 ±5.8
チャネル・セパレーション f = 20kHz 130 dB
入力バイアス電流
IB 入力バイアス電流 TLV6741 (2) ±10 pA
TLV6742/4 (3) ±3
IOS 入力オフセット電流 TLV6741 (2) ±10 pA
TLV6742/4 (3) ±0.5
ノイズ
EN 入力電圧ノイズ f = 0.1~10Hz   1.2 µVPP
  0.227   μVRMS
en 入力電圧ノイズ密度 f = 10Hz TLV6742/4 (3)   30   nV/√Hz
f = 1kHz TLV6741 (2)   5.0  
TLV6742/4 (3) 4.6
f = 10kHz TLV6741 (2) 3.7
TLV6742/4 (3)   3.5  
iN 入力電流ノイズ f = 1kHz   23 fA/√Hz
入力電圧範囲
VCM 同相電圧範囲 (V–) (V+) - 1.2 V
CMRR 同相信号除去比 (V–) < VCM < (V+) - 1.2V TLV6741 (2) 95 120 dB
VS = 1.8V、(V–) < VCM < (V+) - 1.2V TLV6742/4 (3) 87 100
VS = 5.5V、(V–) < VCM < (V+) - 1.2V 94 110
入力容量
ZID 差動 10 || 6 MΩ || pF
ZICM 同相 10 || 6 GΩ || pF
開ループ・ゲイン
AOL 開ループ電圧ゲイン (V–) + 40mV < VO < (V+) - 40mV、RL = 10kΩ を VS/2 に接続 TLV6741 (2) 125 dB
(V–) + 150mV < VO < (V+) - 150mV、RL = 2kΩ を VS/2 に接続 110 130
VS = 1.8V、(V–) + 150mV < VO < (V+) - 150mV、RL = 2kΩ を VS/2 に接続 TLV6742/4 (3) 107 120
VS = 5.5V、(V–) + 150mV < VO < (V+) - 150mV、RL = 2kΩ を VS/2 に接続 140
VS = 1.8V、(V–) + 40mV < VO < (V+) - 40mV、RL = 10kΩ を VS/2 に接続 110 120
VS = 5.5V、(V–) + 40mV < VO < (V+) - 40mV、RL = 10kΩ を VS/2 に接続 140
周波数特性
GBW ゲイン帯域幅積 10 MHz
SR スルーレート VS = 5.5V、G = +1、CL = 20pF 4.5 V/μs
tS セトリング・タイム 0.1% まで、VS = 5.5V、VSTEP = 2V、G = +1、CL = 20pF 0.65 μs
0.01% まで、VS = 5.5V、VSTEP = 2V、G = +1、CL = 20pF 1.2
位相マージン G = +1、RL = 10kΩ、CL = 20pF 55 °
過負荷復帰時間 VIN × ゲイン > VS 0.2 μs
THD+N 全高調波歪 + ノイズ VS = 5.5V、VCM = 2.5V、VO = 1VRMS、G = +1、f = 1kHz、RL = 10kΩ TLV6741 (2) 0.00035%
TLV6742/4 (3) 0.00015%
EMIRR 電磁干渉除去比 (EMIRR) f = 1GHz TLV6742/4 (3) 51 dB
出力
  レールからの電圧出力スイング 正 / 負レールのヘッドルーム VS = 5.5V、RL = 10k TLV6741 (2)   8 10 mV
正のレール・ヘッドルーム VS = 5.5V、RL = 無負荷 TLV6742/4 (3)   7
VS = 5.5V、RL = 2kΩ   35
VS = 5.5V、RL = 10kΩ   5 14
負のレール・ヘッドルーム VS = 5.5V、RL = 無負荷   7
VS = 5.5V、RL = 2kΩ   35
VS = 5.5V、RL = 10kΩ   5 14
ISC 短絡電流 TLV6742/4 (3) ±68 mA
CLOAD 容量性負荷ドライブ 図 7-58 を参照
ZO 開ループ出力インピーダンス f = 10MHz、IO = 0A TLV6741 (2) 160
f = 2MHz、IO = 0A TLV6742/4 (3) 165
電源
IQ アンプごとの静止電流 VS = 5.5V、IO = 0A TLV6741 (2) 890 μA
TA = -40℃~125℃ 1100
TLV6742/4 (3) 990 1200
TA = -40℃~125℃ 1250
ターンオン時間 TA = 25℃、VS = 5.5V、VS ランプ・レート > 0.3V/µs TLV6742/4 (3) 10 μs
シャットダウン
IQSD 静止電流 (アンプ 1 個あたり) すべてのアンプを無効化、SHDN = V– 1 3.5 µA
ZSHDN シャットダウン時の出力インピーダンス アンプを無効化 10 || 6 GΩ || pF
VIH ロジック High スレッショルド電圧 (アンプがイネーブル) (V–) + 1.1V V
VIL ロジック Low スレッショルド電圧 (アンプがディスエーブル) (V–) + 0.2V
tON アンプのイネーブル時間 (フル・シャットダウン) (1) G = +1、VCM = V-、VO = 0.1 × VS/2 15 µs
アンプのイネーブル時間 (部分的シャットダウン) (2) G = +1、VCM = V-、VO = 0.1 × VS/2 8
tOFF アンプのディスエーブル時間 (1) VCM = V-、VO = VS/2 3
SHDN ピンの入力バイアス電流 (ピンごとの) (V+) ≧ SHDN ≧ (V–) + 0.9V 0.4 µA
(V–) ≦ SHDN ≦ (V–) + 0.7V 0.25
ディスエーブル時間 (tOFF) とイネーブル時間 (tON) は、SHDN ピンに印加される信号の 50% ポイントと、出力電圧が 10% (ディスエーブル) または 90% (イネーブル) レベルに達する時点との時間間隔として定義されます。
この電気的特性は、シングル・チャネルの TLV6741 にのみ適用されます。
この電気的特性は、デュアル・チャネルの TLV6742 とクワッド・チャネルの TLV6744 にのみ適用されます。