JAJSGG5D November   2018  – March 2021 TPS3703-Q1

PRODUCTION DATA  

  1. 特長
  2. アプリケーション
  3. 概要
  4. Revision History
  5. Device Comparison
  6. Pin Configuration and Functions
  7. Specifications
    1. 7.1 Absolute Maximum Ratings
    2. 7.2 ESD Ratings
    3. 7.3 Recommended Operating Conditions
    4. 7.4 Thermal Information
    5. 7.5 Electrical Characteristics
    6. 7.6 Timing Requirements
    7. 7.7 Timing Diagrams
    8. 7.8 Typical Characteristics
  8. Detailed Description
    1. 8.1 Overview
    2. 8.2 Functional Block Diagram
    3. 8.3 Feature Description
      1. 8.3.1 VDD
      2. 8.3.2 SENSE
      3. 8.3.3 RESET
      4. 8.3.4 Capacitor Time (CT)
      5. 8.3.5 Manual Reset ( MR)
    4. 8.4 Device Functional Modes
      1. 8.4.1 Normal Operation (VDD > VDD(MIN))
      2. 8.4.2 Undervoltage Lockout (VPOR < VDD < UVLO)
      3. 8.4.3 Power-On Reset (VDD < VPOR)
  9. Application and Implementation
    1. 9.1 Application Information
      1. 9.1.1 Voltage Threshold Accuracy
      2. 9.1.2 CT Reset Time Delay
        1. 9.1.2.1 Factory-Programmed Reset Delay Timing
        2. 9.1.2.2 Programmable Reset Delay-Timing
      3. 9.1.3 RESET Latch Mode
      4. 9.1.4 Adjustable Voltage Thresholds
      5. 9.1.5 Immunity to SENSE Pin Voltage Transients
        1. 9.1.5.1 Hysteresis
    2. 9.2 Typical Applications
      1. 9.2.1 Design 1: Multi-Rail Window Monitoring for Microcontroller Power Rails
        1. 9.2.1.1 Design Requirements
        2. 9.2.1.2 Detailed Design Procedure
        3. 9.2.1.3 Application Curves
      2. 9.2.2 Design 2: RESET Latch Mode
        1. 9.2.2.1 Design Requirements
        2. 9.2.2.2 Detailed Design Procedure
        3. 9.2.2.3 Application Curves
  10. 10Power Supply Recommendations
    1. 10.1 Power Supply Guidelines
  11. 11Layout
    1. 11.1 Layout Guidelines
    2. 11.2 Layout Example
  12. 12Device and Documentation Support
    1. 12.1 Device Support
      1. 12.1.1 Device Nomenclature
    2. 12.2 Documentation Support
      1. 12.2.1 Evaluation Module
    3. 12.3 Receiving Notification of Documentation Updates
    4. 12.4 サポート・リソース
    5. 12.5 Trademarks
    6. 12.6 静電気放電に関する注意事項
    7. 12.7 用語集
  13. 13Mechanical, Packaging, and Orderable Information

パッケージ・オプション

メカニカル・データ(パッケージ|ピン)
サーマルパッド・メカニカル・データ
発注情報

概要

TPS3703-Q1 デバイスは、統合された過電圧 (OV) および低電圧 (UV) の監視またはリセット IC で、業界でも最も小さい 6 ピンの DSE パッケージに搭載されています。この高精度電圧監視 IC は、低電圧電源レールで動作する、電源誤差の余地が小さいシステムに理想的です。スレッショルドのヒステリシスが小さいので、監視対象の電源電圧が通常の動作範囲内であるときに誤ってリセット信号が発生するのを防止します。内部的なグリッチ耐性およびノイズ・フィルタにより、ノイズの多い信号による誤ったリセットも回避されます。

TPS3703-Q1 は、外付け抵抗なしで過電圧および低電圧リセットのスレッショルドを設定できるため、総合的な精度、コスト、ソリューション・サイズをさらに最適化でき、安全システムの信頼性も向上します。各デバイスの設計には 2 つのリセット遅延時間が設定されており、コンデンサ時間 (CT) ピンを使用してどちらかを選択できるほか、コンデンサを接続してリセット遅延を調整することもできます。SENSE 入力ピンと VDD ピンが別になっていることにより、高信頼性システムで求められる冗長性を実現できます。

このデバイスは、静止電流仕様がわずか 4.5µA です (標準値)。TPS3703-Q1 iは車載用アプリケーションに適しており、AEC-Q100 グレード 1 に認定済みです。

デバイス情報(1)
部品番号 パッケージ 本体サイズ (公称)
TPS3703-Q1 WSON (6) 1.50mm × 1.50mm
利用可能なすべてのパッケージについては、このデータシートの末尾にある注文情報を参照してください。
GUID-C084FD53-C357-4E21-A85C-F6C96C4DEA79-low.gif 過電圧精度の標準的な分散