JAJSRP6B October   2023  – February 2026 TPS3762-Q1

PRODUCTION DATA  

  1.   1
  2. 特長
  3. アプリケーション
  4. 説明
  5. デバイスの比較
    1. 4.1 デバイスの命名規則
  6. ピン構成および機能
  7. 仕様
    1. 6.1 絶対最大定格
    2. 6.2 ESD 定格
    3. 6.3 推奨動作条件
    4. 6.4 熱に関する情報
    5. 6.5 電気的特性
    6. 6.6 スイッチング要件
    7. 6.7 タイミング要件
    8. 6.8 タイミング図
    9. 6.9 代表的特性
  8. 詳細説明
    1. 7.1 概要
    2. 7.2 機能ブロック図
    3. 7.3 機能説明
      1. 7.3.1 入力電圧 (VDD)
        1. 7.3.1.1 低電圧誤動作防止 (VPOR < VDD < UVLO)
        2. 7.3.1.2 パワーオン リセット (VDD < VPOR)
      2. 7.3.2 SENSE
        1. 7.3.2.1 逆極性保護
        2. 7.3.2.2 SENSE ヒステリシス
      3. 7.3.3 出力ロジック構成
        1. 7.3.3.1 オープン ドレイン
        2. 7.3.3.2 Active-Low (RESET)
        3. 7.3.3.3 ラッチ
        4. 7.3.3.4 UVBypass
      4. 7.3.4 ユーザーがプログラム可能なリセット時間遅延
        1. 7.3.4.1 リセット時間遅延の構成
      5. 7.3.5 ユーザーがプログラム可能なセンス遅延
        1. 7.3.5.1 センス時間遅延の構成
      6. 7.3.6 内蔵セルフ テスト
    4. 7.4 デバイスの機能モード
  9. アプリケーションと実装
    1. 8.1 使用上の注意
    2. 8.2 可変電圧スレッショルド
    3. 8.3 代表的なアプリケーション
      1. 8.3.1 設計 1:オフ バッテリの監視
        1. 8.3.1.1 設計要件
        2. 8.3.1.2 詳細な設計手順
          1. 8.3.1.2.1 電圧スレッショルドの設定
          2. 8.3.1.2.2 センスおよびリセット遅延への合致
          3. 8.3.1.2.3 電源電圧の設定
          4. 8.3.1.2.4 内蔵セルフ テストの開始とラッチ解除
        3. 8.3.1.3 アプリケーション曲線
    4. 8.4 電源に関する推奨事項
      1. 8.4.1 電力散逸とデバイス動作
    5. 8.5 レイアウト
      1. 8.5.1 レイアウトのガイドライン
      2. 8.5.2 レイアウト例
  10. デバイスおよびドキュメントのサポート
    1. 9.1 ドキュメントのサポート
      1. 9.1.1 関連資料
    2. 9.2 ドキュメントの更新通知を受け取る方法
    3. 9.3 サポート・リソース
    4. 9.4 商標
    5. 9.5 静電気放電に関する注意事項
    6. 9.6 用語集
  11. 10改訂履歴
  12. 11メカニカル、パッケージ、および注文情報

パッケージ・オプション

メカニカル・データ(パッケージ|ピン)
サーマルパッド・メカニカル・データ
発注情報
Data Sheet

TPS3762-Q1 車載向け 65V 対応、4μA、ウィンドウ型過電圧 / 低電圧スーパーバイザ (内蔵セルフテストおよびラッチ機能搭載)

このリソースの元の言語は英語です。 翻訳は概要を便宜的に提供するもので、自動化ツール (機械翻訳) を使用していることがあり、TI では翻訳の正確性および妥当性につきましては一切保証いたしません。 実際の設計などの前には、ti.com で必ず最新の英語版をご参照くださいますようお願いいたします。

最新の英語版をダウンロード