JAJSKX3A December 2020 – May 2022 UCC27289
PRODUCTION DATA
電源のスイッチング損失を最小限に抑えるには、パワー MOSFET のターンオンおよびターンオフをできるだけ高速にする必要があります。ドライバの駆動電流能力が高いほど、スイッチングは高速になります。したがって、UCC27289- は、高い駆動電流能力と低抵抗の出力段を備えるように設計されています。ゲート・ドライバ・デバイスの駆動能力をテストする一般的な方法の1つは、重負荷でテストすることです。出力の立ち上がり時間と立ち下がり時間により、ゲート・ドライバ・デバイスの駆動能力がわかります。大きいコンデンサを使用して駆動強度を測定する場合は、負荷コンデンサと直列に抵抗を配置しないでください。ピーク電流能力は、グラフの立ち上がりおよび立ち下がり曲線に沿って最も速い dV/dt を使って推定できます。この方法は、2つ以上のゲート・ドライバ・デバイスの性能比較にも役立ちます。
アプリケーションに類似した環境で UCC27289 をテストしました。以下に示す波形は、無負荷の同期整流降圧コンバータを使用して生成したものです。スイッチング周波数 100kHz、入力電圧 100V に設定しました。UCC27289 は 2Ω の外付け抵抗で BSC16DN250NS3 を駆動しました。すべての波形はシングルエンド・プローブを使用して測定しました。図 8-3 および 図 8-4 は、それぞれ HO の立ち上がり時間および立ち下がり時間を示しています。図 8-5 および 図 8-6 は、それぞれ LO の立ち上がり時間および立ち下がり時間を示しています。内部ブートストラップ・ダイオードおよび外部ブートストラップ・コンデンサにより、ハイサイド・バイアスを生成しました。
セクション 8.2.2.5で説明しているように、伝搬遅延は、多くのアプリケーションで信頼性の高い動作を実現するために重要な役割を果たします。図 8-7 および 図 8-8 は、UCC27289 の LO 立ち上がりおよび立ち下がりの伝搬遅延を示します。HO 出力についても同様の伝搬遅延が観測されました。
VDD=12V、HS=100V |
VDD=12V、HS=100V |
VDD = 12V |
VDD=10V、Vin=100V | CL= 1nF | Ch1=HI Ch2=LI Ch3=HO Ch4=LO |
VDD=12V、HS=100V |
VDD=12V、HS=100V |
VDD = 12V |