JAJA976 August   2025 TAD5112 , TAD5112-Q1 , TAD5142 , TAD5212 , TAD5212-Q1 , TAD5242

 

  1.   1
  2.   概要
  3.   商標
  4. 1はじめに
  5. 2PLL ディスエーブル時のターゲット モード消費電力
  6. 3PLL イネーブル時のターゲット モードの消費電力
  7. 4消費電力を最小限に抑える設定
  8. 5まとめ
  9. 6参考資料

PLL ディスエーブル時のターゲット モード消費電力

このセクションでは、AVDD を 1.8V および 3.3V に設定して PLL が無効化されるときTAD52xxデバイスの標準的な消費電流について説明します。

PLL は、次の方法でディスエーブルになります:

  1. B0_P0_R52[7] (PLL_DIS) ビット フィールドと (DAC_LOW_PWR_FILT) ビット フィールドを設定します。
  2. B0_P0_R79[2] フィールドをイネーブルにします。

PLL がディスエーブルされている場合、デフォルトではビット クロックが内部ブロックへのクロック ソースとして使用されます。また、システムで低ジッタのクロックが利用可能な場合は、GPI 対応ピン (GPIOx または GPIx) のいずれかを介して、外部クロックソース (CCLK) をデバイスに使用することもできます。

  • GPIOx を CCLK 入力として使用する場合は、GPIOx_CFG0 レジスタ内の該当する GPIOx_CFG ビット フィールドを、GPI 機能に設定する必要があります。
  • GPIx を CCLK 入力として使用する場合は、GPI_CFG レジスタ内の該当する GPIx_CFG ビット フィールドを有効化し、GPI 機能に設定する必要があります。
  • GPI に設定されたピンは CCLK として構成する必要があり、この設定は、構成したピンに基づいて B0_P0_R15[6:5] (CCLK_SEL) を設定することで行います。
  • CCLK を構成したら、外部 CCLK をクロック ソースとして使用する必要があります。この設定は、B0_P0_R52[3:1] (CLK_SRC_SEL) を設定して行います。
  • CCLK はフレーム syn と同期する必要があります。例えば、CCLK の周波数はフレーム同期周波数の整数倍でなければなりません。
  • 構成が完了すると、デバイスは外部 CCLK でクロック ソースとして動作します。

表 2-1では、消費電力測定は、バイカッド フィルタを無効にし、DAC 出力 (または複数出力) をアイドル状態にしたうえで、GPIO1 ピン経由で 12.288MHz の外部 CCLK をデバイスのクロック ソースとして供給して行われています。

表 2-1 PLL ディスエーブル時のターゲット モード消費電力
サンプリング周波数 (kHz) イネーブル チャネル 出力構成 出力駆動能力 BCLK - FS 比 ワード長 低消費電力フィルタ デシメーション フィルタ AVDD = 1.8V AVDD = 3.3V
AVDD 電流 (mA) ダイナミック レンジ (dB - A 特性補正) THD+N (dB) AVDD 電流 (mA) ダイナミック レンジ (dB - A 特性補正) THD+N (dB)
24 1 完全差動 ヘッドホン 24 24 イネーブル 線形位相 7.12 106.17 -98.30 8.37 106.67 -99.61
24 1 完全差動 ラインアウト 24 24 イネーブル 線形位相 6.53 106.04 -95.29 7.68 106.54 -100.87
24 1 シングル エンド ヘッドホン 24 24 イネーブル 線形位相 6.15 102.42 -90.68 7.24 105.14 -89.51
24 1 シングル エンド ラインアウト 24 24 イネーブル 線形位相 5.85 102.37 -91.43 6.95 105.09 -93.76
24 2 完全差動 ヘッドホン 48 24 イネーブル 線形位相 12.09 112.33 -90.52 14.37 114.25 -99.51
24 2 完全差動 ラインアウト 48 24 イネーブル 線形位相 10.93 112.72 -95.30 12.98 120.07 -101.10
24 2 シングル エンド ヘッドホン 48 24 イネーブル 線形位相 10.11 104.04 -89.68 12.11 109.06 -88.89
24 2 シングル エンド ラインアウト 48 24 イネーブル 線形位相 9.51 104.06 -90.90 11.44 109.34 -94.30
32 1 完全差動 ヘッドホン 24 24 イネーブル 線形位相 7.10 112.47 -91.68 8.33 114.68 -101.53
32 1 完全差動 ラインアウト 24 24 イネーブル 線形位相 6.53 112.91 -96.07 7.67 115.30 -103.55
32 1 シングル エンド ヘッドホン 24 24 イネーブル 線形位相 6.13 104.30 -89.31 7.27 109.76 -92.50
32 1 シングル エンド ラインアウト 24 24 イネーブル 線形位相 5.83 104.30 -91.44 6.95 109.74 -96.82
32 2 完全差動 ヘッドホン 48 24 イネーブル 線形位相 12.18 111.08 -85.23 14.45 113.14 -99.08
32 2 完全差動 ラインアウト 48 24 イネーブル 線形位相 11.00 111.57 -96.26 13.06 113.52 -100.93
32 2 シングル エンド ヘッドホン 48 24 イネーブル 線形位相 10.16 103.97 -86.67 12.18 108.82 -91.13
32 2 シングル エンド ラインアウト 48 24 イネーブル 線形位相 9.57 103.85 -90.16 11.42 108.74 -95.16
48 1 完全差動 ヘッドホン 24 24 イネーブル 線形位相 7.18 111.54 -101.28 8.41 113.30 -101.45
48 1 完全差動 ラインアウト 24 24 イネーブル 線形位相 6.57 112.04 -95.98 7.72 114.22 -103.22
48 1 シングル エンド ヘッドホン 24 24 イネーブル 線形位相 6.21 104.11 -91.24 7.37 109.23 -89.60
48 1 シングル エンド ラインアウト 24 24 イネーブル 線形位相 5.89 104.26 -91.54 7.00 109.28 -94.15
48 2 完全差動 ヘッドホン 48 24 イネーブル 線形位相 12.15 111.32 -91.26 14.43 112.16 -99.04
48 2 完全差動 ラインアウト 48 24 イネーブル 線形位相 10.98 111.42 -95.67 13.01 112.35 -103.12
48 2 シングル エンド ヘッドホン 48 24 イネーブル 線形位相 10.17 103.72 -89.69 12.15 108.28 -88.53
48 2 シングル エンド ラインアウト 48 24 イネーブル 線形位相 9.53 103.79 -90.69 11.44 108.31 -93.44
96 1 完全差動 ヘッドホン 24 24 イネーブル 線形位相 7.42 109.89 -100.85 8.66 111.22 -101.43
96 1 完全差動 ラインアウト 24 24 イネーブル 線形位相 6.82 110.09 -95.94 7.99 111.48 -102.64
96 1 シングル エンド ヘッドホン 24 24 イネーブル 線形位相 6.45 103.88 -91.23 7.60 108.30 -89.37
96 1 シングル エンド ラインアウト 24 24 イネーブル 線形位相 6.16 103.97 -91.86 7.26 107.96 -93.85
96 2 完全差動 ヘッドホン 48 24 イネーブル 線形位相 12.48 108.42 -90.30 14.66 116.99 -101.26
96 2 完全差動 ラインアウト 48 24 イネーブル 線形位相 11.28 108.75 -95.66 13.37 109.63 -102.47
96 2 シングル エンド ヘッドホン 48 24 イネーブル 線形位相 10.38 102.73 -89.53 12.41 107.29 -88.64
96 2 シングル エンド ラインアウト 48 24 イネーブル 線形位相 9.86 103.23 -90.47 11.77 107.36 -93.70