JAJSOK6A September 2025 – October 2025 TCAN5102-Q1
ADVANCE INFORMATION
図 7-125 に、PWM0_STATUS を示し、表 7-166 に、その説明を示します。
概略表に戻ります。
| 7 | 6 | 5 | 4 | 3 | 2 | 1 | 0 |
| RSVD | IAS_ACT | BUSY | OEN | ||||
| R-0h | RH-0h | RH-0h | RH-0h | ||||
| ビット | フィールド | タイプ | リセット | 説明 |
|---|---|---|---|---|
| 7-3 | RSVD | R | 0h | |
| 2 | IAS_ACT | RH | 0h | 入力自動停止アクティブ GPIO 入力がアサート状態にトグルすると設定され、PWM 出力が停止すると自動的にクリアされます。 ランプが完了すると、RC 割り込みビットをセットします
|
| 1 | BUSY | RH | 0h | ランプ IP がビジーです
|
| 0 | OEN | RH | 0h | 出力イネーブル
|