JAJSR62A September 2023 – May 2024 LMG3522R050 , LMG3526R050
PRODUCTION DATA
LMG352xR050への制御信号は、高速スイッチングによって発生する高dv/dtから保護する必要があります。制御信号とドレインの間の結合は、回路が不安定になり、破壊の可能性があります。制御信号(IN、故障、OC/ZVD)は、隣接する層に配置されたグランド・プレーンの上に配線します。たとえば、レイアウト例では、すべての信号がローカル信号グランドプレーンに近い層に配線されています。
ハイサイド・デバイスのパターンと、PGNDやHVBUSなどの静的プレーンとの間の容量性結合により、同相電流とグランド・バウンスが発生する可能性があります。ハイサイド・パターンと静的プレーンの間のオーバーラップを小さくすることで、結合を低減できます。ハイサイド・レベル・シフタの場合、入力側と出力側のいずれの銅箔がアイソレータの下に伸びないことを確認してください。そうでないと、デバイスのCMTIが損なわれるおそれがあります。