JAJSRV0A June 2024 – May 2025 ADS8681W , ADS8685W , ADS8689W
PRODUCTION DATA
このデバイスには、アナログ シグナル コンディショニング回路の一部としてプログラマブル ゲイン アンプ (PGA) が搭載されています。この回路は、元のシングルエンドまたは差動入力信号を、内部 SAR ADC を駆動する信号に変換します。また、PGA は、信号が SAR ADC に供給される前に、入力信号の同相レベルを調整します。このプロセスにより、ADC の入力ダイナミック レンジを最大限に使用できます。入力信号の範囲に応じて、構成レジスタの RANGE_SEL[3:0] ビットを設定して、PGA ゲインを調整します。『RANGE_SEL_REG レジスタ』を参照してください。RANGE_SEL[3:0] ビットのデフォルトまたはパワーオン状態は 0000 であり、 ±3V × VREF の入力信号範囲に対応します。表 6-3 に、さまざまなアナログ入力電圧範囲に対する RANGE_SEL[3:0] ビットのさまざまな設定を示します。
PGA は、複数のゲイン構成に正確に一致した抵抗のネットワークを使用します。これらの抵抗間のマッチングは正確に調整され、すべての入力範囲にわたって総合的なゲイン誤差が低く保たれます。
| アナログ入力範囲 (AIN_P – AIN_M) |
RANGE_SEL[3:0] | |||
|---|---|---|---|---|
| ビット 3 | ビット 2 | ビット 1 | ビット 0 | |
| ±3V × VREF | 0 | 0 | 0 | 0 |
| ±2.5V × VREF | 0 | 0 | 0 | 1 |
| ±1.5V × VREF | 0 | 0 | 1 | 0 |
| ±1.25V × VREF | 0 | 0 | 1 | 1 |
| ±0.625V × VREF | 0 | 1 | 0 | 0 |
| 0V ~ 3V × VREF | 1 | 0 | 0 | 0 |
| 0V ~ 2.5V × VREF | 1 | 0 | 0 | 1 |
| 0V ~ 1.5V × VREF | 1 | 0 | 1 | 0 |
| 0V ~ 1.25V × VREF | 1 | 0 | 1 | 1 |