JAJSV88A June 2024 – May 2025 LMX1860-SEP
PRODUCTION DATA
LOGICLK の出力には、LOGICLK_DIV_PRE デバイダと LOGICLK_DIV デバイダを使用します。LOGICLK_DIV_PRE デバイダは、LOGICLK_DIV デバイダへの入力が 3.2GHz 以下であることを確認するために、周波数を分周するために必要です。LOGICLK_DIV が偶数でなく、バイパスされていない場合、デューティ サイクルは 50% ではありません。両方の LOGICLK デバイダは SYNC 機能によって同期されるため、複数のデバイス間で同期が可能です。デバイダ LOGICLK_DIV_PRE および LOGICLK_DIV のデフォルト分周値はそれぞれ 4 と 32 です。
| fCLKIN (MHz) | LOGICLK_DIV_PRE | LOGICLK_DIV | 合計分周範囲 |
|---|---|---|---|
| fCLKIN ≤ 3.2GHz | ÷1, 2, 4 | ÷1, 2, 3,…1023 | [1, 2, ...1023][2, 4, ...2046][4, 8, 4092] |
| 3.2GHz < fCLKIN≤ 6.4GHz | ÷2, 4 | ÷1, 2, 3, …1023 | [4, ...2046][4, 8, 4092] |
| fCLKIN > 6.4GHz | ÷4 | 1, 2, 3, …1023 | [8, 4092] |