JAJSWO4 June 2025 DAC39RF20
ADVANCE INFORMATION
PLL 出力周波数は、基準くとっく で詳述されているように、基準クロック周波数(FRX = FVCO/2)および PLL 乗算係数によって決定されます。ただし、PLL 出力周波数は、制限された範囲でのみ動作するため、幅広いラインレートに対応するためにレートが設定されます。
ラインレート(FBIT)と VCO 周波数(FVCO)の間の関係は、表 7-34にリストされているように、ユーザーによって定義された RATE 設定に応じて異なります。
| RATE のフィールド | 説明 | ライン レート | サポートされている回線レート |
|---|---|---|---|
| 0 | フルレート | 2 *FVCO | 16.25Gbps~32.5Gbps |
| 1 | ハーフレート | 1 *FVCO | 8.125Gbps~16.25Gbps |
| 2 | 1/4 レート | 0.5 *FVCO | 4.0625Gbps~8.125Gbps |
| 3 | 8 レート | 0.25 *FVCO | 2.03125Gbps~4.0625Gbps |
| 4 | 16 レート | 0.125 *FVCO | 1.015625Gbps~2.03125Gbps |