JAJSWO4 June 2025 DAC39RF20
ADVANCE INFORMATION
表 8-2 Standard_SPI-3.1 レジスタに対応するメモリマップドレジスタを一覧表示します。表 8-2 にないレジスタ オフセット アドレスはすべて予約済みと見なして、レジスタの内容は変更しないでください。
| オフセット | 略称 | レジスタ名 | セクション |
|---|---|---|---|
| 0x0 | CONFIG_A | セクション 8.3.1.1 | |
| 0x2 | DEVICE_CONFIG | セクション 8.3.1.2 | |
| 0x3 | CHIP_TYPE | セクション 8.3.1.3 | |
| 0x4 | CHIP_ID | セクション 8.3.1.4 | |
| 0x6 | CHIP_VERSION | セクション 8.3.1.5 | |
| 0xC | VENDOR_ID | セクション 8.3.1.6 |
表の小さなセルに収まるように、複雑なビット アクセス タイプを記号で表記しています。表 8-3 に、このセクションでアクセス タイプに使用しているコードを示します。
| アクセス タイプ | 表記 | 説明 |
|---|---|---|
| 読み取りタイプ | ||
| R | R | 読み出し |
| R-0 | R -0 | 読み出し 0 を返す |
| 書き込みタイプ | ||
| W | W | 書き込み |
| リセットまたはデフォルト値 | ||
| -n | リセット後の値またはデフォルト値 | |
CONFIG_A を 表 8-4に示します。
概略表に戻ります。
| ビット | フィールド | タイプ | リセット | 説明 |
|---|---|---|---|---|
| 7 | SOFT_RESET | R/W | 0x0 | このビットをセットすると、チップとすべてのSPIレジスタ(CONFIG_Aを含む)が完全にリセットされます。このビットはセルフクリアされ、常に 0 を読み取ります。このビットを書き込んだ後、パーツをリセットするのに最大150nsを要する場合があります。この期間中は、SPIトランザクションを実行しません。 |
| 6 | 予約済み | R | 0x0 | 予約済み |
| 5 | ASCEND | R/W | 0x1 | アドレスストリーミング方向
|
| 4 | SDO_ACTIVE | R | 0x1 | 常に 1 を読み出す。 |
| 3-0 | 予約済み | R | 0x0 | 予約済み |
DEVICE_CONFIG を 表 8-5 に示します。
概略表に戻ります。
| ビット | フィールド | タイプ | リセット | 説明 |
|---|---|---|---|---|
| 7-3 | 予約済み | R | 0x0 | |
| 2-0 | モード | R/W | 0x0 | SYS_EN = 1 のときに適用される電力状態を指定します。
|
CHIP_TYPE を 表 8-6に示します。
概略表に戻ります。
| ビット | フィールド | タイプ | リセット | 説明 |
|---|---|---|---|---|
| 7-4 | 予約済み | R | 0x0 | |
| 3-0 | CHIP_TYPE | R | 0x4 | 常に 0x4 を返します。これは、部品が高速 DAC であることを示します。 |
CHIP_ID を 表 8-7に示します。
概略表に戻ります。
| ビット | フィールド | タイプ | リセット | 説明 |
|---|---|---|---|---|
| 15-0 | CHIP_ID | R | 0x3C | DAC39RF20 ファミリとしてチップを識別します |