JAJSWO4 June 2025 DAC39RF20
ADVANCE INFORMATION
JESD204C セクション 4.3.4 では、サブクラス 1 デバイスは、検出された SYSREF 信号のアクティブ エッジが予想される位置から逸脱し、予測される位置からの偏差がプログラマブル デバイス クロック サイクル数未満である場合に、LMFC/LEMC を再整列させないことが要求されます。この設計には、この機能は含まれておらず、JESD204B に準拠しています。JESD204C サブシステムと SYSREF プロセッサが有効 (および SYSREF_ALIGN_EN=1) の場合、LMFC とその他のサポート クロックは検出された SYSREF に整列します。JESD204C の新しい要件を実装すると、クロック生成ロジックが非常に複雑になります。位相測定値は処理してリップル クロック分周器アーキテクチャに渡され、位相調整はルート デバイダにリップル バックする必要があります。