JAJSWO4 June 2025 DAC39RF20
ADVANCE INFORMATION
| 特長/仕様 | DAC39RF20 ジェネレーション 1 | DAC39RF2x ジェネレーション 2 | |
|---|---|---|---|
| PLL/VCO | FDACCLK | 8.125GHz ≤ FDACCLK ≤ 17GHz | 0.8GHz ≤ FDACCLK ≤ 22GHz |
| PLL 出力分周器 | 1x のみ | 1、2、4、8 または 16x | |
| CPLL_MPY | 8~99 | 6~256 | |
| 位相ノイズ | 100kHz≤FOFFSET≤10MHz の間で 5dB 良好 | ||
| マルチデバイス同期 | なし | あり | |
| FDACCLK<10GHz の SYSREF Windowing | なし | あり | |
| タイムスタンプ出力 | なし | あり | |
| SPI 読み取り可能温度センサー | なし(温度ダイオード利用可能) | あり | |
| SerDes 信号検出器の喪失 | なし | あり | |
| 最大 SPI クロック周波数 | 15MHz | > 50MHz(ターゲット) | |
| DDS ストリーミングトリガー | AMP = 0 | AMP = 0 および PHASE[0]= 1 | |
| SOFT_RESET | アドレス範囲 0x0080 から 0x00FE のレジスタを正しくクリアしていません。外部の RESETを使用します。 | 固定 | |
| HD2 | 10 から 20dB まで改善されました | ||