JAJSWO4 June 2025 DAC39RF20
ADVANCE INFORMATION
デバイスにはプログラマブル FIR フィルタ (PFIR) が含まれており、チャネル ボンダーの後、DES 補間の前 (使用する場合はDACエンコーダー)、または DUC への入力時に配置されます。チャネル ボンダーの出力に配置すると、PFIR は完全な DAC ナイキスト ゾーン (シングル エッジ クロック) をイコライズできます。DUC への入力に配置すると、PFIR を分割して各 DUC 入力に個別のフィルタを提供し、信号帯域幅内でイコライズできます。サンプル レートは DUC への入力時に低くなるため、PFIR で使用できるフィルタ タップ数が増えます。また、フィルタはより長い時間スパン (低いサンプル レートではタップ数が多い) をカバーし、フィルタの周波数分解能が向上します。
| PFIR 動作 / 機能 | PFIR の配置 | |
|---|---|---|
| チャネル ボンダーの後に PFIR を配置 (実数モード) (PFIR_MODE=0) | DUC チャネルの前に PFIR を配置 (複素モード) (PFIR_MODE>0) | |
| サポートされるチャネル数 | 最大 2 つの実数チャネル | PFR_MODE に応じて、1、2、4 個の複素チャネル |
| 複素サポート | PFIR の入力、出力、係数はすべて実数 (複素ではない) | PFIR 入力、出力、係数はすべて複素 |
| サンプル レート | FDACCLK | FDACCLK/LT |
| 係数の数 (タップ) | 24 個の実数係数 | LT と PFR_MODE によって異なります |
| 反射モードのサポート | 有。「PFIR 反射キャンセル」セクションを参照 | なし |
| DSP_MODEn 設定をサポート | 任意の DSP_MODEn をサポート | DUC モードのみをサポート |
| 補間値 (LT) をサポート | すべての補間係数をサポート | 4x ~ 32x のみをサポート |
| ブロードキャスト サポート | 有。チャネル 0 を DAC1 にブロードキャスト可能 (PFR_BC を参照) | なし |
| タップ数の削減 | 無。常に 24 のタップを使用 | 有。PFR_LEN を参照 |
PFIR の係数分解能は 16 ビットです。表 7-30 に、PFIR の位置とモード別のフィルタ タップの最大数を示します。
| PFR_MODE 設定 | PFIR の位置 | チャネル最大数 | 補間 | タップ数 / チャネル最大数 |
|---|---|---|---|---|
| 0 | チャネル ボンダー出力 | 2 つの実数 DAC チャネル | (1x - 256x) | 24 |
| 1 | DUC0 の前 | 1 つの複素 DUC チャネル | 4x | 48 |
| 6x | 48 | |||
| 8x | 96 | |||
| 12x | 96 | |||
| 16x | 192 | |||
| 24x | 192 | |||
| 32x | 384 | |||
| 2 | DUC0 および DUC1 の前 | 2 つの複素 DUC チャネル | 4x | 24 |
| 6x | 24 | |||
| 8x | 48 | |||
| 12x | 48 | |||
| 16x | 96 | |||
| 24x | 96 | |||
| 32x | 192 | |||
| 3 | DUC0、DUC1、DUC2、DUC3 の前 | 4 つの複素 DUC チャネル | 8x | 24 |
| 12x | 24 | |||
| 16x | 48 | |||
| 24x | 48 | |||
| 32x | 96 |