JAJSWO4 June 2025 DAC39RF20
ADVANCE INFORMATION
通常動作時は、内蔵 PLL はデバイス クロック ツリーからの基準クロックを使用して、より高い周波数クロックを生成し、ビット レートを取得できます。基準クロック周波数 (FREF) は、「スイッチング特性」で規定された範囲内にすることができます。PLL VCO (FVCO) によって生成されるクロック周波数は、次の式に従って、乗算係数 MPY の設定によって決定されます。
VCO 出力周波数 (FVCO) は、「スイッチング特性」に規定されている範囲内である必要があります。
ライン レート (FBIT) と PLL 出力クロック周波数 (FVCO) の関係は、ユーザー定義のレート設定によって異なります。
PLL とは別に、JESD PHY は各種ライン レートをサポートするための追加の周波数変換機能を備えています。表 7-34 を参照してください。