JAJT471 May 2025 ADC32RF52 , ADC32RF54 , ADC32RF55 , ADC32RF72 , ADC34RF52 , ADC34RF55 , ADC34RF72 , ADC3548 , ADC3549 , ADC3568 , ADC3569 , ADC3648 , ADC3649 , ADC3668 , ADC3669
実効周波数プランには、レシーバ システムの設計を強化するためにいくつかの利点があります。1 つの利点は、スプリアス抑制が改善されることデジタルデシメーションフィルタはスプリアスを効果的に減衰させ、多くの場合は -85dBFS の前後の抑制レベルを実現します。その結果、帯域外のスプリアスノイズではなく、よりクリーンな信号性能と、ADC ダイナミックレンジの効率的な活用が可能になります。
もう 1 つの利点は、ADC からのデータ スループットが低下することです。デシメーション機能を使用して ADC 出力データ レートを低減し、ADC と、低速、小型、コスト効率の優れた FPGA とのインターフェイスを実現します。送信データのこの削減により、ハードウェア要件が簡素化されるだけでなく、システムがデュアル バンドまたはクワッド バンドで動作できるため、複数の RF 帯域の同時サンプリングが可能になります。
ソフトウェアだけでシステムを完全に再構成できる能力は、ADC デシメーション機能を使用するもう 1 つの大きな利点になります。ADC と FPGA の間のハードウェア インターフェイスを計画し、システムに期待される最大データ レートをサポートすることができます。これによって、より低いデータ レートやより狭い帯域幅で他の多くのシステムを動作させやすくなります。ソフトウェア再構成可能なシステムは、複数のシナリオへの展開を必要とするアプリケーションで特に重要です。
リソースの節約は、効果的な頻度計画の顕著な結果でもあります。高速シリアル データ レーンと低電圧差動信号ペアのどちらであっても、必要な出力レーンが少ないため、ADC と FPGA の両方の貴重なピンを節約し、使用率を高めることができます。これは、プリント基板の面積と電力の制約がある高チャネル システムでは特に重要です。