JAJU960A November   2024  – May 2025

 

  1.   1
  2.   概要
  3.   設計を開始
  4.   特長
  5.   アプリケーション
  6.   6
  7. 1評価基板の概要
    1. 1.1 はじめに
    2. 1.2 キットの内容
    3. 1.3 仕様
    4. 1.4 製品情報
  8. 2ハードウェア
    1. 2.1 構成
      1. 2.1.1 評価設定の要件
      2. 2.1.2 接続図
    2. 2.2 ジャンパ情報
    3. 2.3 電源要件
    4. 2.4 基準クロック
    5. 2.5 出力接続
    6. 2.6 テスト ポイント
  9. 3ソフトウェア
    1. 3.1 ソフトウェアの説明
    2. 3.2 ソフトウェアのインストール
    3. 3.3 USB2ANY インターフェイス
  10. 4実装結果
    1. 4.1 評価設定
    2. 4.2 性能データおよび結果
      1. 4.2.1 RF 出力
      2. 4.2.2 VCO 較正
        1. 4.2.2.1 アシストなし動作
        2. 4.2.2.2 フルアシスト動作
      3. 4.2.3 SYSREF
        1. 4.2.3.1 SYSREF クロック生成
        2. 4.2.3.2 SYSREF パルスの生成
        3. 4.2.3.3 SYSREF リピータ モード
      4. 4.2.4 位相調整
      5. 4.2.5 位相同期
        1. 4.2.5.1 カテゴリ 1b SYNC およびカテゴリ 2 SYNC
        2. 4.2.5.2 カテゴリ 3 SYNC
      6. 4.2.6 ピン モード
  11. 5ハードウェア設計ファイル
    1. 5.1 回路図
    2. 5.2 PCB のレイアウト
    3. 5.3 部品表 (BOM)
  12. 6追加情報
    1. 6.1 デバッグ情報
    2. 6.2 商標
  13. 7改訂履歴

製品情報

これらの LMX デバイスは、4.88MHz ~ 28GHz の周波数を生成できる電圧制御発振器 (VCO) を内蔵した、高性能かつ高信頼性の広帯域フェーズ ロック ループ (PLL) です。単一の 3.3V 電源で動作し、LDO を内蔵しているため、オンボードの低ノイズ LDO は不要です。

また、2 つの出力チャネルがあり、ダイレクト VCO 出力、分周出力、VCO ダブラ出力に対応しています。出力チャネル B は、SYSREF クロック出力もサポートしています。出力は、ピン制御により迅速にミュートすることが可能で、応答時間は最短 10ns です。この機能は、ピンポン スイッチング アプリケーションでは特に便利です。詳細については、SNAA357 を参照してください。

複数の LMX デバイスを同期させて、出力位相を揃えることができます。入力基準クロックに対する出力位相も調整可能です。

新しいフル アシスト動作により、VCO ロック時間が 20µs 以内に大幅に短縮されます。

これらの LMX デバイスの構成は、SPI プログラミングによって行います。LMX デバイスは、ピン モードでピン ストラップを使用して、SPI プログラミングなしで動作できます。

これらの LMX デバイスは、テキサス インスツルメンツの先進的な BiCMOS プロセスで製造され、64 リードの 10mm x 10mm QFP プラスチック パッケージで提供されます。