SPRUJ17I March 2022 – August 2025 AM2631 , AM2631-Q1 , AM2632 , AM2632-Q1 , AM2634 , AM2634-Q1
Figure 3-2 CORE Interconnect DiagramThe above MPUs allow for up to 8 programmable regions.
Additional details related the Memory Protection Unit, can be found in the device System Memory Protection Unit (MPU)/Firewalls chapter.
| Targets | Initiators | ||||||||||||
|---|---|---|---|---|---|---|---|---|---|---|---|---|---|
| R5FSS 0-0* |
R5FSS 0-1* |
R5FSS 1-0* |
R5FSS 1-1* |
HSM | HSM_TC0 R/W* |
HSM_TC1 R/W* |
SoC_TC0 R/W* |
SoC_TC1 R/W* |
DEBUGSS | ICSS PRU0 |
ICSS PRU1 |
CPSW | |
| R5FSS0-0 | N | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y |
| R5FSS0-1^ | Y | N | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y |
| R5FSS1-0 | Y | Y | N | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y |
| R5FSS1-1^ | Y | Y | Y | N | Y | Y | Y | Y | Y | Y | Y | Y | Y |
| OCSRAM (BANK0) |
Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y |
| OCSRAM (BANK1) |
Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y |
| OCSRAM (BANK2) |
Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y |
| OCSRAM (BANK3) |
Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y |
| MBOX_SRAM | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y |
| HSM | Y | Y | Y | Y | N | Y | Y | Y | Y | Y | Y | Y | Y |
| DTHE | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y |
| QSPI | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y |
| PRU-ICSS | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | N | N | Y |
| MMC0 | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y |
| STM_STIM | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y |
| MCRC | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y |
| GPMC | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y |
| CORE VBUSP (Port0) | N | N | N | N | N | Y | N | Y | N | Y | Y | N | N |
| CORE VBUSP (Port1) | N | N | N | N | Y | N | Y | N | Y | N | N | Y | N |