JAJSOJ3A March   2022  – May 2022 LP5891

PRODUCTION DATA  

  1. 特長
  2. アプリケーション
  3. 概要
  4. Revision History
  5. Pin Configuration and Functions
  6. Specifications
    1. 6.1 Absolute Maximum Ratings
    2. 6.2 ESD Ratings
    3. 6.3 Recommended Operating Conditions
    4. 6.4 Thermal Information
    5. 6.5 Electrical Characteristics
    6. 6.6 Timing Requirements
    7. 6.7 Switching Characteristics
    8. 6.8 Typical Characteristics
  7. Detailed Description
    1. 7.1 Overview
    2. 7.2 Functional Block Diagram
    3. 7.3 Feature Description
      1. 7.3.1 Independent and Stackable Mode
        1. 7.3.1.1 Independent Mode
        2. 7.3.1.2 Stackable Mode
      2. 7.3.2 Current Setting
        1. 7.3.2.1 Brightness Control (BC) Function
        2. 7.3.2.2 Color Brightness Control (CC) Function
        3. 7.3.2.3 Choosing BC/CC for a Different Application
      3. 7.3.3 Frequency Multiplier
      4. 7.3.4 Line Transitioning Sequence
      5. 7.3.5 Protections and Diagnostics
        1. 7.3.5.1 Thermal Shutdown Protection
        2. 7.3.5.2 IREF Resistor Short Protection
        3. 7.3.5.3 LED Open Load Detection and Removal
          1. 7.3.5.3.1 LED Open Detection
          2. 7.3.5.3.2 Read LED Open Information
          3. 7.3.5.3.3 LED Open Caterpillar Removal
        4. 7.3.5.4 LED Short and Weak Short Circuitry Detection and Removal
          1. 7.3.5.4.1 LED Short/Weak Short Detection
          2. 7.3.5.4.2 Read LED Short Information
          3. 7.3.5.4.3 LSD Caterpillar Removal
    4. 7.4 Device Functional Modes
    5. 7.5 Continuous Clock Series Interface
      1. 7.5.1 Data Validity
      2. 7.5.2 CCSI Frame Format
      3. 7.5.3 Write Command
        1. 7.5.3.1 Chip Index Write Command
        2. 7.5.3.2 VSYNC Write Command
        3. 7.5.3.3 MPSM Write Command
        4. 7.5.3.4 Standby Clear and Enable Command
        5. 7.5.3.5 Soft_Reset Command
        6. 7.5.3.6 Data Write Command
      4. 7.5.4 Read Command
    6. 7.6 PWM Grayscale Control
      1. 7.6.1 Grayscale Data Storage and Display
        1. 7.6.1.1 Memory Structure Overview
        2. 7.6.1.2 Details of Memory Bank
        3. 7.6.1.3 Write a Frame Data into Memory Bank
      2. 7.6.2 PWM Control for Display
    7. 7.7 Register Maps
      1. 7.7.1  FC0
      2. 7.7.2  FC1
      3. 7.7.3  FC2
      4. 7.7.4  FC3
      5. 7.7.5  FC4
      6. 7.7.6  FC14
      7. 7.7.7  FC15
      8. 7.7.8  FC16
      9. 7.7.9  FC17
      10. 7.7.10 FC18
      11. 7.7.11 FC19
      12. 7.7.12 FC20
      13. 7.7.13 FC21
  8. Application and Implementation
    1. 8.1 Application Information
    2. 8.2 Typical Application
      1. 8.2.1 Design Requirements
        1. 8.2.1.1 System Structure
        2. 8.2.1.2 SCLK Frequency
        3. 8.2.1.3 Internal GCLK Frequency
        4. 8.2.1.4 Line Switch Time
        5. 8.2.1.5 Blank Time Removal
        6. 8.2.1.6 BC and CC
      2. 8.2.2 Detailed Design Procedure
        1. 8.2.2.1 Chip Index Command
        2. 8.2.2.2 FC Registers Settings
        3. 8.2.2.3 Grayscale Data Write
        4. 8.2.2.4 VSYNC Command
        5. 8.2.2.5 LED Open/Short Read
      3. 8.2.3 Application Curves
  9. Power Supply Recommendations
  10. 10Layout
    1. 10.1 Layout Guidelines
    2. 10.2 Layout Example
  11. 11Device and Documentation Support
    1. 11.1 Documentation Support
      1. 11.1.1 Related Documentation
    2. 11.2 Receiving Notification of Documentation Updates
    3. 11.3 サポート・リソース
    4. 11.4 Trademarks
    5. 11.5 Electrostatic Discharge Caution
    6. 11.6 Glossary
  12. 12Mechanical, Packaging, and Orderable Information

デバイスごとのパッケージ図は、PDF版データシートをご参照ください。

メカニカル・データ(パッケージ|ピン)
  • RRF|76
  • ZXL|96
サーマルパッド・メカニカル・データ

特長

  • 独立した VCC および VR/G/B 電源
    • VCC 電圧範囲:2.5V~5.5V
    • VR/G/B の電圧範囲:2.5V~5.5V
  • 48 個の 0.2mA~20mA 電流源チャネル
    • チャネル間精度:±0.5% (標準値)、±2% (最大値)、デバイス間精度:±0.5% (標準値)、±2% (最大値)
    • 低いニー電圧:0.26V (最大値) (IOUT = 5mA 時)
    • 3 ビット (8 ステップ) のグローバル輝度制御
    • 8 ビット (256 ステップ) の色輝度制御
    • 最大 16 ビット (65536 ステップ) の PWM グレイスケール制御
  • RDS(ON) = 190mΩ の 16 のスキャン・ライン・スイッチ
  • 超低消費電力
    • 独立した最小 2.5V の VCC
    • 最小 3.6mA の小さい ICC (GCLK = 50MHz)
    • ICC を最小 0.9 mA に低減したインテリジェント省電力モード
  • 1~64 のマルチプレクシングをサポートする内蔵 SRAM
    • 1 つのデバイス:48 × 16 の LED または 16 × 16 の RGB ピクセルをサポート
    • 2 つのデバイスのスタック接続:96 × 32 の LED または 32 × 32 の RGB ピクセルをサポート
    • 3 つのデバイスのスタック接続:144 × 48 の LED または 48 × 48 の RGB ピクセルをサポート
    • 4 つのデバイスのスタック接続:192 × 64 の LED または 64 × 64 の RGB ピクセルをサポート
  • 高速および低 EMI の連続クロック・シリーズ・インターフェイス (CCSI)
    • わずか 3 本の信号線:SCLK / SIN / SOUT
    • 外部 50MHz (最大値) SCLK、rising・エッジ転送メカニズム付き
    • 高い GCLK 周波数をサポートする内部周波数逓倍器
  • LED マトリクス・ディスプレイの性能を最適化
    • 上側と下側のゴーストの除去
    • 低グレイスケール強調
    • LED の開放 / 短絡 / 弱短絡の検出と動作中の取り外し
  • LP5891MRRFR は -55℃~約 125℃の動作時周囲温度をサポート