JAJSOS8C
September 2013 – June 2022
SN74LV1T00
PRODUCTION DATA
1
特長
2
アプリケーション
3
概要
4
Revision History
5
Related Products
6
Pin Configuration and Functions
7
Specifications
7.1
Absolute Maximum Ratings
7.2
ESD Ratings
7.3
Recommended Operating Conditions
7.4
Thermal Information
7.5
Electrical Characteristics
7.6
Switching Characteristics
7.7
Operating Characteristics
7.8
Typical Characteristics
8
Parameter Measurement Information
9
Detailed Description
9.1
Overview
9.2
Functional Block Diagram
9.3
Feature Description
9.3.1
Clamp Diode Structure
9.3.2
Balanced CMOS Push-Pull Outputs
9.3.3
LVxT Enhanced Input Voltage
9.3.3.1
Down Translation
9.3.3.2
Up Translation
9.4
Device Functional Modes
10
Power Supply Recommendations
11
Layout
11.1
Layout Guidelines
12
Device and Documentation Support
12.1
Receiving Notification of Documentation Updates
12.2
サポート・リソース
12.3
Trademarks
12.4
Electrostatic Discharge Caution
12.5
Glossary
13
Mechanical, Packaging, and Orderable Information
パッケージ・オプション
メカニカル・データ(パッケージ|ピン)
DCK|5
MPDS025H
DBV|5
MPDS018S
サーマルパッド・メカニカル・データ
発注情報
jajsos8c_oa
jajsos8c_pm
1
特長
単一電源電圧トランスレータ、5.0/3.3/2.5/1.8V V
CC
動作範囲:1.8V~5.5V
昇圧変換:
1.2V
1
から 1.8V
1.5 V
1
から 2.5 V
1.8 V
1
から 3.3 V
3.3 V
1
から 5.0 V
降圧変換:
5.0V、3.3V、2.5V から 1.8V
5.0V、3.3V から 2.5V
5.0V から 3.3V
ロジック出力は V
CC
を基準とする
出力駆動能力
5V で 8mA の出力駆動能力
3.3V で 7mA の出力駆動能力
1.8V で 3mA の出力駆動能力
3.3V の V
CC
で最大 50MHz の動作を特性評価
5V 許容入力ピン
動作温度範囲:-40℃~125℃
提供している鉛フリー・パッケージ:SC-70 (DCK)
2 × 2.1 × 0.65mm
JESD 17 準拠で 250mA 超のラッチアップ性能 注文番号 パッケージの本体サイズ
標準ロジック ピン配置をサポート
AUP1G および LVC1G ファミリと互換性のある CMOS 出力 B
これより低い V
CC
条件については、V
IH
/V
IL
と出力駆動能力を参照してください。