| 0h |
32 |
ICSSM_PR1_MDIO_V1P7_MDIO_MDIO_VERSION_REG |
4803 2400h |
| 4h |
32 |
ICSSM_PR1_MDIO_V1P7_MDIO_CONTROL_REG |
4803 2404h |
| 8h |
32 |
ICSSM_PR1_MDIO_V1P7_MDIO_ALIVE_REG |
4803 2408h |
| Ch |
32 |
ICSSM_PR1_MDIO_V1P7_MDIO_LINK_REG |
4803 240Ch |
| 10h |
32 |
ICSSM_PR1_MDIO_V1P7_MDIO_LINK_INT_RAW_REG |
4803 2410h |
| 14h |
32 |
ICSSM_PR1_MDIO_V1P7_MDIO_LINK_INT_MASKED_REG |
4803 2414h |
| 18h |
32 |
ICSSM_PR1_MDIO_V1P7_MDIO_LINK_INT_MASK_SET_REG |
4803 2418h |
| 1Ch |
32 |
ICSSM_PR1_MDIO_V1P7_MDIO_LINK_INT_MASK_CLEAR_REG |
4803 241Ch |
| 20h |
32 |
ICSSM_PR1_MDIO_V1P7_MDIO_USER_INT_RAW_REG |
4803 2420h |
| 24h |
32 |
ICSSM_PR1_MDIO_V1P7_MDIO_USER_INT_MASKED_REG |
4803 2424h |
| 28h |
32 |
ICSSM_PR1_MDIO_V1P7_MDIO_USER_INT_MASK_SET_REG |
4803 2428h |
| 2Ch |
32 |
ICSSM_PR1_MDIO_V1P7_MDIO_USER_INT_MASK_CLEAR_REG |
4803 242Ch |
| 30h |
32 |
ICSSM_PR1_MDIO_V1P7_MDIO_MANUAL_IF_REG |
4803 2430h |
| 34h |
32 |
ICSSM_PR1_MDIO_V1P7_MDIO_POLL_REG |
4803 2434h |
| 38h |
32 |
ICSSM_PR1_MDIO_V1P7_MDIO_POLL_EN_REG |
4803 2438h |
| 3Ch |
32 |
ICSSM_PR1_MDIO_V1P7_MDIO_CLAUS45_REG |
4803 243Ch |
| 40h |
32 |
ICSSM_PR1_MDIO_V1P7_MDIO_USER_ADDR0_REG |
4803 2440h |
| 44h |
32 |
ICSSM_PR1_MDIO_V1P7_MDIO_USER_ADDR1_REG |
4803 2444h |
| 80h |
32 |
ICSSM_PR1_MDIO_V1P7_MDIO_USER_GROUP_USER_ACCESS_REG_J |
4803 2480h + formula |
| 84h |
32 |
ICSSM_PR1_MDIO_V1P7_MDIO_USER_GROUP_USER_PHY_SEL_REG_J |
4803 2484h + formula |