

# ADC12L066

***ADC12L066 12-Bit, 66 MSPS, 450 MHz Bandwidth A/D Converter with Internal  
Sample-and-Hold***



Literature Number: JAJS999



2006年1月

## ADC12L066

12ビット、66MSPS、450MHz帯域幅、サンプル/ホールド回路内蔵A/Dコンバータ

### 概要

ADC12L066 は、アナログ入力を 12 ビットのデジタル出力に変換するモノリシック CMOS A/D コンバータです。変換速度は代表値で 80MSPS、保証値は 66MSPS です。デジタル・エラー訂正機能とサンプル / ホールド回路を備えた差動式パイプライン型アーキテクチャを採用し、チップ寸法も消費電力も最小限に抑えながらすぐれた性能を発揮します。独自のサンプル・ホールド段により、450MHz のフルパワー帯域幅を得ています。ADC12L066 の消費電力は、基準電流も含めて単電源 3.3V、66MSPS 動作でわずか 357mW です。パワーダウン機能を使うと消費電力はわずか 50mW まで下がります。

差動入力信号は  $V_{REF}$  までフルスイングでき、入力端子の一方だけを使ってシングルエンド動作にもできます。基準側入力端子(バッファ付き、ハイ・インピーダンス)に印加された電圧は、処理回路部で利用できるように内部で差動動作の基準信号に変換されます。出力データの形式は 12 ビット・オフセット・バイナリです。

32 ピンの LQFP パッケージで供給可能で、動作温度範囲は、工業用機器に適用される -40 ~ +85 です。ADC12L066 の評価を支援する評価ボードを提供しています。

### 特長

- 単一電源で動作
- 低消費電力
- パワーダウン・モード
- 基準電圧バッファ回路内蔵

### 主な仕様

|                                   |                  |
|-----------------------------------|------------------|
| 分解能                               | 12 ビット           |
| サンプリング・レート                        | 66MSPS           |
| フルパワー帯域幅                          | 450MHz           |
| DNL                               | ± 0.4LSB ( 代表値 ) |
| S/N 比 ( $f_{IN} = 10\text{MHz}$ ) | 66dB ( 代表値 )     |
| SFDR ( $f_{IN} = 10\text{MHz}$ )  | 80dB ( 代表値 )     |
| データ・レイテンシ                         | 6 クロック・サイクル      |
| 電源電圧                              | + 3.3V ± 300mV   |
| 消費電力                              | 66MHz            |
|                                   | 357mW ( 代表値 )    |

### アプリケーション

- 超音波映像装置
- 計測機器
- 携帯電話の基地局、受信機
- ソナー、レーダ
- xDSL
- 無線ローカル・ループ
- 業務用カメラ
- DSP のフロント・エンド

### ピン配置図



TRI-STATE® はナショナル セミコンダクター社の登録商標です。

| Industrial ( $-40^{\circ}\text{C} \leq T_A \leq +85^{\circ}\text{C}$ ) | Package                   |
|------------------------------------------------------------------------|---------------------------|
| ADC12L066CIVY                                                          | 32 Pin LQFP               |
| ADC12L066CIVYX                                                         | 32 Pin LQFP Tape and Reel |
| ADC12L066EVAL                                                          | Evaluation Board          |

## ブロック図



## 端子説明および等価回路

| 端子番号                 | 記号              | 等価回路                                                                                | 説明                                                                                                                            |
|----------------------|-----------------|-------------------------------------------------------------------------------------|-------------------------------------------------------------------------------------------------------------------------------|
| <b>アナログ入出力 (I/O)</b> |                 |                                                                                     |                                                                                                                               |
| 2                    | $V_{IN}^+$      |    | アナログ信号入力端子。基準電圧を 1.0V にしたときの差動入力信号レベルは $2.0V_{P-P}$ です。 $V_{IN}^+$ を $V_{CM}$ に接続すればシングルエンド動作にできますが、最適性能を得るには差動入力信号が必要です。     |
| 3                    | $V_{IN}^-$      |    |                                                                                                                               |
| 1                    | $V_{REF}$       |    | 基準電圧入力端子。この端子と AGND の間にバイパス・コンデンサとして $0.1\mu F$ のモノリシック・コンデンサを 1 つ挿入してください。 $V_{REF}$ は通常 1.0V ですが、0.8V から 1.5V の範囲で設定できます。   |
| 31                   | $V_{RP}$        |   |                                                                                                                               |
| 32                   | $V_{RM}$        |  | ハイ・インピーダンスの基準電圧用バイパス端子。各端子と AGND の間に $0.1\mu F$ のコンデンサを 1 つずつ挿入してください。これらの端子には絶対に負荷を接続しないでください。                               |
| 30                   | $V_{RN}$        |  |                                                                                                                               |
| <b>デジタル入出力 (I/O)</b> |                 |                                                                                     |                                                                                                                               |
| 10                   | CLK             |  | デジタル・クロック入力端子。この端子に入力できる周波数範囲は 1MHz から 80MHz ( 代表値 ) までですが、性能が保証されるのは 66MHz です。このクロック・パリスの立ち上がりエッジでアナログ入力信号がサンプリングされます。       |
| 11                   | $\overline{OE}$ |  | $\overline{OE}$ は出力イネーブル端子です。この端子が Low レベルの時、どのデジタル・データ出力端子も TRI-STATE® 状態になります。High レベルの時は、どのデジタル・データ出力端子もハイ・インピーダンス状態になります。 |
| 8                    | PD              |  | PD はパワーダウン・モード制御用の入力端子です。この端子が High レベルの時はパワーダウン・モードになります。Low レベルの時は、通常動作になります。                                               |

## 端子説明および等価回路

| 端子番号            | 記号              | 等価回路 | 説明                                                                                                                                                                                                                                                                                                                             |
|-----------------|-----------------|------|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| 14-19,<br>22-27 | D0-D11          |      | 変換後の 12 ビット・デジタル・データ出力端子。D0 がオフセット・バイナリ出力ワードの LSB であり、D11 が同 MSB です。                                                                                                                                                                                                                                                           |
| <b>アナログ電源</b>   |                 |      |                                                                                                                                                                                                                                                                                                                                |
| 5, 6, 29        | V <sub>A</sub>  |      | 正のアナログ電源端子。この端子は 3 本とも共通の安定した + 3.3V 電源に接続してください。各電源端子と AGND の間のバイパス・コンデンサとして、各端子から 1cm 以内の所に 0.1 μF のモノリシック・コンデンサを 1 つずつ挿入し、3 端子共通の 10 μF のコンデンサも 1 つ挿入してください。                                                                                                                                                                |
| 4, 7, 28        | AGND            |      | アナログ電源のグラウンド端子。                                                                                                                                                                                                                                                                                                                |
| <b>デジタル電源</b>   |                 |      |                                                                                                                                                                                                                                                                                                                                |
| 13              | V <sub>D</sub>  |      | 正のデジタル電源端子。V <sub>A</sub> 端子と共に安定した + 3.3V 電源に接続してください。DGND とのあいだにバイパス・コンデンサとして 0.1 μF のモノリシック・コンデンサと 10 μF のコンデンサを 1 つずつ並列にして挿入してください。どちらのバイパス・コンデンサも電源端子から 1cm 以内の所に挿入してください。                                                                                                                                                |
| 9, 12           | DGND            |      | デジタル電源のグラウンド端子。                                                                                                                                                                                                                                                                                                                |
| 21              | V <sub>DR</sub> |      | ADC12L066 の出力ドライバ用の正のデジタル電源端子。+ 1.8V から V <sub>D</sub> までの電源に接続してください。DR GND とのあいだにバイパス・コンデンサとして 0.1 μF のモノリシック・コンデンサを 1 つ挿入してください。V <sub>A</sub> 端子、V <sub>D</sub> 端子と異なる電源を使う場合は、この端子のバイパス・コンデンサとしてさらに 10 μF のタンタル・コンデンサを 1 つ挿入してください。この端子の電圧は V <sub>D</sub> 電圧を 300mV 以上超えないようにしてください。どのバイパス・コンデンサも電源端子から 1cm 以内に挿入してください。 |
| 20              | DR GND          |      | ADC12L066 の出力ドライバ用デジタル電源のグラウンド端子。システム・デジタル・グラウンドに接続してください。ただし ADC12L066 の DGND 端子の近くにも AGND 端子の近くにも接続しないでください。詳細は 5.0 章「レイアウトとグラウンド構成」を参照ください。                                                                                                                                                                                 |

## 絶対最大定格 (Note 1、2)

本データシートには軍用・航空宇宙用の規格は記載されていません。  
関連する電気的信頼性試験方法の規格を参照ください。

|                                  |                                    |
|----------------------------------|------------------------------------|
| $V_A$ 、 $V_D$ 、 $V_{DR}$         | 4.2V                               |
| $ V_A - V_D $                    | 100 mV                             |
| 各入出力端子の電圧                        | - 0.3V ~ ( $V_A$ または $V_D$ + 0.3V) |
| 各端子の入力電流 (Note 3)                | $\pm 25$ mA                        |
| パッケージの入力電流 (Note 3)              | $\pm 50$ mA                        |
| パッケージ消費電力 ( $T_A = 25^\circ C$ ) | (Note 4 参照)                        |
| ESD 耐性                           |                                    |
| 人体モデル (Note 5)                   | 2500V                              |
| マシン・モデル (Note 5)                 | 250V                               |
| ハンダ付け温度                          |                                    |
| 赤外線 (10 秒) (Note 6)              | 235                                |
| 保存温度範囲                           | - 65 ~ + 150                       |

## 動作定格 (Note 1、2)

|                          |                            |
|--------------------------|----------------------------|
| 動作温度範囲                   | - 40 $T_A$ + 85            |
| 電源電圧 ( $V_A$ 、 $V_D$ )   | + 3.0V ~ + 3.60V           |
| 出力ドライバ用の電源 ( $V_{DR}$ )  | + 1.8V ~ $V_D$             |
| $V_{REF}$ 入力             | 0.8V ~ 1.5V                |
| CLK、PD、 $\overline{OE}$  | - 0.05V ~ ( $V_D$ + 0.05V) |
| $V_{IN}$ 入力              | - 0V ~ ( $V_A$ - 0.5V)     |
| $V_{CM}$                 | 0.5V ~ ( $V_A$ - 1.5V)     |
| グラウンド電圧差 $ AGND - DGND $ | 100mV                      |

## コンバータの電気的特性

特記のない限り、以下の仕様は  $AGND = DGND = DR GND = 0V$ 、 $V_A = V_D = + 3.3V$ 、 $V_{DR} = + 2.5V$ 、 $PD = 0V$ 、 $V_{REF} = + 1.0V$ 、 $V_{CM} = 1.0V$ 、 $f_{CLK} = 66MHz$ 、 $t_r = t_f = 2ns$ 、 $C_L = 15pF/pin$  に対して適用されます。太字表記のリミット値は  $T_J = T_{MIN} \sim T_{MAX}$  に対して適用され、その他のリミット値は  $T_J = 25^\circ C$  に対して適用されます。 (Note 7、8、9、10)

| Symbol                                            | Parameter                                    | Conditions                          | Typical<br>(Note 10)    | Limits<br>(Note 10) | Units<br>(Limits)      |
|---------------------------------------------------|----------------------------------------------|-------------------------------------|-------------------------|---------------------|------------------------|
| <b>STATIC CONVERTER CHARACTERISTICS</b>           |                                              |                                     |                         |                     |                        |
|                                                   | Resolution with No Missing Codes             |                                     |                         | <b>12</b>           | Bits                   |
| INL                                               | Integral Non Linearity (Note 11)             |                                     | $\pm 1.2$               | +2.7<br>-3          | LSB (max)<br>LSB (min) |
| DNL                                               | Differential Non Linearity                   |                                     | $\pm 0.4$               | +1<br>-0.95         | LSB (max)<br>LSB (min) |
| GE                                                | Gain Error                                   | Positive Error                      | -0.15                   | <b>±3</b>           | %FS (max)              |
|                                                   |                                              | Negative Error                      | +0.4                    | +4<br>-5            | %FS (max)<br>%FS (min) |
|                                                   | Offset Error ( $V_{IN+} = V_{IN-}$ )         |                                     | +0.2                    | <b>±1.3</b>         | %FS (max)              |
|                                                   | Under Range Output Code                      |                                     | 0                       | 0                   |                        |
|                                                   | Over Range Output Code                       |                                     | 4095                    | <b>4095</b>         |                        |
| <b>REFERENCE AND ANALOG INPUT CHARACTERISTICS</b> |                                              |                                     |                         |                     |                        |
| $V_{CM}$                                          | Common Mode Input Voltage                    |                                     | 1.0                     | 0.5<br>1.5          | V (min)<br>V (max)     |
| $C_{IN}$                                          | $V_{IN}$ Input Capacitance (each pin to GND) | $V_{IN} + 1.0$ Vdc<br>+ 1 $V_{P-P}$ | (CLK LOW)<br>(CLK HIGH) | 8<br>7              | pF<br>pF               |
| $V_{REF}$                                         | Reference Voltage (Note 13)                  |                                     | 1.0                     | 0.8<br>1.5          | V (min)<br>V (max)     |
|                                                   | Reference Input Resistance                   |                                     | 100                     |                     | M $\Omega$ (min)       |

## コンバータの電気的特性(つづき)

特記のない限り、以下の仕様は AGND = DGND = DR GND = 0V、 $V_A = V_D = +3.3V$ 、 $V_{DR} = +2.5V$ 、 $PD = 0V$ 、 $V_{REF} = +1.0V$ 、 $V_{CM} = 1.0V$ 、 $f_{CLK} = 66MHz$ 、 $t_r = t_f = 2ns$ 、 $C_L = 15pF/pin$  に対して適用されます。太字表記のリミット値は  $T_J = T_{MIN}$  ~  $T_{MAX}$  に対して適用され、その他のリミット値は  $T_J = 25^\circ C$  に対して適用されます。(Note 7、8、9、10)

| Symbol                                   | Parameter                    | Conditions                            | Typical<br>(Note 10) | Limits<br>(Note 10) | Units<br>(Limits) |
|------------------------------------------|------------------------------|---------------------------------------|----------------------|---------------------|-------------------|
| <b>DYNAMIC CONVERTER CHARACTERISTICS</b> |                              |                                       |                      |                     |                   |
| BW                                       | Full Power Bandwidth         | 0 dBFS Input, Output at -3 dB         | 450                  |                     | MHz               |
| SNR                                      | Signal-to-Noise Ratio        | $f_{IN} = 10 MHz, V_{IN} = -0.5 dBFS$ | 85°C                 | 66                  | 64.6 dB (min)     |
|                                          |                              |                                       | 25°C                 |                     | 65 dB (min)       |
|                                          |                              |                                       | -40°C                |                     | 64.6 dB (min)     |
|                                          |                              | $f_{IN} = 25 MHz, V_{IN} = -0.5 dBFS$ |                      | 65                  |                   |
|                                          |                              | $f_{IN} = 150 MHz, V_{IN} = -6 dBFS$  | 85°C                 | 55                  | 52 dB (min)       |
|                                          |                              |                                       | 25°C                 |                     | 54 dB (min)       |
|                                          |                              |                                       | -40°C                |                     | 51 dB (min)       |
|                                          |                              | $f_{IN} = 240 Hz, V_{IN} = -6 dBFS$   |                      | 52                  |                   |
|                                          |                              | $f_{IN} = 10 MHz, V_{IN} = -0.5 dBFS$ | 85°C                 | 66                  | 64.3 dB (min)     |
| SINAD                                    | Signal-to-Noise & Distortion |                                       | 25°C                 |                     | 64.8 dB (min)     |
|                                          |                              |                                       | -40°C                |                     | 63 dB (min)       |
|                                          |                              | $f_{IN} = 25 MHz, V_{IN} = -0.5 dBFS$ |                      | 64                  |                   |
|                                          |                              | $f_{IN} = 150 MHz, V_{IN} = -6 dBFS$  | 85°C                 | 55                  | 51.8 dB (min)     |
|                                          |                              |                                       | 25°C                 |                     | 53.9 dB (min)     |
|                                          |                              |                                       | -40°C                |                     | 50 dB (min)       |
|                                          |                              | $f_{IN} = 240 Hz, V_{IN} = -6 dBFS$   |                      | 51                  |                   |
|                                          |                              | $f_{IN} = 10 MHz, V_{IN} = -0.5 dBFS$ | 85°C                 | 10.7                | 10.3              |
|                                          |                              |                                       | 25°C                 |                     | 10.5 Bits (min)   |
| ENOB                                     | Effective Number of Bits     |                                       | -40°C                |                     | 10.2              |
|                                          |                              | $f_{IN} = 25 MHz, V_{IN} = -0.5 dBFS$ |                      | 10.3                |                   |
|                                          |                              | $f_{IN} = 150 MHz, V_{IN} = -6 dBFS$  | 85°C                 | 8.8                 | 8.3               |
|                                          |                              |                                       | 25°C                 |                     | 8.6 Bits (min)    |
|                                          |                              |                                       | -40°C                |                     | 8.0               |
|                                          |                              | $f_{IN} = 240 Hz, V_{IN} = -6 dBFS$   |                      | 8.2                 |                   |
|                                          |                              | $f_{IN} = 10 MHz, V_{IN} = -0.5 dBFS$ |                      |                     | Bits              |
|                                          |                              | $f_{IN} = 25 MHz, V_{IN} = -0.5 dBFS$ |                      |                     |                   |
|                                          |                              | $f_{IN} = 150 MHz, V_{IN} = -6 dBFS$  |                      |                     |                   |

## コンバータの電気的特性(つづき)

特記のない限り、以下の仕様は AGND = DGND = DR GND = 0V、 $V_A = V_D = +3.3V$ 、 $V_{DR} = +2.5V$ 、PD = 0V、 $V_{REF} = +1.0V$ 、 $V_{CM} = 1.0V$ 、 $f_{CLK} = 66MHz$ 、 $t_r = t_f = 2ns$ 、 $C_L = 15pF/pin$  に対して適用されます。太字表記のリミット値は  $T_J = T_{MIN}$  ~  $T_{MAX}$  に対して適用され、その他のリミット値は  $T_J = 25$  に対して適用されます。(Note 7、8、9、10)

| Symbol      | Parameter                  | Conditions                            | Typical<br>(Note 10) | Limits<br>(Note 10) | Units<br>(Limits) |
|-------------|----------------------------|---------------------------------------|----------------------|---------------------|-------------------|
| 2nd<br>Harm | Second Harmonic Distortion | $f_{IN} = 10 MHz, V_{IN} = -0.5 dBFS$ | 85°C                 | -80                 | -73 dB(max)       |
|             |                            |                                       | 25°C                 |                     | -73 dB (max)      |
|             |                            |                                       | -40°C                |                     | -68 dB (max)      |
|             |                            | $f_{IN} = 25 MHz, V_{IN} = -0.5 dBFS$ |                      | -80                 |                   |
|             |                            |                                       | 85°C                 | -81                 | -66 dB(max)       |
|             |                            |                                       | 25°C                 |                     | -66 dB (max)      |
|             |                            | $f_{IN} = 150 MHz, V_{IN} = -6 dBFS$  | -40°C                |                     | -56 dB (max)      |
|             |                            |                                       |                      | -61                 |                   |
|             |                            |                                       |                      |                     |                   |
|             |                            | $f_{IN} = 240 Hz, V_{IN} = -6 dBFS$   | 85°C                 | -84                 | -74 dB(max)       |
|             |                            |                                       | 25°C                 |                     | -74 dB (max)      |
|             |                            |                                       | -40°C                |                     | -71 dB (max)      |
| 3rd<br>Harm | Third Harmonic Distortion  | $f_{IN} = 10 MHz, V_{IN} = -0.5 dBFS$ |                      | -79                 |                   |
|             |                            |                                       | 85°C                 |                     | -68 dB(max)       |
|             |                            |                                       | 25°C                 |                     | -68 dB (max)      |
|             |                            | $f_{IN} = 25 MHz, V_{IN} = -0.5 dBFS$ | -40°C                |                     | -64 dB (max)      |
|             |                            |                                       |                      | -78                 |                   |
|             |                            |                                       |                      |                     |                   |
|             |                            | $f_{IN} = 150 MHz, V_{IN} = -6 dBFS$  | 85°C                 | -78                 | -68 dB(max)       |
|             |                            |                                       | 25°C                 |                     | -68 dB (max)      |
|             |                            |                                       | -40°C                |                     | -64 dB (max)      |
| THD         | Total Harmonic Distortion  | $f_{IN} = 240 Hz, V_{IN} = -6 dBFS$   |                      | -71                 |                   |
|             |                            |                                       | 85°C                 |                     | -72 dB(max)       |
|             |                            |                                       | 25°C                 |                     | -72 dB (max)      |
|             |                            | $f_{IN} = 10 MHz, V_{IN} = -0.5 dBFS$ | -40°C                |                     | -66 dB (max)      |
|             |                            |                                       |                      | -77                 |                   |
|             |                            |                                       |                      |                     |                   |
|             |                            | $f_{IN} = 25 MHz, V_{IN} = -0.5 dBFS$ |                      | -71                 |                   |
|             |                            |                                       |                      |                     |                   |
|             |                            |                                       |                      |                     |                   |
|             |                            | $f_{IN} = 150 MHz, V_{IN} = -6 dBFS$  | 85°C                 | -69                 | -63 dB(max)       |
|             |                            |                                       | 25°C                 |                     | -63 dB (max)      |
|             |                            |                                       | -40°C                |                     | -53 dB (max)      |
|             |                            | $f_{IN} = 240 Hz, V_{IN} = -6 dBFS$   |                      | -57                 |                   |
|             |                            |                                       |                      |                     |                   |
|             |                            |                                       |                      |                     |                   |

## コンバータの電気的特性(つづき)

特記のない限り、以下の仕様は AGND = DGND = DR GND = 0V、 $V_A = V_D = + 3.3V$ 、 $V_{DR} = + 2.5V$ 、PD = 0V、 $V_{REF} = + 1.0V$ 、 $V_{CM} = 1.0V$ 、 $f_{CLK} = 66MHz$ 、 $t_r = t_f = 2ns$ 、 $C_L = 15pF/pin$  に対して適用されます。太字表記のリミット値は  $T_J = T_{MIN} \sim T_{MAX}$  に対して適用され、他のリミット値は  $T_J = 25$  に対して適用されます。(Note 7, 8, 9, 10)

| Symbol | Parameter                   | Conditions                                               | Typical<br>(Note 10)  | Limits<br>(Note 10) | Units<br>(Limits) |
|--------|-----------------------------|----------------------------------------------------------|-----------------------|---------------------|-------------------|
| SFDR   | Spurious Free Dynamic Range | $f_{IN} = 10 \text{ MHz}$ , $V_{IN} = -0.5 \text{ dBFS}$ | 85°C<br>25°C<br>-40°C | 80                  | 73<br>73<br>68    |
|        |                             | $f_{IN} = 25 \text{ MHz}$ , $V_{IN} = -0.5 \text{ dBFS}$ |                       |                     | dB                |
|        |                             | $f_{IN} = 150 \text{ MHz}$ , $V_{IN} = -6 \text{ dBFS}$  | 85°C<br>25°C<br>-40°C | 74                  | 66<br>66<br>56    |
|        |                             | $f_{IN} = 240 \text{ Hz}$ , $V_{IN} = -6 \text{ dBFS}$   |                       |                     | 61                |
|        |                             |                                                          |                       |                     | dB                |
|        |                             |                                                          |                       |                     |                   |
|        |                             |                                                          |                       |                     |                   |
|        |                             |                                                          |                       |                     |                   |
|        |                             |                                                          |                       |                     |                   |

## DC およびロジック電気的特性

特記のない限り、以下の仕様は AGND = DGND = DR GND = 0V、 $V_A = V_D = + 3.3V$ 、 $V_{DR} = + 2.5V$ 、PD = 0V、 $V_{REF} = + 1.0V$ 、 $V_{CM} = 1.0V$ 、 $f_{CLK} = 66MHz$ 、 $t_r = t_f = 2ns$ 、 $C_L = 15pF/pin$  に対して適用されます。太字表記のリミット値は  $T_J = T_{MIN} \sim T_{MAX}$  に対して適用され、他のリミット値は  $T_J = 25$  に対して適用されます。(Note 7, 8, 9, 10)

| Symbol                                           | Parameter                           | Conditions                                                         | Typical<br>(Note 10) | Limits<br>(Note 10)               | Units<br>(Limits) |
|--------------------------------------------------|-------------------------------------|--------------------------------------------------------------------|----------------------|-----------------------------------|-------------------|
| <b>CLK, PD, OE DIGITAL INPUT CHARACTERISTICS</b> |                                     |                                                                    |                      |                                   |                   |
| $V_{IN(1)}$                                      | Logical "1" Input Voltage           | $V_D = 3.3V$                                                       |                      | <b>2.0</b>                        | V (min)           |
| $V_{IN(0)}$                                      | Logical "0" Input Voltage           | $V_D = 3.3V$                                                       |                      | <b>0.8</b>                        | V (max)           |
| $I_{IN(1)}$                                      | Logical "1" Input Current           | $V_{IN^+}, V_{IN^-} = 3.3V$                                        | 10                   |                                   | $\mu\text{A}$     |
| $I_{IN(0)}$                                      | Logical "0" Input Current           | $V_{IN^+}, V_{IN^-} = 0V$                                          | -10                  |                                   | $\mu\text{A}$     |
| $C_{IN}$                                         | Digital Input Capacitance           |                                                                    | 5                    |                                   | pF                |
| <b>D0-D11 DIGITAL OUTPUT CHARACTERISTICS</b>     |                                     |                                                                    |                      |                                   |                   |
| $V_{OUT(1)}$                                     | Logical "1" Output Voltage          | $I_{OUT} = -0.5 \text{ mA}$                                        |                      | <b><math>V_{DR} - 0.18</math></b> | V (min)           |
| $V_{OUT(0)}$                                     | Logical "0" Output Voltage          | $I_{OUT} = 1.6 \text{ mA}$                                         |                      | <b>0.4</b>                        | V (max)           |
| $I_{OZ}$                                         | TRI-STATE Output Current            | $V_{OUT} = 3.3V$<br>$V_{OUT} = 0V$                                 | 100<br>-100          |                                   | nA<br>nA          |
| $+I_{SC}$                                        | Output Short Circuit Source Current | $V_{OUT} = 0V$                                                     | -20                  |                                   | mA                |
| $-I_{SC}$                                        | Output Short Circuit Sink Current   | $V_{OUT} = 2.5V$                                                   | 20                   |                                   | mA                |
| <b>POWER SUPPLY CHARACTERISTICS</b>              |                                     |                                                                    |                      |                                   |                   |
| $I_A$                                            | Analog Supply Current               | PD Pin = DGND, $V_{REF} = 1.0V$<br>PD Pin = $V_{DR}$               | 103<br>4             | <b>139</b>                        | mA (max)<br>mA    |
| $I_D$                                            | Digital Supply Current              | PD Pin = DGND<br>PD Pin = $V_{DR}$                                 | 5.3<br>2             | <b>6.2</b>                        | mA (max)<br>mA    |
| $I_{DR}$                                         | Digital Output Supply Current       | PD Pin = DGND. (Note 14)<br>PD Pin = $V_{DR}$                      | <1<br>0              |                                   | mA<br>mA          |
|                                                  | Total Power Consumption             | PD Pin = DGND, $C_L = 0 \text{ pF}$ (Note 15)<br>PD Pin = $V_{DR}$ | 357<br>50            | <b>479</b>                        | mW (max)<br>mW    |
| PSRR1                                            | Power Supply Rejection              | Rejection of Full-Scale Error with<br>$V_A = 3.0V$ vs. $3.6V$      | 58                   |                                   | dB                |

## AC 電気的特性

特記のない限り、以下の仕様は AGND = DGND = DR GND = 0V、 $V_A = V_D = + 3.3V$ 、 $V_{DR} = + 2.5V$ 、 $PD = 0V$ 、 $V_{REF} = + 1.0V$ 、 $V_{CM} = 1.0V$ 、 $f_{CLK} = 66MHz$ 、 $t_r = t_f = 2ns$ 、 $C_L = 15pF/pin$  に対して適用されます。太字表記のリミット値は  $T_A = T_J = T_{MIN} \sim T_{MAX}$  に対して適用され、その他のリミット値は  $T_A = T_J = 25$  に対して適用されます。 (Note 7、8、9、10 および 12)

| Symbol     | Parameter                               | Conditions                     | Typical<br>(Note 10) | Limits<br>(Note 10) | Units<br>(Limits)  |
|------------|-----------------------------------------|--------------------------------|----------------------|---------------------|--------------------|
| $f_{CLK1}$ | Maximum Clock Frequency                 |                                | 80                   | <b>66</b>           | MHz (min)          |
| $f_{CLK2}$ | Minimum Clock Frequency                 |                                | 1                    |                     | MHz                |
| DC         | Clock Duty Cycle                        |                                | 40<br>60             |                     | % (min)<br>% (max) |
| $t_{CH}$   | Clock High Time                         |                                | 6.5                  |                     | ns (min)           |
| $t_{CL}$   | Clock Low Time                          |                                | 6.5                  |                     | ns (min)           |
| $t_{CONV}$ | Conversion Latency                      |                                |                      | <b>6</b>            | Clock Cycles       |
| $t_{OD}$   | Data Output Delay after Rising CLK Edge | $V_{DR} = 2.5V$                | 7.5                  | <b>11</b>           | ns (max)           |
|            |                                         | $V_{DR} = 3.3V$                | 6.7                  | <b>10.5</b>         | ns (max)           |
| $t_{AD}$   | Aperture Delay                          |                                | 2                    |                     | ns                 |
| $t_{AJ}$   | Aperture Jitter                         |                                |                      | 1.2                 | ps rms             |
| $t_{DIS}$  | Data outputs into TRI-STATE Mode        |                                |                      | 10                  | ns                 |
| $t_{EN}$   | Data Outputs Active after TRI-STATE     |                                |                      | 10                  | ns                 |
| $t_{PD}$   | Power Down Mode Exit Cycle              | 0.1 $\mu$ F on pins 30, 31, 32 | 300                  |                     | ns                 |

**Note 1:** 「絶対最大定格」とは、ICに破壊が発生する可能性があるリミット値をいいます。「動作定格」とはデバイスが機能する条件を示しますが、特定の性能リミット値を示すものではありません。保証された仕様、および試験条件については「電気的特性」を参照ください。保証された仕様は「電気的特性」に記載されている試験条件においてのみ適用されます。デバイスが記載の試験条件下で動作しない場合、いくつかの性能特性が低下することがあります。

**Note 2:** 特記のない限り、すべての電圧は  $GND = AGND = DGND = DR GND = 0V$  を基準にして測定されています。

**Note 3:** いずれかの端子で入力電圧 ( $V_{IN}$ ) が電源電圧を超えた場合 ( $V_{IN} < AGND$  または  $V_{IN} > V_A, V_D, V_{DR}$ )、その端子の入力電流を 25mA 以下に制限しなければなりません。最大パッケージ入力定格電流 (50mA) により、電源電圧を超えて 25mA の電流を流すことができる端子数は 2 本に制限されます。

**Note 4:** 温度上昇時の動作では、最大消費電力の定格を  $T_{Jmax}$  (最大接合部温度: このデバイスの場合、 $T_{Jmax}$  は 150 )、 $J_A$  (接合部・周囲温度間熱抵抗)、 $T_A$  (周囲温度) に従ってディレーティングしなければなりません。任意温度における最大許容消費電力は、 $P_{DMAX} = (T_{Jmax} - T_A) / J_A$  または「絶対最大定格」で示される値のうち、いずれか低い方の値です。ボード実装時におけるこのデバイスの代表的な熱抵抗  $J_A$  は 32 ピン LQFP では 79 /W なので、25 の最大許容消費電力は、 $P_{DMAX} = 1,582mW$ 、85 の最大動作周囲温度では、823mW になります。通常動作時のこのデバイスの消費電力は、代表値で約 612mW (消費電力の代表値 357mW + 250MHz 入力での出力ドライバ 255mW) になることに注意してください。上記の最大許容消費電力の値にまで上がる場合は、デバイスが何らかの異常な状態で動作しているときのみです (例えば、入力端子または出力端子を電源電圧を超えて駆動させている場合や電源の極性を逆転させている場合など)。明らかにこのような条件での動作は避けなければなりません。

**Note 5:** 使用した試験回路は人体モデルに基づき、100pF のコンデンサから直列抵抗 1.5k を通して、各端子に放電させます。マシン・モデルでは 220pF のコンデンサから直列抵抗 0 を通して、各端子に放電させます。

**Note 6:** 235 のリフロー温度は赤外線リフローを指しています。気相リフロー (VPR: Vapor Phase Reflow) の場合は別の条件が適用されます。気相リフローの場合は最低 60 秒間はパッケージ本体の上面温度を 183 より高く維持してください。パッケージ本体の表面温度は 220 を超えてはなりません。183 を超えるのが許されるのはリフロー・サイクル 1 回につき 1 回だけです。

**Note 7:** 次図に示すように、入力端子はソエナー・ダイオードで保護されています。Note 3 に従って電流制限を行うと、入力電圧が  $V_A$  を上回った場合や  $GND$  を下回った場合でも本デバイスがダメージを受けることはありません。しかし、入力電圧が  $V_A + 100mV$  以上または  $GND - 100mV$  以下になる場合は A/D 変換に誤差を生じる可能性があります。例えば、 $V_A$  が 3.3V の場合には、変換精度を確保するためにはアナログ入力のフルスケールは 3.4V 以下にしなければなりません。



**Note 8:** 精度を保証するために、各電源電圧差を  $|V_A - V_D| = 100mV$  にし、かつそれぞれの電源端子に別個のバイパス・コンデンサが必要となります。

**Note 9:**  $V_{REF} = + 1.0V$  (2V<sub>P-P</sub> 差動入力) のテスト条件で、12 ビットの 1LSB は 488  $\mu$ V になります。

**Note 10:** 代表値 (Typical) は、 $T_J = T_A = + 25$  で得られる最も標準的な数値です。テスト・リミット値はナショナルセミコンダクター社の平均出荷品質レベル AOQL に基づき保証されます。

**Note 11:** 積分非直線性 (INL) は LSB で表され、正と負のフルスケールを通る直線からのアナログ値の偏差として定義されます。

**Note 12:** タイミング特性は、TTL ロジック・レベル (立ち下がりエッジが  $V_{IL} = 0.4V$ 、立ち上がりエッジが  $V_{IH} = 2.4V$ ) でテストされます。

**Note 13:** 最適なダイナミック性能は、基準入力を 0.8V ~ 1.5V に維持すると得られます。このアプリケーションの場合、バンドギャップ基準電圧の LM4051CIM3-ADJ または LM4051CIM3-1.2 が推奨されます。

**Note 14:**  $I_{DR}$  とは、出力ドライバのスイッチング処理に消費される電流のことです。この値を決める主な要素は、出力端子の負荷容量、電源電圧、 $V_{DR}$ 、出力信号のスイッチング・レートです。出力信号のスイッチング・レートは入力信号に左右されます。 $I_{DR}$  は、 $I_{DR} = V_{DR} (C_0 \times f_0 + C_1 \times f_1 + \dots + C_{11} \times f_{11})$  の式で計算されます。 $V_{DR}$  は出力ドライバ用の電源電圧、 $C_n$  は当該出力端子の総負荷容量、 $f_n$  は当該出力端子の平均スイッチング周波数です。

**Note 15:** 消費電力には出力ドライバの消費電力分は含まれていません。Note 14 を参照してください。

## 用語の定義

**アーチャ・ディレイ (APERTURE DELAY)** は、クロック・パルスが立ち上がってから入力信号が取り込まれるか保持されるまでの時間です。

**アーチャ・ジッタ (APERTURE JITTER)** は「APERTURE UNCERTAINTY」(アーチャ・ディレイのばらつき)とも言います。サンプルとサンプルの間のアーチャ・ディレイのばらつきです。アーチャ・ジッタは出力のノイズとして現れます。

**クロック・デューティ・サイクル (CLOCK DUTY CYCLE)** とは、繰り返し波形の周期に対する High 期間の割合です。本データシートに記載されているデューティ・サイクルの仕様は、ADC のクロック入力信号に対して適用されます。

**コモンモード電圧 (COMMON MODE VOLTAGE:  $V_{CM}$ )** とは、ADC の差動入力端子のいずれにも共通して現れる直流電位です。

**変換レイテンシ (CONVERSION LATENCY)** は、変換開始からその変換結果が出力バスに有効になるまでの期間をクロック・サイクル数で表したものです。任意に与えられたサンプリングに対するデータは、そのサンプリングが行われた後、パイプライン・ディレイおよび出力ディレイの出力端子上で有効になります。新しいデータはクロック・サイクル毎に有効ですが、その出力データはパイプライン・ディレイ分の変換ラグがあります。

**微分非直線性 (DIFFERENTIAL NON-LINEARITY: DNL)** は、理想的なステップである 1LSB からの最大偏差として表されます。

**有効ビット (EFFECTIVE NUMBER OF BITS: ENOB)** は、信号/(ノイズ+歪み)比または SINAD の別の規定方法です。ENOB は  $(SINAD - 1.76)/6.02$  として定義され、この値のビット数をもつ完全な A/D コンバータに等しいコンバータであることを意味します。

**フルパワー帯域幅 (FULL POWER BANDWIDTH)** は、フルスケール入力に対して再現される出力基本周波数特性で低周波数帯域に対して 3dB 落ちる周波数として測定されます。

**ゲイン誤差 (GAIN ERROR)** は、伝達関数の実測値と理想カーブとの偏差です。次の式で計算できます。

$$\text{ゲイン誤差} = \text{正側フルスケール誤差} - \text{負側フルスケール誤差}$$

ゲイン誤差は正のゲイン誤差項と負のゲイン誤差項に分けられ、それぞれの定義は以下のとおりです。

$$\text{正側ゲイン誤差} = \text{正側フルスケール誤差} - \text{オフセット誤差}$$

$$\text{負側ゲイン誤差} = \text{オフセット誤差} - \text{負側フルスケール誤差}$$

**LSB (LEAST SIGNIFICANT BIT)** は、全ビットのうち最下位または重み付けの最も小さいビットです。 LSB の値は  $V_{REF}/2^n$  として表されます。n はビット数で表す A/D コンバータの分解能で、ADC12L066 では 12 です。

**積分非直線性 (INTEGRAL NON LINEARITY: INL)** は、ゼロスケール(最初のコード遷移の 1/2LSB 下)から正のフルスケール(最後のコード遷移の 1/2LSB 上)まで引いた直線からそれぞれ個々のコードとの偏差として表されます。この直線から任意のコードとの偏差は、各コード値の中央から測定します。

**混変調歪み (INTERMODULATION DISTORTION: IMD)** は、A/D の入力に 2 つの近接した周波数を同時に入力し、結果として作り出される追加のスペクトラル成分です。元の周波数のトータル・パワーに対する二次および三次混変調成分のパワーの比として定義されます。IMD は通常 dBFS で表されます。

**ミッシング・コード (MISSING CODES)** は、ADC から出力されない出力コードです。ADC12L066 は、ミッシング・コードのないことが保証されています。

**MSB (MOST SIGNIFICANT BIT)** は、全ビットのうち最上位または重み付けの最も大きいビットです。MSB の値はフルスケールの 1/2 に相当します。

**負のフルスケール誤差 (NEGATIVE FULL SCALE ERROR)** は、負のフルスケール・コードから次のコードに遷移を生じさせる入力電圧 ( $V_{IN+} - V_{IN-}$ ) の差で、理想値は 0.5LSB です。

**オフセット誤差 (OFFSET ERROR)** は、出力コードを 01 1111 1111 から 10 0000 0000 へと遷移させる入力電圧です。

**出力ディレイ (OUTPUT DELAY)** は、クロック入力の立ち上がりエッジから出力端子にアップデートされたデータが現われるまでの遅延時間です。

**パイプライン・ディレイ (PIPELINE DELAY: LATENCY)** については「変換レイテンシ」(CONVERSION LATENCY) を参照ください。

**正のフルスケール誤差 (POSITIVE FULL SCALE ERROR)** は、最後のコード遷移点の実測値と(正側フルスケール - 1.5LSB)の理想値とのずれです。

**電源電圧変動除去比 (POWER SUPPLY REJECTION RATIO: PSRR)** は、電源電圧の変動を ADC でどの程度除去できるかを表したものです。ADC12L066 では、直流電源電圧の変動によって生じるフルスケール誤差の変動率を PSRR1 で表します。単位は dB です。また、直流電源に乘っている交流成分が出力端でどの程度まで除去されるかについては PSRR2 で表します。

**信号 / ノイズ比 (SIGNAL TO NOISE RATIO: SNR)** は、クロック信号の 1/2 以下の周波数における、歪みと DC 成分を除いたその他すべてのスペクトラル成分の実効値に対する入力信号の実効値の比で、dB で表されます。

**信号 / (ノイズ + 歪み) 比 (SIGNAL TO NOISE PLUS DISTORTION RATIO: S/(N + D) または SINAD)** は、クロック信号の 1/2 以下の周波数における、歪みを含め DC 成分を除いたその他すべてのスペクトラル成分の実効値に対する入力信号の実効値の比として表されます。

**スピアス・フリー・ダイナミック・レンジ (SPURIOUS FREE DYNAMIC RANGE: SFDR)** は、入力信号の実効値に対するピーク・スピアス信号との差で、dB で表されます。ここで言うピーク・スピアス信号は、出力スペクトラムに現われる任意のスピアス信号で、入力に現われるものではありません。

**全高調波歪み (TOTAL HARMONIC DISTORTION: THD)** は、2 次から 10 次までの歪み成分の実効値の総和に対する入力信号の実効値 (rms 値) の比で、dBc で表されます。全高調波歪み THD は次式から求められます。

$$THD = 20 \times \log \sqrt{\frac{f_2^2 + \dots + f_{10}^2}{f_1^2}}$$

$f_1$  は基本周波数(出力)パワーの実効値 (rms 値)、 $f_2$  から  $f_{10}$  は出力スペクトラムに現れる高調波のうち 2 次から 10 次までの高調波のパワーです。

**第 2 次高調波歪み (2ND HARM)** は、出力に現れる入力基本周波数の rms パワーと 2 次高調波のパワーとの差を、dB で表した値です。

**第 3 次高調波歪み (3RD HARM)** は、出力に現れる入力基本周波数の rms パワーと 3 次高調波のパワーとの差を、dB で表した値です。

## タイミング図



Output Timing

## 変換特性



FIGURE 1. Transfer Characteristic

## 代表的な性能特性

特記のない限り、 $V_A = V_D = 3.3V$ 、 $V_{DR} = 2.5V$ 、 $f_{CLK} = 66MHz$ 、 $f_{IN} = 25MHz$ 、 $V_{REF} = 1.0V$ 。

DNL

DNL vs.  $f_{CLK}$ 

DNL vs. Clock Duty Cycle



DNL vs. Temperature



INL

INL vs.  $f_{CLK}$ 

## 代表的な性能特性(つづき)

特記のない限り、 $V_A = V_D = 3.3V$ 、 $V_{DR} = 2.5V$ 、 $f_{CLK} = 66MHz$ 、 $f_{IN} = 25MHz$ 、 $V_{REF} = 1.0V$ 。

INL vs. Clock Duty Cycle



INL vs. Temperature

SNR vs.  $V_A$ SNR vs.  $V_{DR}$ SNR vs.  $V_{CM}$ SNR vs.  $f_{CLK}$ 

## 代表的な性能特性(つづき)

特記のない限り、 $V_A = V_D = 3.3V$ 、 $V_{DR} = 2.5V$ 、 $f_{CLK} = 66MHz$ 、 $f_{IN} = 25MHz$ 、 $V_{REF} = 1.0V$ 。

SNR vs. Clock Duty Cycle

SNR vs.  $V_{REF}$ 

SNR vs. Temperature

THD vs.  $V_A$ THD vs.  $V_{DR}$ THD vs.  $V_{CM}$ 

## 代表的な性能特性(つづき)

特記のない限り、 $V_A = V_D = 3.3V$ 、 $V_{DR} = 2.5V$ 、 $f_{CLK} = 66MHz$ 、 $f_{IN} = 25MHz$ 、 $V_{REF} = 1.0V$ 。

THD vs.  $f_{CLK}$ 

THD vs. Clock Duty Cycle

THD vs.  $V_{REF}$ 

THD vs. Temperature

SINAD vs.  $V_A$ SINAD vs.  $V_{DR}$ 

## 代表的な性能特性(つづき)

特記のない限り、 $V_A = V_D = 3.3V$ 、 $V_{DR} = 2.5V$ 、 $f_{CLK} = 66MHz$ 、 $f_{IN} = 25MHz$ 、 $V_{REF} = 1.0V$ 。SINAD vs.  $V_{CM}$ SINAD vs.  $f_{CLK}$ 

SINAD vs. Clock Duty Cycle

SINAD vs.  $V_{REF}$ 

SINAD vs. Temperature

SFDR vs.  $V_A$ 

## 代表的な性能特性(つづき)

特記のない限り、 $V_A = V_D = 3.3V$ 、 $V_{DR} = 2.5V$ 、 $f_{CLK} = 66MHz$ 、 $f_{IN} = 25MHz$ 、 $V_{REF} = 1.0V$ 。

SFDR vs.  $V_{DR}$ SFDR vs.  $V_{CM}$ SFDR vs.  $f_{CLK}$ 

SFDR vs. Clock Duty Cycle

SFDR vs.  $V_{REF}$ 

SFDR vs. Temperature



## 代表的な性能特性(つづき)

特記のない限り、 $V_A = V_D = 3.3V$ 、 $V_{DR} = 2.5V$ 、 $f_{CLK} = 66MHz$ 、 $f_{IN} = 25MHz$ 、 $V_{REF} = 1.0V$ 。

Power Consumption vs.  $f_{CLK}$  $t_{OD}$  vs.  $V_{DR}$ 

Spectral Response @ 10 MHz Input



Spectral Response @ 25 MHz Input



Spectral Response @ 50 MHz Input



Spectral Response @ 75MHz Input



## 代表的な性能特性(つづき)

特記のない限り、 $V_A = V_D = 3.3V$ 、 $V_{DR} = 2.5V$ 、 $f_{CLK} = 66MHz$ 、 $f_{IN} = 25MHz$ 、 $V_{REF} = 1.0V$ 。

Spectral Response @ 100 MHz Input



Spectral Response @ 150 MHz Input



Spectral Response @ 240 MHz Input



## 機能説明

ADC12L066 は +3.3V 単電源で動作します。パイプライン型アーキテクチャを採用し、かつ誤差補正回路を内蔵しているため、性能が最大限に発揮されます。

差動のアナログ入力信号は 12 ビットのデジタル信号に変換されます。各アナログ入力信号のピーク・ツー・ピーク電圧は、入力コモンモード電圧 ( $V_{CM}$ ) を中間電位として、入力基準電圧  $V_{REF}$  と等しくなければならず、また差動ペアはそれぞれ 180° の位相差を持っていなければなりません。Table 1 と Table 2 に、ADC12L066 の入力と出力の関係を示します。ただし一方の入力を  $V_{CM}$  に固定して他方の入力に差動入力と同じ振幅範囲を与えた場合、得られる出力範囲は 6dB 減少し、相補信号を入力したときに得られる出力範囲の 1/4 (0100 0000 0000) から 3/4 (1100 0000 0000) までの範囲に制限されます。「1.3 信号入力」の項では、この出力範囲の縮小を防ぐ方法を説明します。

TABLE 1. Input to Output Relationship - Differential Input

| $V_{IN^+}$           | $V_{IN^-}$           | Output         |
|----------------------|----------------------|----------------|
| $V_{CM} - V_{REF}/2$ | $V_{CM} + V_{REF}/2$ | 0000 0000 0000 |
| $V_{CM} - V_{REF}/4$ | $V_{CM} + V_{REF}/4$ | 0100 0000 0000 |
| $V_{CM}$             | $V_{CM}$             | 1000 0000 0000 |
| $V_{CM} + V_{REF}/4$ | $V_{CM} - V_{REF}/4$ | 1100 0000 0000 |
| $V_{CM} + V_{REF}/2$ | $V_{CM} - V_{REF}/2$ | 1111 1111 1111 |

TABLE 2. Input to Output Relationship - Single-Ended Input

| $V_{IN^+}$           | $V_{IN^-}$ | Output         |
|----------------------|------------|----------------|
| $V_{CM} - V_{REF}$   | $V_{CM}$   | 0000 0000 0000 |
| $V_{CM} - V_{REF}/2$ | $V_{CM}$   | 0100 0000 0000 |
| $V_{CM}$             | $V_{CM}$   | 1000 0000 0000 |
| $V_{CM} + V_{REF}/2$ | $V_{CM}$   | 1100 0000 0000 |
| $V_{CM} + V_{REF}$   | $V_{CM}$   | 1111 1111 1111 |

出力データレートはクロック周波数に一致します。範囲は 1MSPS から 80MSPS ( 代表値 ) までです。アナログ入力信号はクロック・パルスの立ち上がりエッジで取り込まれますが、それに対応するデジタル・データは、パイプライン・ディレイがあるため、6 クロック・サイクルだけ遅れて出力されます。

パワーダウン端子 (PD) が High レベルの間は消費電力が 50mW まで下がります。

## アプリケーション情報

### 1.0 動作条件

ADC12L066 の動作条件としては次の各値を推奨します。

3.0 V  $V_A$  3.6V

$V_D = V_A$

1.8V  $V_{DR}$   $V_D$

1 MHz  $f_{CLK}$  80 MHz

0.8V  $V_{REF}$  1.5V

0.5V  $V_{CM}$  1.5V

### 1.1 アナログ入力

ADC12L066 は、 $V_{IN^+}$  と  $V_{IN^-}$  の 2 つのシングルエンド・アナログ入力を備えています。この 2 つの端子を組にして差動入力端子として使います。また基準電圧入力端子の  $V_{REF}$  があります。

### 1.2 基準電圧端子

ADC12L066 は基準電圧 1.0V で動作するよう設計されており、0.8V から 1.5V の範囲であれば問題なく動作します。基準電圧を下げるに ADC12L066 の信号 / ノイズ比 (SNR) が低くなります。基準電圧を 1.5V より高くなると、特に高周波入力でフルスケール入力時の THD が劣化することがあります。また、入力信号振幅が 1.5V を超えても THD は劣化します。基準電圧と入力信号に対するすべてのグラウンドは、グラウンド経路に流れるノイズ電流の影響を抑えるため、アナログ・グラウンド・プレーンに対してノイズのない一点アースで接続することが重要です。

ADC12L066 は、周波数 10MHz までのフルスケール入力に対して、最高 1.5V の基準電圧で良好な性能を発揮します。一方、入力周波数が高い場合、より大きなマージンを確保する必要があるため、フルスケール入力に対する基準電圧 ( と入力振幅 ) は 1.5V より低く設定します。

3 本の基準電圧バイパス端子 ( $V_{RP}$ ,  $V_{RM}$ ,  $V_{RN}$ ) はバイパス専用です。各端子とグラウンドの間に  $0.1\mu F$  のコンデンサを 1 つずつ挿入してください。コンデンサの容量を小さくするとパワーダウン・モードからの復帰が高速になりますが、ノイズ性能が悪化するときがあります。この 3 本の端子には絶対に負荷を接続しないでください。これらの端子に負荷を接続すると性能劣化を引き起こす場合があります。

基準バイパス端子の公称電圧は次のとおりです。

$$V_{RM} = V_A / 2$$

$$V_{RP} = V_{RM} + V_{REF} / 2$$

$$V_{RN} = V_{RM} - V_{REF} / 2$$

$V_{RM}$  端子は、直流電流を取り出さない限り、アナログ入力端子のコモンモード電圧源 ( $V_{CM}$ ) として使用可能です。ただし、この端子の電圧は電源電圧  $V_A$  の 1/2 であるため、これら端子をコモンモード源として使用すると、入力マージン ( 電源電圧  $V_A$  といずれかのアナログ入力のピーク信号電圧との差 ) の減少と THD 性能と SFDR 性能の低下を引き起こす場合があります。以上の理由から、どのような場合でも  $V_A$  は  $V_{REF}$  より 2V 以上高い電圧に設定することを推奨します。入力周波数が高い場合は、THD 性能と SFDR 性能を維持するために、上記のマージンを増やしたほうがよいと考えられます。あるいは、 $V_{RN}$  を  $V_{CM}$  源として使用します。

### 1.3 信号入力

信号入力には  $V_{IN^+}$  と  $V_{IN^-}$  があります。入力信号  $V_{IN}$  は次のように定義されます。

$$V_{IN} = (V_{IN^+}) - (V_{IN^-})$$

Figure 2 は、入力信号として予想される範囲を示したものです。

入力コモン・モード電圧  $V_{CM}$  の公称値は  $V_{REF}$  ( 最小 ) であり、 $V_{REF}/2$  と  $3V_{REF}/2$  間が入力信号範囲となる点に注意してください。差動入力信号が  $2V_{P-P}$  を超える場合、最小入力コモン・モード電圧も比例して高くなる必要があります。ただし各入力  $V_{IN^+}$ ,  $V_{IN^-}$  のピーク値は、次式を超えてはなりません。

$$\text{ピーク入力電圧} = V_A - 0.8$$

## アプリケーション情報 (つづき)

ADC12L066 は入力コモンモード電圧 ( $V_{CM}$ ) (最低 0.5V)を中心電位とする差動信号を入力したときに最適な性能が得られます。 $V_{IN+}$  も  $V_{IN-}$  も振幅 (ピーク・ツー・ピーク値) は基準電圧を超えないようしてください。これを超えた場合出力データが最大値または最小値で飽和します。差動信号を成す 2 つの入力信号は、位相差はちょうど 180 度にし、振幅は正確に同じにしてください。入力信号の周波数が 1 つだけ (正弦波) のときは、位相差があると (つまり) 差動信号の位相差が正確に 180 度にならないと、実効フルスケール入力の範囲が狭くなってしまいます。複雑な波形の場合は位相差があると歪みが生じます。



FIGURE 2. Expected Input Signal Range

差動信号の互いの位相差が 10 度までのフルスケール誤差は、 LSB を単位として、およそ次の式で求められます。

$$E_{FS} = dev^{1.79}$$

「dev」は、互いに 180 度の相対位相差を持つ 2 つの信号同士の位相差です (Figure 3 を参照)。アナログ入力端子を駆動する信号源のソース・インピーダンスは 100 Ω 未満になるようにしてください。



FIGURE 3. Angular Errors Between the Two Input Signals Will Reduce the Output Level or Cause Distortion

差動入力で使用する場合、差動ペアの各アナログ入力信号のピーク・ツー・ピーク電圧は基準電圧  $V_{REF}$  までとし、ピーク・ツー・ピークの中間電位を  $V_{CM}$  に設定してください。

### 1.3.1 シングルエンド入力動作

シングルエンド時の性能は差動入力時の性能に比べて劣るため、シングルエンド動作は推奨しません。ただし、シングルエンド動作が必要で、かつ性能低下が許容されるのであれば、片方のアナログ入力を駆動入力の中点電位となる DC 電圧に固定してください。差動入力信号の振幅 (ピーク・ツー・ピーク値) を基準電圧の 2 倍にした場合、SNR、SINAD が最適になります (Figure 2b を参照)。

たとえば、 $V_{REF}$  を 0.5V に設定したら、 $V_{IN-}$  には 1.0V のバイアスをかけ、 $V_{IN+}$  は 0.5V ~ 1.5V の信号で駆動してください。

入力信号の振幅が大き過ぎると歪みのひどくなる恐れがあるため、シングルエンド動作のときに出力信号を最大幅まで振りたいときは、性能を改善するために基準電圧を下げてください。Table 1 と Table 2 は ADC12L066 の入出力の対応表です。

### 1.3.2 アナログ入力の駆動

ADC12L066 の  $V_{IN+}$ 、 $V_{IN-}$  の各端子の内部回路は、アナログ・スイッチが 1 つに、それに続いてスイッチ・キャパシタ・アンプが 1 つの構成になっています。このアナログ入力端子の容量はクロック・パルスのレベルに応じて変化します。クロックが Low レベルのときは 8pF であり、High レベルのときは 7pF です。

入力サンプリング・スイッチの開閉に伴なってアナログ入力端子には電流パリスが発生し、結果として信号入力端子には電圧スパイクが生じます。アナログ入力を駆動するアンプがこのスパイク電圧を打ち消そうとするため、アナログ入力端で減衰振動が見られることがあります。ADC12L066 の入力端子を駆動するアンプは、スイッチが開いて次のサンプリングが行われるまでに、このようなスパイクを吸収できなければなりません。LMH6702、LMH6628、LMH6622、LMH6655 は ADC12L066 の駆動に適したアンプです。

ADC 入力に現れる電圧スパイクの影響をアンプ出力に与えないようにするには、Figure 5、6 に示すような RC 回路を入力端に設けてください。取り付ける位置は ADC のすぐ近くにしてください。ADC の入力端子が全体の中でも最も高感度な部分であり、入力信号にフィルタをかけるには最後のポイントであるためです。

ナイキスト・アプリケーションの場合、ADC のサンプリング・レートに RC のポールを設定します。サンプリング・モード時の ADC の入力容量は RC ポールの設定に含めてください。このようにポールを設定すると最適な SINAD 性能が得られます。

最適な SNR 性能を得るには RC 値を計算された値のまとします。SINAD 性能と ENOB 性能を最適化するには、SNR と THD が互いに数値的に等しくなるまで RC 時定数を減らします。最適な歪み性能と SFDR 性能を得るには RC 全部を除去します。

アンダーサンプリング・アプリケーションでの RC ポールは、狭帯域アプリケーションでは最高入力周波数のおよそ 1.5 から 2 倍に設定します。広帯域アプリケーションでは、線形遅延応答を維持するため、RC ポールを最高入力周波数のおよそ 1.5 倍に設定します。

シングルエンドを差動に変換する回路を Figure 5 と Table 3 に示します。この回路の抵抗値によって、ADC12L066 の各差動入力端子に電圧範囲  $1.0V \pm 0.5V$  の入力信号が与えられます。

TABLE 3. Resistor values for Circuit of Figure 5

| SIGNAL RANGE | R1          | R2          | R3          | R4           | R5, R6       |
|--------------|-------------|-------------|-------------|--------------|--------------|
| 0 - 0.25V    | open        | $0\Omega$   | $124\Omega$ | $1500\Omega$ | $1000\Omega$ |
| 0 - 0.5V     | $0\Omega$   | open        | $499\Omega$ | $1500\Omega$ | $499\Omega$  |
| $\pm 0.25V$  | $100\Omega$ | $698\Omega$ | $100\Omega$ | $698\Omega$  | $499\Omega$  |

### 1.3.3 入力コモンモード電圧

入力コモンモード電圧  $V_{CM}$  は 0.5V から 1.5V の範囲とし、アナログ信号のピーク電圧がグラウンドを下回らないように、かつ、( $V_A - 0.8V$ ) を上回らないように設定しなければなりません。公称  $V_{CM}$  は一般的におよそ 1.0V ですが、 $V_{RM}$  または  $V_{RN}$  を、これら端子から DC 電流を取り出さない限り、 $V_{CM}$  の電圧源として使用することも可能です。

## アプリケーション情報 (つづき)

### 2.0 デジタル入力

デジタル入力は TTL/CMOS 互換で、CLK、 $\overline{OE}$ 、PD 端子がそれぞれ該当します。

### 2.1 CLK

CLK 信号はサンプリングのタイミングを決めます。このクロック入力端子は、安定した低ジッタのクロック信号源で駆動してください。クロック周波数の範囲は 1MHz から 80MHz まで、パルスの立ち上がり時間、立ち下がり時間はいずれも 2ns 未満とします。クロック信号の配線パターンは最短とし、アナログ、デジタルを問わず他の一切の信号線と交差しないようにしてください。

CLK 信号は内部ステート・マシンのクロックとしても使われます。クロック入力が中断されたり周波数があまりにも低いと、出力データの精度が低下するポイントまで内部コンデンサの電荷を消失する可能性があります。この理由によりサンプリング・レートの下限は 1MSPS となっています。

すべての A/D コンバータで、クロックのデューティ・サイクルは性能に影響します。しかし正確なデューティ・サイクルを維持するには難しいため、ADC12L066 では広い範囲のデューティ・サイクルに対して性能を維持するように設計されています。

クロック信号の線路長が次式よりも長い場合は、CLK 信号には、クロック源の近くに線路インピーダンスに等しいトランピング抵抗を直列に挿入する必要があります。

$$\frac{t_r}{6 \times t_{prop}}$$

なお上式で  $t_r$  はクロック信号の立ち上がり時間、 $t_{prop}$  は配線の伝搬遅延時間です。FR-4 基材を使った代表的な基板の場合、 $t_{prop}$  はおよそ 150ps/インチ、または 60ps/cm です。CLOCK 端子は、クロック・ラインの特性インピーダンスに等しい抵抗と次の式で示される容量のコンデンサを用いた直列 RC 回路を、CLOCK 端子とグラウンド間に挿入して、AC 終端を行わなければならぬ場合があります。

$$C \geq \frac{1.2 \times 10^{-9} \times 1}{Z_0}$$

'1' は単位をインチとする線路長、 $Z_0$  はクロック線路の特性インピーダンスです。この RC 終端はクロック源の近くではなく、Figure 6 に示すように ADC12L066 のクロック端子から 1cm 以内に配置してください。またこの終端回路は、クロック源から見て ADC の CLOCK 端子より遠くに配置してください。

クロック・ラインは、ライン全長にわたってインピーダンスを一定に保ち、クロックのソース端を特性インピーダンスで適切に終端してください。特性インピーダンスの求め方はアプリケーション・ノート AN-905 を参照してください。

### 2.2 $\overline{OE}$

コンバータが使われない場合には、 $\overline{OE}$  端子を High レベルにするとすべての出力端子がハイ・インピーダンス状態になります。Low レベルの時はすべての出力端子がアクティブ状態になります。 $\overline{OE}$  端子を High レベルにしても Low レベルにしても ADC12L066 内部では変換処理が実行されています。しかし  $\overline{OE}$  端子が High レベルの間はデジタル出力信号は読み出せません。

デジタル出力端子の負荷容量が大きくなると ADC ノイズが増えるため、ADC の TRI-STATE 出力はバスの駆動には使用しないで

ください。それより先、単一のデジタル入力のみを駆動するようにし、合わせて ADC のデジタル出力と駆動するデジタル入力を近づけてください。ADC ノイズをさらに低減するには、100 Ω の抵抗を各 ADC デジタル出力端子の近くに直列に挿入してください。3.0 項を参照してください。

### 2.3 PD

コンバータが使われない場合には、PD 端子を High レベルにすると ADC12L066 がパワーダウン・モードになります。これによって、未使用時の消費電力が抑えられます。この状態での消費電力は、クロックが 66MHz の場合 50mW、クロックを停止させた場合は 30mW となります。パワーダウン・モード時の出力データ端子の状態がどうなるかは決まっていません。パワーダウン中のパイプライン中のデータは、破壊されます。

「AC 電気的特性」記載の「Power Down Mode Exit Cycle」(パワーダウン・モードからの復帰) 時間は端子 30、31、32 の容量で決まり、それぞれの端子に推奨容量 0.1 μF を付加した場合はおよそ 300ns となります。パワーダウン・モード中に電荷を失ったこれらコンデンサは、正確な変換を得る前に、オンチップ回路による再充電が必要です。小容量のコンデンサを使用するとパワーダウン・モードからの復帰時間が短くなります、SNR、SINAD、ENOB 性能が低下します。

### 3.0 出力

ADC12L066 には、TTL/CMOS 互換のデジタル・データ出力端子が 12 本付いています。 $\overline{OE}$  端子および PD 端子に Low レベルの電圧を印加している間は、この出力端子にオフセット・データがバイナリで出力されます。 $t_{OD}$  時間も出力タイミングの情報にはないますが、有効な出力データをとらえる簡単な方法の 1 つは、変換クロック・パルス (端子 10) の立ち上がりエッジでデータをラッチすることです。ただし、どちらのエッジを使用するかはクロック周波数とデューティ・サイクルによって異なってきます。立ち上がりエッジを使用する場合は、 $t_{OD}$  と  $t_{OH}$  を使用して駆動されるデバイスのデータ入力に必要なセットアップ時間とホールド時間を確定することができます。クロックの立ち下がりエッジを使用する場合は、ADC 出力データを捕捉するのに適当なセットアップ時間とホールド時間を見ておく必要があることに注意してください。

容量の多いバスを駆動するときは注意が必要です。変換のたびに出力ドライバで充電しなければならない容量が増えるほど、 $V_{DR}$  と DR GND に流れる瞬時デジタル電流の量が増えます。このような大きな充電電流スパイクは、チップ上でのグラウンド・ノイズの原因となり、またアナログ回路部にも結合するため、動的性能が劣化しかねません。適切なバイパス、出力容量の軽減、グラウンド・プレーンを注意深く設計して、このような問題を回避してください。また、バス・ラインの負荷容量が仕様値 15pF/pin を超えると  $t_{OD}$  が増え、その結果、ADC の出力データを正しくラッチするのが難しくなります。その場合、動的性能が劣化する恐れがあります。

デジタル出力のスイッチングによるノイズを最小にするには、デジタル出力の負荷電流を最小にします。これを実現するには、ADC の出力端子とそれ以降の回路の間に、たとえば 74ACQ541 などのバッファ IC を設けます。ADC の出力端子とバッファ IC の入力端子は一対一で接続してください。さらに 100 Ω の抵抗をデジタル出力端子のすぐ近くに直列に挿入すると配線パターンやその他回路の持つ容量から出力端子が分離されるため出力電流が抑えられます。この措置を講じないと性能の低下する場合があります。Figure 4 参照。

ADC12L066 の  $V_{DR}$  を 1.8V に下げて使用すると、 $V_{DR}$  の低下に伴って  $t_{OD}$  が増加します。したがって  $V_{DR}$  を下げて使用する場合は外部回路のタイミング設計に注意が必要です。

## アプリケーション情報 (つづき)



FIGURE 4. Simple Application Circuit with Single-Ended to Differential Buffer



FIGURE 5. Differential Drive Circuit of Figure 4

## アプリケーション情報 (つづき)



FIGURE 6. Driving the Signal Inputs with a Transformer

## 4.0 電源構成

どの電源端子も当該端子から 1cm 以内の所にバイパス・コンデンサとして 10μF コンデンサと 0.1μF セラミック・コンデンサを 1 つずつ挿入してください。直列インダクタンスが小さいリードレス・チップ・コンデンサを推奨します。

また、ADC12L066 のアナログ電源端子に乗るノイズ・レベルは 100mV<sub>P-P</sub> より低く抑えてください。

どの端子も、電源電圧より高い電圧を加えることはたとえ瞬時であっても許されません。特に電源の投入時、遮断時には注意してください。

$V_{DR}$  端子は出力ドライバ用の電源端子で、1.8V ~  $V_D$  の範囲で動作します。 $V_D$  より低い電圧で動作するデバイスやシステムとのインターフェースが容易になっています。ただし、 $V_{DR}$  を低くすると  $t_{OD}$  が長くなる点に注意してください。 $V_{DR}$  端子には、 $V_D$  よりも高い電圧は加えないでください。

## 5.0 レイアウトとグラウンド構成

適切なグラウンド処理とすべての信号ラインの適切な配線は、正確な変換を確保するには必須の条件です。ADC12L066 はアナログ領域とデジタル領域との間に挟まる形になります。仕様どおりの性能を発揮するには、この 2 つの領域を分離しておく必要があります。

データ出力用のグラウンド端子 (DR GND) には、出力ドライバのための電流が流れます。この出力電流により、変換プロセスにノイズが介入する可能性のある大きなトランジエントを発生する場合があります。このようなことが起らぬないように DR GND 端子は、ADC12L066 のいかなるその他のグラウンド端子に近接したシステム・グラウンドにも接続しないでください。

ノイズの多いデジタル回路とノイズに高感度なアナログ回路との間の容量性結合により、変換性能が低下する可能性があります。解決方法として、アナログ回路をデジタル回路から十分に分離させたレイアウトを行い、クロック信号の配線パターンを最短にします。

デジタル回路は非常に大きな電源トランジエントやグラウンド・トランジエントを生じます。このようなロジック・ノイズがシステムのノイズ特性に大きく影響を及ぼします。A/D コンバータを備えたシステムに使用するに最適なロジック・ファミリは、74LS、74HC(T) や 74AC(T)Q ファミリのようなノン・サチュレーティング・トランジスタ (不飽和トランジスタ) を採用した設計がなされたものか低ノイズ特性を備えたものです。最も良くないノイズの発生源は、74F や 74AC(T) ファミリのようなクロックや信号エッジでの電源電流トランジエントが大きなファミリです。

ADC の出力スイッチングによって生じるノイズの影響は、デジタル・データ出力ラインのそれぞれに 1 つずつ直列に 100 Ω 抵抗を挿入すると最小に抑えられます。この抵抗の取り付け位置は ADC の出力端子にできる限り近づけてください。

## アプリケーション情報 (つづき)

デジタル・スイッチング・トランジエント (デジタル回路の瞬間的スイッチング電圧によるオーバーシュート/アンダーシュート) は高周波成分を大きく発生するので、グラウンド・プレーンの総銅箔重量は、ロジック回路の生成するノイズにはあまり影響がありません。これは、薄膜効果によるためです。グラウンド・プレーンの重量より総表面積の方がより重要です。

一般に、アナログ、デジタルの配線パターン同士のクロストークを防ぐには、両者の配線パターンを互いに 90° で交差させるのが望ましいとされています。高周波 / 高分解能のシステムで精度を最大限にするためには、アナログ信号ラインとデジタル信号ラインが互いに交差する配線は避けなければなりません。クロック・ライン

は最短にし、他のデジタル・ラインを含むすべてのその他のラインからアイソレートすることが重要です。クロック・ラインが一般的に受け入れられている 90° A/D 信号ラインを互いに交差させる方法でさえ、高周波でのちょっとしたカップリングによる問題が起こる可能性があるので避けるべきです。これは、その他のラインがクロック・ラインにジッタを招き、結果的に SN 比の劣化につながります。また、クロックが高速だとアナログ回路にノイズの生じる場合もあります。

高周波 / 高分解能で最大限の性能を得るには、まっすぐの信号経路に配線すると実現できます。これは、すべての部品を通る信号経路をできるだけまっすぐな直線に配線することです。



FIGURE 7. Example of a Suitable Layout

インダクタのレイアウトには特に注意してください。相互インダクタンスにより、インダクタを使用する回路の特性が変わります。複数のインダクタを使用する場合には、たとえそれぞれの個体の大きさが小さくても並べたり、近い配置にせず、互いを離した状態で使用してください。

アナログ入力は、スプリアス信号の入力へのカップリングを避けるために、ノイズを生じる信号経路から十分にアイソレートしてください。コンバータの入力端子とアナログ・グラウンドの間、または基準入力端子とグラウンドに接続される任意の外部回路 ( 例えば、フィルタ用のコンデンサ ) は、グラウンド帰路中の非常にクリーンなノイズの少ない 1 点で接続してください。

Figure 7 は、適切なレイアウト例です。すべてのアナログ回路 ( 入力アンプ、フィルタ、基準電圧回路など ) は、アナログ領域に配置してください。すべてのデジタル回路とデジタル入出力 ( I/O ) は、デジタル領域に配置してください。ADC12L066 はこれら 2 つの領域にまたがるように配置してください。さらに、基準電圧回路と入力信号に関連する回路に含まれているすべての部品は、そのリターン側同士を短い配線でノイズのない一点に接続してからアナログ・グラウンド・プレーンに落としてください。すべてのグラウンドへの接続は、グラウンドへの経路が低インダクタンスになるように配線してください。

## 6.0 ダイナミック特性

最高のダイナミック特性を実現するために、CLK 入力をドライブするクロック信号源はジッタのないものでなければなりません。Figure 8

に示されるようなバッファを用いてクロック・ツリーを構成して、A/D のクロック信号をその他のデジタル回路からアイソレートしなければなりません。

5.0 章で述べたように、A/D クロック・ラインをできるだけ短くかつその他の任意の信号から十分に離して置くことは、良い手段です。別の信号はクロック信号にジッタを招く可能性があり、SNR の性能劣化につながる場合や、クロック信号が原因でほかの配線にノイズを生じることもあります。信号ラインが互いに 90° に交わっている場合でさえ容量性のカップリングが起こりますので、クロック・ラインは 90° の交差をしないようにしてください。



FIGURE 8. Isolating the ADC Clock from other Circuitry with a Clock Tree

## アプリケーション情報 (つづき)

### 7.0 アプリケーション共通の注意事項

電源範囲をこえてアナログまたはデジタル入力をドライブしないこと

適切な動作を行うために、すべての入力は、グラウンド端子より 100mV 以下または、電源端子より 100mV 以上にならないようにしてください。トランジエントによる場合でもこれらのリミット値を超えると、システムにとって良くない状態や誤差を招く可能性があります。電源電圧とそのグラウンド電位を超えるオーバーシュートやアンダーシュートを起こす高速デジタル IC ( 例えば、74F や 74AC などのファミリ・デバイス ) では、よくある現象です。A/D コンバータのデジタル入力に約 50 ~ 100 の直列抵抗を挿入し、また信号源の近くに挿入すれば、通常はこの問題を取り除けます。

入力電圧は、たとえ瞬間的であっても電源電圧を超えないようにしてください。電源の投入時も遮断時も同じです。

ADC12L066 の入力を ADC12L066 の電源範囲を超える範囲にまでドライブするようなデバイスで、オーバードライブしないように注意してください。このような過度の入力ドライブは、コンバータの誤差やデバイスの破損につながります。

高容量性デジタル・データ・バスのドライブをしないこと

変換のたびに出力ドライバで充電しなければならない容量が増えるほど、 $V_{DR}$  と DR GND に流れる瞬時デジタル電流の量が増えます。これらの大きな充電電流スパイクは、アナログ回路にカップリングしダイナミック特性を劣化させる可能性があります。適切なバイパスと基板上のアナログ領域とデジタル領域を十分にアイソレートすればこの問題を低減できます。

また、バス・ラインの負荷容量が仕様値 15pF/pin を超えると  $t_{OD}$  が増え、その結果、ADC の出力データを正しくラッチするのが難しくなります。その場合もやはり動的性能は劣化する恐れがあります。

また、デジタル・データ出力は ( 例えば、74ACQ541 で ) バッファリングしてください。また、各デジタル出力のできる限り近くに、直列抵抗を加えると、出力電流を制限し、コンバータの出力に戻ってくるカップリング信号のエネルギーが低減されて、ダイナミック特性を改善できます。この時に使用する推奨の抵抗値は 100 です。

不適当なアンプを使ってアナログ入力をドライブしないこと

1.3 章で説明したように、アナログ入力端子の容量はクロック信号のレベルに応じて 8pF になったり 7pF になります。このように容量の変動する負荷を駆動するのは、容量の変わらない場合に比べて難しくなります。

ごく小さい信号レベルのときでさえオーバーシュートやリンクギングといった不安定要素のあらわになるアンプを使ったのでは、性能が落ちてしまいます。Figure 5、6 に示したように、アンプ出力端のそれぞれに 1 個ずつ直列に小さな値の抵抗を接続し、かつ ADC12L066 のアナログ入力端子同士を 1 つのコンデンサで接続すると性能が改善されます。LMH6702、LMH6628、LH6622、LMH6655を使えば ADC12L066 のアナログ入力端子を正常に動作できます。

また、差動入力信号を成す 2 つの信号は、振幅が完全に同じで、位相差がちょうど 180 であることが重要です。この 2 つの信号同士の実際の位相差は部品配置による影響を受けますが、入力端子までを結ぶ配線パターン同士の長さの違いが特に大きく影響します。オペアンプは非反転回路のほうが反転回路より遅延時間の長くなることに注意してください。

基準電圧入力端子を仕様範囲外の入力で動作させないこと

1.2 章で述べたように、 $V_{REF}$  端子への入力は、次の範囲内になければなりません。

0.8V     $V_{REF}$     1.5V

これらの端子が、必要な電流を制御できるデバイスでドライブしない場合には、これらのリミット範囲外での動作は、結果として性能の劣化を招きます。

過度のジッタを持ったクロック信号源を使用したり、異常に長いクロック信号経路や、他の信号がクロック信号経路にカップリングしてしまうレイアウトを使用しないこと

この場合には、サンプリング間隔が変化し、過度の出力ノイズを発生し、かつ SN 比と SINAD の劣化を招きます。RC によるタイミング回路を用いた単純なゲート回路は、一般的にクロック信号源として適切ではありません。

## 外形寸法図 単位は millimeters



DIMENSIONS ARE IN MILLIMETERS

VBE32A (Rev E)

このドキュメントの内容はナショナルセミコンダクター社製品の関連情報として提供されます。ナショナルセミコンダクター社は、この発行物の内容の正確性または完全性について、いかなる表明または保証もいたしません。また、仕様と製品説明を予告なく変更する権利を有します。このドキュメントはいかなる知的財産権に対するライセンスも、明示的、黙示的、禁反言による惹起、またはその他を問わず、付与するものではありません。

試験や品質管理は、ナショナルセミコンダクター社が自社の製品保証を維持するために必要と考える範囲に用いられます。政府が課す要件によって指定される場合を除き、各製品のすべてのパラメータの試験を必ずしも実施するわけではありません。ナショナルセミコンダクター社は製品適用の援助や購入者の製品設計に対する義務は負いかねます。ナショナルセミコンダクター社の部品を使用した製品および製品適用の責任は購入者にあります。ナショナルセミコンダクター社の製品を用いたいかなる製品の使用または供給に先立ち、購入者は、適切な設計、試験、および動作上の安全手段を講じなければなりません。

それら製品の販売に関するナショナルセミコンダクター社との取引条件で規定される場合を除き、ナショナルセミコンダクター社は一切の義務を負わないものとし、また、ナショナルセミコンダクター社の製品の販売が使用、またはその両方に関連する特定目的への適合性、商品の機能性、ないしは特許、著作権、または他の知的財産権の侵害に関連した義務または保証を含むいかなる表明または黙示的保証も行いません。

## 生命維持装置への使用について

ナショナルセミコンダクター社の製品は、ナショナルセミコンダクター社の最高経営責任者(CEO)および法務部門(GENERAL COUNSEL)の事前の書面による承諾がない限り、生命維持装置または生命維持システム内のきわめて重要な部品に使用することは認められていません。

ここで、生命維持装置またはシステムとは (a) 体内に外科的に使用されることを意図されたもの、または (b) 生命を維持あるいは支持するものをいい、ラベルにより表示される使用法に従って適切に使用された場合に、この不具合が使用者に身体的障害を与えると予想されるものをいいます。重要な部品とは、生命維持にかかわる装置またはシステム内のすべての部品をいい、これの不具合が生命維持用の装置またはシステムの不具合の原因となりそれらの安全性や機能に影響を及ぼすことが予想されるものをいいます。

National Semiconductor とナショナルセミコンダクターのロゴはナショナルセミコンダクターコーポレーションの登録商標です。その他のブランドや製品名は各権利所有者の商標または登録商標です。

Copyright © 2006 National Semiconductor Corporation  
製品の最新情報については [www.national.com](http://www.national.com) をご覧ください。

ナショナルセミコンダクター ジャパン株式会社

本社 / 〒135-0042 東京都江東区木場 2-17-16 TEL.(03)5639-7300

技術資料(日本語/英語)はホームページより入手可能です。

[www.national.com/jpn/](http://www.national.com/jpn/)

**32-Lead LQFP Package  
Ordering Number ADC12L066CIVY  
NS Package Number VBE32A**

# ご注意

日本テキサス・インスツルメンツ株式会社（以下TIJといいます）及びTexas Instruments Incorporated（TIJの親会社、以下TIJないしTexas Instruments Incorporatedを総称してTIといいます）は、その製品及びサービスを任意に修正し、改善、改良、その他の変更をし、もしくは製品の製造中止またはサービスの提供を中止する権利を留保します。従いまして、お客様は、発注される前に、関連する最新の情報を取得して頂き、その情報が現在有効かつ完全なものであるかどうかご確認下さい。全ての製品は、お客様とTIJとの間に取引契約が締結されている場合は、当該契約条件に基づき、また当該取引契約が締結されていない場合は、ご注文の受諾の際に提示されるTIJの標準販売契約款に従って販売されます。

TIは、そのハードウェア製品が、TIの標準保証条件に従い販売時の仕様に対応した性能を有していること、またはお客様とTIJとの間で合意された保証条件に従い合意された仕様に対応した性能を有していることを保証します。検査およびその他の品質管理技法は、TIが当該保証を支援するのに必要とみなす範囲で行なわれております。各デバイスの全てのパラメーターに関する固有の検査は、政府がそれ等の実行を義務づけている場合を除き、必ずしも行なわれておりません。

TIは、製品のアプリケーションに関する支援もしくはお客様の製品の設計について責任を負うことはありません。TI製部品を使用しているお客様の製品及びそのアプリケーションについての責任はお客様にあります。TI製部品を使用したお客様の製品及びアプリケーションについて想定される危険を最小のものとするため、適切な設計上および操作上の安全対策は、必ずお客様にてお取り下さい。

TIは、TIの製品もしくはサービスが使用されている組み合せ、機械装置、もしくは方法に関連しているTIの特許権、著作権、回路配置利用権、その他のTIの知的財産権に基づいて何らかのライセンスを許諾するということは明示的にも黙示的にも保証も表明もしておりません。TIが第三者の製品もしくはサービスについて情報を提供することは、TIが当該製品もしくはサービスを使用することについてライセンスを与えるとか、保証もしくは是認するということを意味しません。そのような情報を使用するには第三者の特許その他の知的財産権に基づき当該第三者からライセンスを得なければならない場合もあり、またTIの特許その他の知的財産権に基づきTIからライセンスを得て頂かなければならぬ場合もあります。

TIのデータ・ブックもしくはデータ・シートの中にある情報を複製することは、その情報に一切の変更を加えること無く、かつその情報と結び付られた全ての保証、条件、制限及び通知と共に複製がなされる限りにおいて許されるものとします。当該情報に変更を加えて複製することは不公正で誤認を生じさせる行為です。TIは、そのような変更された情報や複製については何の義務も責任も負いません。

Copyright © 2011, Texas Instruments Incorporated  
日本語版 日本テキサス・インスツルメンツ株式会社

## 弊社半導体製品の取り扱い・保管について

半導体製品は、取り扱い、保管・輸送環境、基板実装条件によっては、お客様での実装前後に破壊/劣化、または故障を起こすことがあります。

弊社半導体製品のお取り扱い、ご使用にあたっては下記の点を遵守して下さい。

### 1. 静電気

- 素手で半導体製品単体を触らないこと。どうしても触る必要がある場合は、リストストラップ等で人体からアースをとり、導電性手袋等をして取り扱うこと。
- 弊社出荷梱包単位（外装から取り出された内装及び個装）又は製品単品で取り扱いを行う場合は、接地された導電性のテーブル上で（導電性マットにアースをとったもの等）、アースをした作業者が行うこと。また、コンテナ等も、導電性のものを使うこと。
- マウンタやはんだ付け設備等、半導体の実装に関わる全ての装置類は、静電気の帯電を防止する措置を施すこと。
- 前記のリストストラップ・導電性手袋・テーブル表面及び実装装置類の接地等の静電気帯電防止措置は、常に管理されその機能が確認されていること。

### 2. 湿度環境

- 温度：0～40°C、相対湿度：40～85%で保管・輸送及び取り扱いを行うこと。（但し、結露しないこと。）

TIの製品もしくはサービスについてTIにより示された数値、特性、条件その他のパラメーターと異なる、あるいは、それを超えてなされた説明で当該TI製品もしくはサービスを再販売することは、当該TI製品もしくはサービスに対する全ての明示的保証、及び何らかの黙示的保証を無効にし、かつ不公正で誤認を生じさせる行為です。TIは、そのような説明については何の義務も責任もありません。

TIは、TIの製品が、安全でないことが致命的となる用途ないしアプリケーション（例えば、生命維持装置のように、TI製品に不良があった場合に、その不良により相当な確率で死傷等の重篤な事故が発生するようなもの）に使用されることを認めておりません。但し、お客様とTIの双方の権限有る役員が書面でそのような使用について明確に合意した場合は除きます。たとえTIがアプリケーションに関連した情報やサポートを提供したとしても、お客様は、そのようなアプリケーションの安全面及び規制面から見た諸問題を解決するために必要とされる専門的知識及び技術を持ち、かつ、お客様の製品について、またTI製品をそのような安全でないことが致命的となる用途に使用することについて、お客様が全ての法的責任、規制を遵守する責任、及び安全に関する要求事項を満足させる責任を負っていることを認め、かつそのことに同意します。さらに、もし万一、TIの製品がそのような安全でないことが致命的となる用途に使用されたことによって損害が発生し、TIないしその代表者がその損害を賠償した場合は、お客様がTIないしその代表者にその全額の補償をするものとします。

TI製品は、軍事的用途もしくは宇宙航空アプリケーションないし軍事的環境、航空宇宙環境にて使用されるようには設計もされていませんし、使用されることを意図されておりません。但し、当該TI製品が、軍需対応グレード品、若しくは「強化プラスティック」製品としてTIが特別に指定した製品である場合は除きます。TIが軍需対応グレード品として指定した製品のみが軍需品の仕様書に合致いたします。お客様は、TIが軍需対応グレード品として指定していない製品を、軍事的用途もしくは軍事的環境下で使用することは、もっぱらお客様の危険負担においてなされるということ、及び、お客様がもっぱら責任をもって、そのような使用に関して必要とされる全ての法的要件及び規制上の要求事項を満足させなければならないことを認め、かつ同意します。

TI製品は、自動車用アプリケーションないし自動車の環境において使用されるようには設計もされていませんし、また使用されることを意図されておりません。但し、TIがISO/TS 16949の要求事項を満たしていると特別に指定したTI製品は除きます。お客様は、お客様が当該TI指定品以外のTI製品を自動車用アプリケーションに使用しても、TIは当該要求事項を満たしていなかったことについて、いかなる責任も負わないことを認め、かつ同意します。

- 直射日光があたる状態で保管・輸送しないこと。
- 3. 防湿梱包
  - 防湿梱包品は、開封後は個別推奨保管環境及び期間に従い基板実装すること。
- 4. 機械的衝撃
  - 梱包品（外装、内装、個装）及び製品単品を落下させたり、衝撃を与えないこと。
- 5. 熱衝撃
  - はんだ付け時は、最低限260°C以上の高温状態に、10秒以上さらさないこと。（個別推奨条件がある時はそれに従うこと。）
- 6. 汚染
  - はんだ付け性を損なう、又はアルミ配線腐食の原因となるような汚染物質（硫黄、塩素等ハロゲン）のある環境で保管・輸送しないこと。
  - はんだ付け後は十分にフラックスの洗浄を行うこと。（不純物含有率が一定以下に保証された無洗浄タイプのフラックスは除く。）

以上