

# LMG3425R030 600V 30mΩ GaN FET、統合型ドライバと保護機能および温度レポート機能搭載

## 1 特長

- ハードスイッチングトポロジで JEDEC JEP180 認定済み
- ゲートドライバ内蔵の 600 650V GaN オン Si FET
  - 高精度のゲートバイアス電圧を内蔵
  - FET ホールドオフ: 200V/ns
  - 2.2MHz のスイッチング周波数
  - 20V/ns~150V/ns のスルーレートによるスイッチング性能の最適化と EMI の軽減
  - 7.5V~18V 電源で動作
- 堅牢な保護
  - サイクル単位の過電流保護と 100ns 未満の応答時間を持つラッチ付き短絡保護
  - ハードスイッチング中のサージ耐性: 720V
  - 内部過熱および UVLO 監視機能による自己保護
- 高度なパワー マネージメント
  - デジタル温度 PWM 出力
  - 理想ダイオード モードによる第 3 象限での損失の低減

## 2 アプリケーション

- スイッチ モード パワー コンバータ
- 商用ネットワークとサーバーの電源
- 商用テレコム整流器
- ソーラー インバータと産業用モーター ドライブ
- 無停電電源



概略ブロック図

## 3 概要

統合型ドライバと保護機能を搭載した LMG3425R030 GaN FET は、スイッチ モード パワー コンバータを対象としています。このデバイスを使うと、設計者は新しいレベルの電力密度と効率を実現できます。

LMG3425R030 は、最大 150V/ns のスイッチング速度を実現できるシリコンドライバを内蔵しています。テキサス・インスツルメンツの統合型高精度ゲートバイアスは、ディスクリートシリコン ゲート ドライバと比較して、より広いスイッチング SOA をもたらします。この統合とテキサス・インスツルメンツの低インダクタンス パッケージの組み合わせにより、ハードスイッチング電源トポロジでもノイズの少ないスイッチングとリングイングの最小化を実現できます。調整可能なゲート ドライブ強度により、20V/ns~150V/ns のスルーレートの制御が可能で、EMI のアクティブ制御とスイッチング性能の最適化に使用できます。

先進的な電源管理機能として、デジタル温度レポート、フォルト検出、理想ダイオードモードを備えています。GaN FET の温度は可変デューティサイクル PWM 出力により通知されるため、デバイスの負荷の管理が簡単になります。報告される障害には、過電流、短絡、過熱、VDD UVLO、高インピーダンス RDRV ピンがあります。理想ダイオードモードは、デッドタイム制御を有効化することにより、第三象限の損失を低減します。

### パッケージ情報

| 部品番号        | パッケージ(1)      | パッケージサイズ(2)       |
|-------------|---------------|-------------------|
| LMG3425R030 | RQZ (VQFN、54) | 12.00mm × 12.00mm |

(1) 詳細については、「[メカニカル、パッケージ、および注文情報](#)」を参照してください。

(2) パッケージ サイズ(長さ × 幅)は公称値であり、該当する場合はピンも含まれます。



100V/ns を超えるスイッチング性能



このリソースの元の言語は英語です。翻訳は概要を便宜的に提供するもので、自動化ツール(機械翻訳)を使用していることがあります。TIでは翻訳の正確性および妥当性につきましては一切保証いたしません。実際の設計などの前には、ti.com で必ず最新の英語版をご参照くださいますようお願いいたします。

## 目次

|                                |    |                                |    |
|--------------------------------|----|--------------------------------|----|
| 1 特長.....                      | 1  | 7.4 スタート-アップ・シーケンス.....        | 29 |
| 2 アプリケーション.....                | 1  | 7.5 デバイスの機能モード.....            | 29 |
| 3 概要.....                      | 1  | 8 アプリケーションと実装.....             | 30 |
| 4 ピン構成および機能.....               | 3  | 8.1 アプリケーション情報.....            | 30 |
| 5 仕様.....                      | 4  | 8.2 代表的なアプリケーション.....          | 31 |
| 5.1 絶対最大定格.....                | 4  | 8.3 推奨事項と禁止事項.....             | 35 |
| 5.2 ESD 定格.....                | 4  | 8.4 電源に関する推奨事項.....            | 35 |
| 5.3 推奨動作条件.....                | 4  | 8.5 レイアウト.....                 | 36 |
| 5.4 熱に関する情報.....               | 5  | 9 デバイスおよびドキュメントのサポート.....      | 41 |
| 5.5 電気的特性.....                 | 5  | 9.1 ドキュメントのサポート.....           | 41 |
| 5.6 スイッチング特性.....              | 7  | 9.2 ドキュメントの更新通知を受け取る方法.....    | 41 |
| 5.7 代表的特性.....                 | 9  | 9.3 サポート・リソース.....             | 41 |
| 6 パラメータ測定情報.....               | 11 | 9.4 商標.....                    | 41 |
| 6.1 スイッチング パラメータ.....          | 11 | 9.5 静電気放電に関する注意事項.....         | 41 |
| 6.2 安全 operation 領域 (SOA)..... | 14 | 9.6 Export Control Notice..... | 41 |
| 7 詳細説明.....                    | 15 | 9.7 用語集.....                   | 41 |
| 7.1 概要.....                    | 15 | 10 改訂履歴.....                   | 41 |
| 7.2 機能ブロック図.....               | 16 | 11 メカニカル、パッケージ、および注文情報.....    | 42 |
| 7.3 機能説明.....                  | 17 |                                |    |

## 4 ピン構成および機能



図 4-1. RQZ パッケージ、54 ピン VQFN（上面図）

表 4-1. ピンの機能

| ピン       |          | 種類 <sup>(1)</sup> | 説明                                                                                                                                                           |
|----------|----------|-------------------|--------------------------------------------------------------------------------------------------------------------------------------------------------------|
| 名称       | 番号       |                   |                                                                                                                                                              |
| NC1      | 1、16     | —                 | QFN パッケージを PCB にアンカーするために使用します。ピンは、PCB ランディング・パッドに半田付けする必要があります。PCB のランド・パッドは半田なしのマスク定義のパッドであり、PCB 上の他の金属に物理的に接続することはできません。DRAIN への内部接続。                     |
| DRAIN    | 2 ~ 15   | P                 | GaN FET のドレイン。NC1 に内部接続されています。                                                                                                                               |
| NC2      | 17、54    | —                 | QFN パッケージを PCB にアンカーするために使用します。ピンは、PCB ランディング・パッドに半田付けする必要があります。PCB のランド・パッドは半田なしのマスク定義のパッドであり、PCB 上の他の金属に物理的に接続することはできません。内部で、ソース、GND、およびサーマル・パッドに接続されています。 |
| ソース      | 18 ~ 40  | P                 | GaN FET ソース。内部で GND、NC2、サーマル・パッドに接続されています。                                                                                                                   |
| VNEG     | 41 ~ 42  | P                 | 内部昇降圧コンバータの負出力。デプレッション型 GaN FET をオフにするために、負電源として使用します。2.2μF のコンデンサでバイパスして接地します。                                                                              |
| BBSW     | 43       | P                 | 内部バック・ブースト・コンバータ・スイッチ・ピン。このポイントと接地との間にインダクタを接続します。                                                                                                           |
| GND      | 44、45、49 | G                 | 信号グランド。内部でソース、NC2、サーマル・パッドに接続されています。                                                                                                                         |
| VDD      | 46       | P                 | デバイス入力電源。                                                                                                                                                    |
| IN       | 47       | I                 | FET のオン/オフ用に使用される CMOS 互換非反転入力。                                                                                                                              |
| FAULT    | 48       | O                 | 故障状態中に Low にアサートするプッシュ・プル・デジタル出力。詳細については、 <a href="#">故障検出</a> を参照してください。                                                                                    |
| OC       | 50       | O                 | 過電流および短絡・オルト状態中に Low にアサートするプッシュ・プル・デジタル出力。詳細については、 <a href="#">故障検出</a> を参照してください。                                                                          |
| TEMP     | 51       | O                 | GaN FET の温度に関する情報を提供するプッシュ・プル・デジタル出力。9kHz の固定パルス波形を出力します。デバイスの温度は、波形のデューティサイクルとしてエンコードされます。                                                                  |
| RDRV     | 52       | I                 | ドライブ強度選択ピン。このピンと GND との間に抵抗を接続して、ターンオン駆動強度を設定し、スルーレートを制御します。このピンを GND に接続すると 150V/ns を有効にし、このピンを LDO5V に接続すると、100V/ns を有効にできます。                              |
| LDO5V    | 53       | P                 | 外部デジタルアイソレーター用の 5V LDO 出力。                                                                                                                                   |
| サーマル・パッド | —        | —                 | サーマル・パッド。内部でソース、GND、NC2 に接続されています。サーマル・パッドは、定格デバイス電流を伝導するために使用できます。                                                                                          |

(1) I = 入力、O = 出力、P = 電源、G = 接地

## 5 仕様

### 5.1 絶対最大定格

特に記述のない限り: 電圧は GND<sup>(1)</sup>を基準としています。

|                                |                                                      | 最小値                                      | 最大値    | 単位 |
|--------------------------------|------------------------------------------------------|------------------------------------------|--------|----|
| V <sub>DS</sub>                | ドレインソース間電圧、FET オフ                                    |                                          | 600    | V  |
| V <sub>DS(surge)</sub>         | ドレインソース間電圧、FET スイッチング、サージ条件 <sup>(2)</sup>           |                                          | 720    | V  |
| V <sub>DS(tr)</sub><br>(surge) | ドレインソース間過渡リギング・ピーク電圧、FET オフ、サージ状態 <sup>(2) (3)</sup> |                                          | 800    | V  |
| ピン電圧                           | VDD                                                  | -0.3                                     | 20     | V  |
|                                | LDO5V                                                | -0.3                                     | 5.5    | V  |
|                                | VNEG                                                 | -16                                      | 0.3    | V  |
|                                | BBSW                                                 | V <sub>VNEG-1</sub> V <sub>VDD+0.5</sub> |        | V  |
|                                | IN                                                   | -0.3                                     | 20     | V  |
|                                | 故障、OC、TEMP                                           | -0.3 V <sub>LDO5V+0.3</sub>              |        | V  |
|                                | RDRV                                                 | -0.3                                     | 5.5    | V  |
| I <sub>D(RMS)</sub>            | ドレイン RMS 電流、FET オン                                   |                                          | 55     | A  |
| I <sub>D(pulse)</sub>          | ドレインパルス電流、FET オン、tp < 10μs <sup>(4)</sup>            | -120                                     | 内部的に制限 | A  |
| I <sub>S(pulse)</sub>          | ソースパルス電流、FET オフ、tp < 1μs                             |                                          | 80     | A  |
| T <sub>J</sub>                 | 動作時接合部温度 <sup>(5)</sup>                              | -40                                      | 150    | °C |
| T <sub>stg</sub>               | 保存温度                                                 | -55                                      | 150    | °C |

- (1) 「絶対最大定格」を上回るストレスが加わった場合、デバイスに永続的な損傷が発生する可能性があります。これはストレスの定格のみについての話で、絶対最大定格において、またはこのデータシートの「推奨動作条件」に示された値を超える他のいかなる条件でも、本製品が正しく動作することを暗に示すものではありません。絶対最大定格の状態が長時間続くと、デバイスの信頼性に影響を与える可能性があります。
- (2) スイッチング・サイクルのドレイン-ソース間電圧定格の説明については、セクション 7.3.3 を参照してください。
- (3) t1 < 200ns(インチ) 図 7-1 で。
- (4) FET が自動的にシャットオフされないように、正のパルス電流は過電流スレッショルドを下回る必要があります。tp < 10μs のとき、FET ドレイン固有の正のパルス電流定格は 120 です。
- (5) 接合部温度のテスト条件については、「電気的およびスイッチング特性」表を参照してください。

### 5.2 ESD 定格

| パラメータ              |      |                                                          | 値     | 単位 |
|--------------------|------|----------------------------------------------------------|-------|----|
| V <sub>(ESD)</sub> | 静電放電 | 人体モデル (HBM)、ANSI/ESDA/JEDEC JS-001 準拠 <sup>(1)</sup>     | ±2000 | V  |
|                    |      | デバイス帶電モデル (CDM)、ANSI/ESDA/JEDEC JS-002 準拠 <sup>(2)</sup> | ±500  |    |

- (1) JEDEC ドキュメント JEP155 には、500V HBM であれば標準的な ESD 管理プロセスにより安全な製造が可能であると記載されています。
- (2) JEDEC ドキュメント JEP157 には、250V CDM であれば標準的な ESD 管理プロセスにより安全な製造が可能であると記載されています。

### 5.3 推奨動作条件

特に記述のない限り: 電圧は GND を基準にしており、ソースは GND に接続されています

|                     |             |                                                          | 最小値 | 公称値 | 最大値 | 単位 |
|---------------------|-------------|----------------------------------------------------------|-----|-----|-----|----|
|                     | 電源電圧        | VDD<br>(V <sub>VDD</sub> < 9V のときディレーティングされる最大スイッチング周波数) | 7.5 | 12  | 18  | V  |
|                     | 入力電圧        | IN                                                       | 0   | 5   | 18  | V  |
| I <sub>D(RMS)</sub> | ドレイン RMS 電流 |                                                          |     | 40  |     | A  |
|                     | 正のソース電流     | LDO5V                                                    |     | 25  |     | mA |

## 5.3 推奨動作条件 (続き)

特に記述のない限り: 電圧は GND を基準にしており、ソースは GND に接続されています

|            |                                                  | 最小値 | 公称値 | 最大値       | 単位      |
|------------|--------------------------------------------------|-----|-----|-----------|---------|
| $R_{RDRV}$ | 外部スルーレート制御抵抗から GND への RDRV 抵抗                    | 0   | 500 | $k\Omega$ |         |
| $C_{VNEG}$ | 外付けバイパスコンデンサから GND への VNEG 容量                    | 1   | 10  | $\mu F$   |         |
| $L_{BBSW}$ | 外部昇降圧インダクタから GND への BBSW のインダクタンス <sup>(1)</sup> | 3   | 4.7 | 10        | $\mu H$ |

(1) 1A より大きい電流定格を推奨します。

## 5.4 熱に関する情報

| 熱評価基準 <sup>(1)</sup>             |                     | LMG342xR030 | 単位   |
|----------------------------------|---------------------|-------------|------|
|                                  |                     | RQZ(VQFN)   |      |
|                                  |                     | 54 ピン       |      |
| $R_{\theta JC}(\text{bot, avg})$ | 接合部からケース(底面)への平均熱抵抗 | 0.55        | °C/W |

(1) 従来および最新の熱評価基準の詳細については、『半導体および IC パッケージの熱評価基準』アプリケーション レポートを参照してください。

## 5.5 電気的特性

特に記述のない限り: 電圧、抵抗、容量、およびインダクタンスは GND を基準としています。 $-40^{\circ}\text{C} \leq T_J \leq 125^{\circ}\text{C}$ 、 $V_{DS} = 480\text{V}$ 、 $9\text{V} \leq V_{VDD} \leq 18\text{V}$ 、 $V_{IN} = 0\text{V}$ 、RDRV は LDO5V に接続、 $L_{BBSW} = 4.7\mu\text{H}$

| パラメータ                 | テスト条件                                          | 最小値                                                        | 標準値 | 最大値  | 単位        |      |
|-----------------------|------------------------------------------------|------------------------------------------------------------|-----|------|-----------|------|
| <b>GAN パワー ドランジスタ</b> |                                                |                                                            |     |      |           |      |
| $R_{DS(on)}$          | ドレインソース間オン抵抗                                   | $V_{IN} = 5\text{V}, T_J = 25^{\circ}\text{C}$             | 26  | 35   | $m\Omega$ |      |
|                       |                                                | $V_{IN} = 5\text{V}, T_J = 125^{\circ}\text{C}$            | 45  |      | $m\Omega$ |      |
| $V_{SD}$              | 第 3 象限モードのソース-ドレイン電圧                           | $I_S = 0.1\text{A}$                                        | 3.8 |      | V         |      |
|                       |                                                | $I_S = 20\text{A}$                                         | 3   | 5    | V         |      |
| $I_{DSS}$             | ドレインリーカ電流                                      | $V_{DS} = 600\text{V}, T_J = 25^{\circ}\text{C}$           | 1   |      | $\mu A$   |      |
|                       |                                                | $V_{DS} = 600\text{V}, T_J = 125^{\circ}\text{C}$          | 10  |      | $\mu A$   |      |
| $C_{OSS}$             | 出力容量                                           | $V_{DS} = 400\text{V}$                                     | 130 | 170  | $pF$      |      |
| $C_{O(er)}$           | エネルギーに関連した実効出力キャパシタンス                          | $V_{DS} = 0\text{V} \sim 400\text{V}$                      | 230 | 276  | 335       | $pF$ |
| $C_{O(tr)}$           | 時間に関連した実効出力キャパシタンス                             |                                                            | 430 |      | $pF$      |      |
| $Q_{OSS}$             | 出力電荷量                                          |                                                            | 160 | 175  | nC        |      |
| $Q_{RR}$              | 逆方向回復電荷                                        |                                                            | 0   |      | nC        |      |
| <b>VDD – 電源電流</b>     |                                                |                                                            |     |      |           |      |
|                       | $VDD$ 動作時静止電流: LMG3422                         | $V_{VDD} = 12\text{V}, V_{IN} = 0\text{V}$ または $5\text{V}$ | 700 | 1200 | $\mu A$   |      |
|                       | $VDD$ 動作時静止電流: LMG3425                         | $V_{VDD} = 12\text{V}, V_{IN} = 0\text{V}$ または $5\text{V}$ | 780 | 1300 | $\mu A$   |      |
|                       | $VDD$ 動作電流                                     | $V_{VDD} = 12\text{V}, f_{IN} = 140\text{kHz}$ , ソフトスイッチング | 13  | 18   | $mA$      |      |
| <b>バックブーストコンバータ</b>   |                                                |                                                            |     |      |           |      |
|                       | VNEG 出力電圧                                      | VNEG シンク電流 $40\text{mA}$                                   | -14 |      | V         |      |
| $I_{BBSW, PK(low)}$   | 低いピーク電流モード設定時のピーク BBSW ソース電流 (ピーク外部昇降圧インダクタ電流) |                                                            | 0.3 | 0.4  | 0.5       | A    |
| $I_{BBSW, PK(high)}$  | 高いピーク電流モード設定時のピーク BBSW ソース電流 (ピーク外部昇降圧インダクタ電流) |                                                            | 0.8 | 1    | 1.2       | A    |

## 5.5 電気的特性 (続き)

特に記述のない限り: 電圧、抵抗、容量、およびインダクタンスは GND を基準としています。 $-40^\circ\text{C} \leq T_J \leq 125^\circ\text{C}$ 、 $V_{DS} = 480\text{V}$ 、 $9\text{V} \leq V_{VDD} \leq 18\text{V}$ 、 $V_{IN} = 0\text{V}$ 、RDRV は LDO5V に接続、 $L_{BBSW} = 4.7\mu\text{H}$

| パラメータ                              | テスト条件                                                                                                                                                                                         | 最小値                                                                                    | 標準値    | 最大値   | 単位               |     |    |
|------------------------------------|-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|----------------------------------------------------------------------------------------|--------|-------|------------------|-----|----|
| 高ピーカ電流モード設定有効化 – IN 正方向のスレッショルド周波数 |                                                                                                                                                                                               | 280                                                                                    | 420    | 515   | kHz              |     |    |
| <b>LDO5V</b>                       |                                                                                                                                                                                               |                                                                                        |        |       |                  |     |    |
| 出力電圧                               | LDO5V のソース 25mA                                                                                                                                                                               | 4.75                                                                                   | 5      | 5.25  | V                |     |    |
| 短絡電流                               |                                                                                                                                                                                               | 25                                                                                     | 50     | 100   | mA               |     |    |
| <b>IN</b>                          |                                                                                                                                                                                               |                                                                                        |        |       |                  |     |    |
| $V_{IN, IT+}$                      | 正方向入力スレッショルド電圧                                                                                                                                                                                | 1.7                                                                                    | 1.9    | 2.45  | V                |     |    |
| $V_{IN, IT-}$                      | 負方向入力スレッショルド電圧                                                                                                                                                                                | 0.7                                                                                    | 1      | 1.3   | V                |     |    |
|                                    | 入力スレッショルドのヒステリシス                                                                                                                                                                              | 0.7                                                                                    | 0.9    | 1.3   | V                |     |    |
|                                    | 入力プルダウン抵抗                                                                                                                                                                                     | $V_{IN} = 2\text{V}$                                                                   |        | 100   | 150              | 200 | kΩ |
| <b>故障、OC、TEMP – 出力駆動</b>           |                                                                                                                                                                                               |                                                                                        |        |       |                  |     |    |
| 低レベル出力電圧                           | 出力シンク 8mA                                                                                                                                                                                     |                                                                                        | 0.16   | 0.4   | V                |     |    |
| 高レベル出力電圧                           | 出力ソース 8mA、測定値は $V_{LDO5V} - V_O$                                                                                                                                                              |                                                                                        | 0.2    | 0.45  | V                |     |    |
| <b>VDD、VNEG – 低電圧ロックアウト</b>        |                                                                                                                                                                                               |                                                                                        |        |       |                  |     |    |
| $V_{VDD, T+}$ (UVLO)               | VDD UVLO – 正方向のスレッショルド電圧                                                                                                                                                                      | 6.5                                                                                    | 7      | 7.5   | V                |     |    |
|                                    | VDD UVLO – 負方向のスレッショルド電圧                                                                                                                                                                      | 6.1                                                                                    | 6.5    | 7     | V                |     |    |
|                                    | VDD UVLO – 入力スレッショルド電圧のヒステリシス                                                                                                                                                                 |                                                                                        | 510    |       | mV               |     |    |
|                                    | VNEG UVLO – 負方向のスレッショルド電圧                                                                                                                                                                     | -13.6                                                                                  | -13.0  | -12.3 | V                |     |    |
|                                    | VNEG UVLO – 正方向のスレッショルド電圧                                                                                                                                                                     | -13.2                                                                                  | -12.75 | -12.1 | V                |     |    |
| <b>ゲートドライバ</b>                     |                                                                                                                                                                                               |                                                                                        |        |       |                  |     |    |
| ターンオンのスルーレート                       | $V_{DS} < 320\text{V}$ から $V_{DS} < 80\text{V}$ まで、RDRV を LDO5V から切断、 $R_{RDRV} = 300\text{k}\Omega$ 、 $T_J = 25^\circ\text{C}$ 、 $V_{BUS} = 400\text{V}$ 、 $L_{HB}$ 電流 = 10A、図 6-1 を参照してください |                                                                                        | 20     |       | V/ns             |     |    |
|                                    | $V_{DS} < 320\text{V}$ から $V_{DS} < 80\text{V}$ まで、RDRV を LDO5V に接続、 $T_J = 25^\circ\text{C}$ 、 $V_{BUS} = 400\text{V}$ 、 $L_{HB}$ 電流 = 10A、図 6-1 を参照してください                                   |                                                                                        | 100    |       | V/ns             |     |    |
|                                    | $V_{DS} < 320\text{V}$ から $V_{DS} < 80\text{V}$ まで、RDRV を LDO5V から切断、 $R_{RDRV} = 0\Omega$ 、 $T_J = 25^\circ\text{C}$ 、 $V_{BUS} = 400\text{V}$ 、 $L_{HB}$ 電流 = 10A、図 6-1 を参照してください           |                                                                                        | 150    |       | V/ns             |     |    |
|                                    | GaN FET の最大スイッチング周波数。                                                                                                                                                                         | $V_{NEG}$ の立ち上がりから-13.25V 超まで、ソフトスイッチングの最大スイッチング周波数は $V_{VDD} < 9\text{V}$ のときディレーティング | 2.2    |       | MHz              |     |    |
| <b>故障</b>                          |                                                                                                                                                                                               |                                                                                        |        |       |                  |     |    |
| $I_{T(OC)}$                        | ドレン過電流故障 – スレッショルド電流                                                                                                                                                                          | 60                                                                                     | 70     | 80    | A                |     |    |
| $I_{T(SC)}$                        | ドレン短絡故障 – スレッショルド電流                                                                                                                                                                           | 80                                                                                     | 95     | 110   | A                |     |    |
| $di/dt_{T(SC)}$                    | 過電流と短絡の間の $di/dt$ スレッショルド故障                                                                                                                                                                   |                                                                                        | 150    |       | A/ $\mu\text{s}$ |     |    |

## 5.5 電気的特性 (続き)

特に記述のない限り: 電圧、抵抗、容量、およびインダクタンスは GND を基準としています。 $-40^\circ\text{C} \leq T_J \leq 125^\circ\text{C}$ 、 $V_{DS} = 480\text{V}$ 、 $9\text{V} \leq V_{VDD} \leq 18\text{V}$ 、 $V_{IN} = 0\text{V}$ 、RDRV は LDO5V に接続、 $L_{BBSW} = 4.7\mu\text{H}$

| パラメータ                      |                             | テスト条件                                             | 最小値   | 標準値  | 最大値  | 単位  |
|----------------------------|-----------------------------|---------------------------------------------------|-------|------|------|-----|
| GaN 温度故障 – 正方向スレッショルド温度    |                             |                                                   |       | 175  |      | °C  |
| GaN 温度故障 – スレッショルド温度ヒステリシス |                             |                                                   |       | 30   |      | °C  |
| ドライバ温度故障 – 正方向スレッショルド温度    |                             |                                                   |       | 185  |      | °C  |
| ドライバ温度故障 – スレッショルド温度ヒステリシス |                             |                                                   |       | 20   |      | °C  |
| <b>TEMP</b>                |                             |                                                   |       |      |      |     |
|                            | 出力周波数                       |                                                   | 4.5   | 9    | 14   | kHz |
| 出力 PWM デューティ サイクル          |                             | GaN $T_J = 150^\circ\text{C}$                     | 82    |      | %    |     |
|                            |                             | GaN $T_J = 125^\circ\text{C}$                     | 58.5  | 64.6 | 70   | %   |
|                            |                             | GaN $T_J = 85^\circ\text{C}$                      | 36.2  | 40   | 43.7 | %   |
|                            |                             | GaN $T_J = 25^\circ\text{C}$                      | 0.3   | 3    | 6    | %   |
| <b>理想ダイオードのモード制御</b>       |                             |                                                   |       |      |      |     |
| $V_{T(3rd)}$               | ドレインソース間の第3象限検出 – スレッショルド電圧 |                                                   | -0.15 | 0    | 0.15 | V   |
| $I_{T(ZC)}$                | ドレンインゼロ電流検出 – スレッショルド電流     | $0^\circ\text{C} \leq T_J \leq 125^\circ\text{C}$ | -0.2  | 0    | 0.2  | A   |
|                            |                             | $-40^\circ\text{C} \leq T_J \leq 0^\circ\text{C}$ | -0.35 | 0    | 0.35 | A   |

## 5.6 スイッチング特性

特に記述のない限り: 電圧、抵抗、容量、およびインダクタンスは GND を基準としています。 $-40^\circ\text{C} \leq T_J \leq 125^\circ\text{C}$ 、 $V_{DS} = 480\text{V}$ 、 $9\text{V} \leq V_{VDD} \leq 18\text{V}$ 、 $V_{IN} = 0\text{V}$ 、RDRV は LDO5V に接続、 $L_{BBSW} = 4.7\mu\text{H}$

| パラメータ                          |                             | テスト条件                                                                                                                   | 最小値 | 標準値 | 最大値 | 単位 |
|--------------------------------|-----------------------------|-------------------------------------------------------------------------------------------------------------------------|-----|-----|-----|----|
| <b>時間の切り替え</b>                 |                             |                                                                                                                         |     |     |     |    |
| $t_{d(on)}$<br>( $I_{drain}$ ) | ドレン電流ターンオン遅延時間              | $V_{IN} > V_{IN, IT+}$ から $I_D > 1\text{A}$ 、 $V_{BUS} = 400\text{V}$ 、 $L_{HB}$ 電流 = 10A、図 6-1 および図 6-2 を参照してください      |     | 28  | 42  | ns |
| $t_{d(on)}$                    | ターンオン遅延時間                   | $V_{IN} > V_{IN, IT+}$ から $V_{DS} < 320\text{V}$ 、 $V_{BUS} = 400\text{V}$ 、 $L_{HB}$ 電流 = 10A、図 6-1 および図 6-2 を参照してください |     | 32  | 52  | ns |
| $t_{r(on)}$                    | ターンオンの立ち上がり時間               | $V_{DS} < 320\text{V}$ から $V_{DS} < 80\text{V}$ 、 $V_{BUS} = 400\text{V}$ 、 $L_{HB}$ 電流 = 10A、図 6-1 および図 6-2 を参照してください  |     | 2.5 | 4   | ns |
| $t_{d(off)}$                   | ターンオフ遅延時間                   | $V_{IN} < V_{IN, IT-}$ から $V_{DS} > 80\text{V}$ 、 $V_{BUS} = 400\text{V}$ 、 $L_{HB}$ 電流 = 10A、図 6-1 および図 6-2 を参照してください  |     | 44  | 65  | ns |
| $t_{f(off)}$                   | ターンオフ立ち下がり時間 <sup>(1)</sup> | $V_{DS} > 80\text{V}$ から $V_{DS} > 320\text{V}$ 、 $V_{BUS} = 400\text{V}$ 、 $L_{HB}$ 電流 = 10A、図 6-1 および図 6-2 を参照してください  |     | 21  |     | ns |
|                                | FET ターンオンの最小 IN High パルス幅   | $V_{IN}$ 立ち上がり/立ち下がり時間が 1ns 未満、 $V_{DS}$ が 200V 未満、 $V_{BUS} = 400\text{V}$ 、 $L_{HB}$ 電流 = 10A、図 6-1 を参照してください         |     | 24  |     | ns |
| <b>起動時間</b>                    |                             |                                                                                                                         |     |     |     |    |

## 5.6 スイッチング特性(続き)

特に記述のない限り: 電圧、抵抗、容量、およびインダクタンスは GND を基準としています。 $-40^{\circ}\text{C} \leq T_J \leq 125^{\circ}\text{C}$ 、 $V_{\text{DS}} = 480\text{V}$ 、 $9\text{V} \leq V_{\text{VDD}} \leq 18\text{V}$ 、 $V_{\text{IN}} = 0\text{V}$ 、RDRV は LDO5V に接続、 $L_{\text{BBSW}} = 4.7\mu\text{H}$

| パラメータ                         |                                     | テスト条件                                                                                                                                                                                            | 最小値 | 標準値 | 最大値 | 単位  |
|-------------------------------|-------------------------------------|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|-----|-----|-----|-----|
| $t_{(\text{start})}$          | ドライバ アナログ スタートアップ時間                 | $V_{\text{VDD}} > V_{\text{VDD}, \text{T}+(\text{UVLO})}$ から故障 High、<br>$C_{\text{LDO5V}} = 100\text{nF}$ 、 $C_{\text{VNEG}} = 2.2\mu\text{F}$ (0V バイアス)から 15V バイアスでは、 $1.5\mu\text{F}$ まで直線的に減少 |     | 310 | 470 | us  |
| <b>故障時間</b>                   |                                     |                                                                                                                                                                                                  |     |     |     |     |
| $t_{\text{off}(\text{OC})}$   | 過電流フォルト FET のターンオフ時間、過電流の前の FET オン  | $V_{\text{IN}} = 5\text{V}$ 、 $I_D > I_{\text{T}(\text{OC})}$ から $I_D < 50\text{A}$ まで、 $I_D \text{ di/dt} = 100\text{A}/\mu\text{s}$                                                            |     | 110 | 145 | ns  |
| $t_{\text{off}(\text{SC})}$   | 短絡電流故障 FET のターンオフ時間、短絡の前の FET オン    | $V_{\text{IN}} = 5\text{V}$ 、 $I_D > I_{\text{T}(\text{SC})}$ から $I_D < 50\text{A}$ まで、 $I_D \text{ di/dt} = 700\text{A}/\mu\text{s}$                                                            |     | 65  | 100 | ns  |
|                               | 過電流フォルト FET のターンオフ時間、FET が過電流にターンオン | $I_D > I_{\text{T}(\text{OC})}$ から $I_D < 50\text{A}$                                                                                                                                            |     | 200 | 250 | ns  |
|                               | 短絡フォルト FET のターンオフ時間、FET が短絡時にオンになる  | $I_D > I_{\text{T}(\text{SC})}$ から $I_D < 50\text{A}$                                                                                                                                            |     | 80  | 180 | ns  |
|                               | 故障ラッチをクリアするための IN リセット時間です          | $V_{\text{IN}} < V_{\text{IN}, \text{IT}-}$ から故障 High へ                                                                                                                                          |     | 250 | 380 | 580 |
| $t_{(\text{window})}$<br>(OC) | 過電流フォルトから短絡フォルトのウインドウ時間             |                                                                                                                                                                                                  |     | 50  |     | ns  |
| <b>理想ダイオード・モードの制御時間</b>       |                                     |                                                                                                                                                                                                  |     |     |     |     |
|                               | 理想ダイオード・モード FET のターンオン時間            | $V_{\text{DS}} < V_{\text{T}(3\text{rd})}$ から FET ターンオンまで、 $V_{\text{DS}}$ はハーフブリッジ構成インダクタによって 5A で放電されます                                                                                        |     | 50  | 65  | ns  |
|                               | 理想ダイオード・モード FET のターンオフ時間            | $I_D > I_{\text{T}(\text{ZC})}$ から FET ターンオフまで、ハーフブリッジ構成で作成された $I_D \text{ di/dt} = 100\text{A}/\mu\text{s}$                                                                                     |     | 50  | 76  | ns  |
|                               | 過熱シャットダウン理想ダイオードモード IN ブランкиング時間    |                                                                                                                                                                                                  |     | 150 | 230 | 360 |

(1) ターンオフ中、 $V_{\text{DS}}$  の立ち上がり時間は、 $C_{\text{OSS}}$ 、ループインダクタンス、負荷電流の共振に起因します。

## 5.7 代表的特性



図 5-1. ドレイン電流ターンオン遅延時間と駆動強度抵抗との関係



図 5-2. ターンオン遅延時間と駆動強度抵抗との関係



図 5-3. ターンオン立ち上がり時間と駆動強度抵抗との関係



図 5-4. ターンオン・スルーレートと駆動強度抵抗との関係



図 5-5. ドレイン電流とドレイン-ソース間電圧との関係



図 5-6. オフ状態のソースドレイン電圧とソース電流との関係

## 5.7 代表的特性 (続き)



図 5-7. 接合部温度と正規化オン抵抗との関係



図 5-8. 出力キャパシタンスとドレン-ソース間電圧との関係



図 5-9. VDD 電源電流と入力スイッチング周波数との関係



図 5-10. VDD 電源電流と入力スイッチング周波数との関係



図 5-11. ハーフブリッジ・スイッチング・エネルギーと誘導性負荷電流との関係



図 5-12. 反復安全動作領域

## 6 パラメータ測定情報

### 6.1 スイッチング パラメータ

図 6-1 に、ほとんどのスイッチング・パラメータの測定に使用する回路を示します。この回路の上部デバイスは、第 3 象限モードでのみインダクタ電流を再循環するために使用されます。それは理想ダイオードモード機能を備えていないため、上部デバイスとして LMG3422R030 のみ使用する必要があります。上部デバイスには LMG3425R030 を使用しないでください。上部デバイスに理想ダイオードモード機能がある場合、インダクタ電流が還流すると GaN FET が自動的にオンになり、下側デバイスがオンになったときに貫通電流イベントが発生します。下部デバイスはアクティブ・デバイスで、目的のテスト電流までインダクタ電流を増加させます。その後下部デバイスがオフおよびオンになり、特定のインダクタ電流でスイッチング波形が生成されます。ドレイン電流（ソース側）とドレイン・ソース間電圧の両方を測定します。図 6-2 に、具体的なタイミング測定値を示します。TI は、ダブル・パルス・テスタとしてハーフブリッジを使用することを推奨します。過剰な第 3 象限動作により、上部デバイスが過熱する可能性があります。



図 6-1. スイッチング・パラメータの決定に使用する回路



図 6-2. 伝搬遅延とスルーレートを決定するための測定値

### 6.1.1 ターンオン時間

ターンオン遷移には、ドレイン電流のターンオン遅延時間、ターンオン遅延時間、ターンオン立ち上がり時間の 3 つのタイミング要素があります。ドレイン電流のターンオン遅延時間は、IN が High になってから、GaN FET のドレイン電流が 1A に達するまでの時間です。ターンオン遅延時間は、IN が High になってから、ドレンソース間電圧がバス電圧より 20% 低くなるまでの時間です。最後に、ターンオンの立ち上がり時間は、ドレンソース間電圧がバス電圧より 20% 低くなつてから、ドレンソース間電圧がバス電圧より 80% 低くなった時点までになります。ターンオンの立ち上がり時間は、 $V_{DS}$  の 80% ~ 20% の立ち下がり時間と同じであることに注意します。3 つのターンオン・タイミング部品はすべて、RDRV ピンの設定に依存します。

### 6.1.2 ターンオフ時間

ターンオフ遷移には、ターンオフ遅延時間と、ターンオフの立ち下がり時間の 2 つのタイミング要素があります。ターンオフ遅延時間は、IN が LOW になってから、ドレンソース間電圧がバス電圧の 20%まで上昇するまでの時間です。ターンオフの立ち下がり時間は、ドレンソース間電圧がバス電圧の 20%に上昇してから、ドレンソース間電圧がバス電圧の 80%に上昇するまでの期間です。ターンオフの立ち下がり時間は  $V_{DS}$  20% ~ 80% の立ち上がり時間と同じであることに注意します。ターンオフ・タイミング部品は RDRV ピン設定から独立していますが、 $L_{HB}$  負荷電流に大きく依存します。

### 6.1.3 ドレンソース間のターンオン・スルーレート

ドレンソース間のターンオン・スルーレートは、ターンオン立ち上がり時間の逆数、または  $V_{DS}$  の 80%から 20%の立ち下がり時間の逆数です。RDRV ピンを使用して、スルーレートをプログラムします。

#### 6.1.4 ターンオンおよびターンオフのスイッチングエネルギー

図 5-11 に示すターンオンおよびターンオフのスイッチングエネルギーは、回路のターンオンおよびターンオフ過渡中にローサイドデバイスが吸収するエネルギーを表しています。図 6-1 の回路は、入力が短絡された出力を持つ昇圧コンバータを示しているため、スイッチングエネルギーはローサイドデバイスで消費されます。ハードスイッチングのターンオン損失は、ハーフブリッジの **Coss** 損失と、ターンオンのオーバーラップ損失によって構成され、また、ターンオフ損失は無視できます。これは、インダクタ電流が主にデバイスの出力容量を充電するためです。ターンオン損失とターンオフ損失は実験的な波形から、ドレイン電流の積をターンオン時間とターンオフ時間の間に、ドレインソース間電圧と積分することで計算されます。ターンオンおよびターンオフ・エネルギーを正確に測定するため、電圧および電流のプローブスキーは非常に重要です。

## 6.2 安全 operation 領域 (SOA)

### 6.2.1 反復的 SOA

LMG3425R030 (図 5-12)の許容反復 SOA は、ターンオン時のデバイスのピークドレイン電流 ( $I_{DS}$ ) とドレインソース間電圧 ( $V_{DS}$ ) によって定義されます。スイッチング時のピークドレイン電流は、ドレイン端子に流入するいくつかの電流の合計です。インダクタ電流 ( $I_{ind}$ )、トーテムポールのもう一方の GaN デバイスの  $C_{OSS}$  を充電するために必要な電流、スイッチングノードの寄生容量 ( $C_{par}$ ) を充電するために必要な電流です。285pF はスイッチング中のデバイスの平均  $C_{OSS}$  として使われます。スイッチ・ノードの寄生容量は、PCB のオーバーラップ容量を使用して推定できます。SOA テストには昇圧トロジを使用します。図 6-3 に示す回路は、図 5-12 の SOA 曲線を生成するために使用されます。信頼性の高い動作を確保するには、デバイスの接合部温度も 125°C に制限する必要があります。図 5-12 の  $I_{DS}$  は以下で計算できます。

$$I_{DS} = I_{ind} + (285\text{pF} + C_{par}) * \text{Drain slew rate at peak current} \quad (1)$$

ここで、ピーク電流でのドレインスルーレートはバス電圧の 70% ~ 30% の間で推定され、 $C_{par}$  はスイッチ・ノードの寄生基板容量です。

Q1,Q2: LMG342x



図 6-3. SOA 曲線に使用する回路

詳細については、[寿命にわたる信頼性を備えた GaN 製品を実現](#)をご覧ください。

## 7 詳細説明

### 7.1 概要

LMG3425R030 は、ゲート・ドライバが内蔵された高性能パワー GaN デバイスです。GaN デバイスは、ゼロ逆回復と超低出力キャパシタンスを実現し、ブリッジ・ベースのトポロジで効率のイネーブル ハイを実現します。ディレクティブ駆動アーキテクチャは、内蔵ゲートドライバにより GaN デバイスを直接制御するために適用されます。このアーキテクチャにより、従来のカスコード方式に比べて優れたスイッチング性能を発揮し、GaN アプリケーションの多数の課題を解決できます。

内蔵ドライバにより、の高いドレイン・スルーレートの場合に本デバイスを確実にオフに維持できます。内蔵ドライバは、過電流、短絡、過熱、VDD 低電圧、ハイインピーダンスの RDRV ピンから GaN デバイスを保護します。また、内蔵ドライバはダイ温度を検出し、変調された PWM 信号を介して温度信号を送出することもできます。

Si MOSFET とは異なり、GaN デバイスにはソースからドレインへの p-n 接合がないため、逆方向回復電荷はありません。ただし、GaN デバイスは依然として、p-n 接合のボディ・ダイオードと同様にソースからドレインへ導通しますが、電圧降下が大きく、導通損失が大きくなります。したがって、LMG3425R030GaN FET がオフの間、ソースドレイン間導通時間を最小限に抑える必要があります。理想ダイオード・モード機能により、GaN FET のソフト・スイッチ・ターンオン・エッジで発生するソースドレイン間の導通損失を自動的に最小化し、最適なデッドタイム制御と同様にします。

## 7.2 機能ブロック図



## 7.3 機能説明

LMG3425R030 は、優れたスイッチング性能とコンバータ効率を実現するための高度な機能を備えています。

### 7.3.1 GaN FET の operation 定義

このデータシートでは、以下の用語を以下のように定義します。この定義では、ソース・ピンは 0V であると想定します。

**第 1 象限電流**=ドレイン・ピンからソース・ピンに内部で流れる正電流です。

**第 3 象限電流**=ソース・ピンからドレイン・ピンに内部で流れる正電流です。

**第 1 象限電圧**=ドレイン・ピン電圧 – ソース・ピン電圧 = ドレイン・ピン電圧

**第 3 象限電圧**=ソース・ピン電圧 – ドレイン・ピン電圧 = -ドレイン・ピン電圧

**FET オン状態** = FET チャネルは定格  $R_{DS(on)}$  です。第 1 象限電流と第 3 象限電流の両方が定格  $R_{DS(on)}$  で流れることができます。

**オン状態**で LMG3425R030 は、定格の  $R_{DS(on)}$  を実現するため、GaN FET の内部ゲート電圧をソース・ピン電圧に保持します。LMG3425R030GaN FET チャネルはディプリーション・モード FET であるため、 $V_{GS} = 0V$  において定格  $R_{DS(on)}$  となります。

**FET オフ状態**=正の第 1 象限電圧では FET チャネルは完全にオフです。第 1 象限の電流は流れません。第 1 象限の電流は FET オフ状態では流れませんが、ドレイン電圧が十分に負の値(正の第 3 象限電圧)になっていれば、第 3 象限の電流は流れます。固有の p-n 接合ボディ・ダイオードを備えたデバイスでは、ドレイン電圧が p-n 接合に順方向バイアスをかけるのに十分低下したときに電流が流れ始めます。

GaN FET には、固有の p-n 接合ボディ・ダイオードは存在しません。代わりに、GaN FET チャネルが再びオンになったので、電流が流れます。この場合、ドレイン・ピンが電気的ソースになり、ソース・ピンが電気的ドレインになります。第 3 象限のチャネルを拡張するには、ドレイン(電気的ソース)電圧を十分に低くして、GaN FET のスレッショルド電圧よりも高い  $V_{GS}$  電圧を確立する必要があります。GaN FET チャネルは飽和状態で動作しており、第 3 象限の電流を飽和電流としてサポートするのに十分なだけオンになります。

**オフ状態**で LMG3425R030 は、GaN FET の内部ゲート電圧が VNEG ピンの電圧に保持され、すべての第 1 象限電流がブロックされます。VNEG の電圧はチャネルをカットオフするため、GaN FET の負のスレッショルド電圧よりも低くなっています。

オフ状態の第 3 象限でチャネルを拡張するには、LMG3425R030 ドレイン(電気的ソース)電圧を VNEG に十分近くし、 $V_{GS}$  電圧が GaN FET のスレッショルド電圧より高く設定する必要があります。LMG3425R030GaN FET は負のスレッショルド電圧を持つディプリーションモード FET であるため、ドレイン(電気的ソース)電圧が 0V ~ VNEG の間にある状態で、GaN FET がオンになります。典型的なオフ状態の第 3 象限電圧は、第 3 象限電流が 5 A の場合に 20 V となります。したがって、LMG3425R030 のオフ状態の第 3 象限損失は、本質的な p-n 接合ボディダイオードを備えた同等の電力デバイスよりもはるかに高くなります。**最適ダイオード・モード動作**で説明する最適ダイオード・モード機能は、特定の状況でこれらの損失を緩和するのに役立ちます。

### 7.3.2 ディレクティブ駆動 GaN アーキテクチャ

LMG3425R030 は、直列の Si FET を使用して、VDD バイアス電力が印加されていないときもパワー IC をオフに維持します。VDD バイアス電源がオフになった場合、直列 Si FET はカスコード・モードで GaN デバイスに相互接続されます。これを**機能ブロック図**に示します。GaN デバイスのゲートは、直列 Si FET のソース電圧の範囲内に保持されます。ドレインに高い電圧が印加され、シリコン FET がドレイン電圧をブロックすると、GaN デバイスがスレッショルド電圧を超えるまで GaN デバイスの  $V_{GS}$  は低下します。その後、GaN デバイスはオフになり、ドレイン電圧の残りの主要部分をブロックします。Si FET の  $V_{DS}$  が最大定格を超えないように、内部クランプがあります。この機能は、バイアス電力がない場合に直列 Si FET のアバランシェを防止します。

LMG3425R030 が VDD バイアス電源でパワーアップすると、内部昇降圧コンバータは、GaN デバイスを直接オフにするのに十分な負電圧 ( $V_{VNEG}$ ) を生成します。この場合、直列 Si FET をオンに保持し、負電圧で GaN デバイスを直接ゲートします。

GaN ゲートを接地し、Si MOSFET のゲートを駆動して GaN デバイスを制御する、従来のカスコード駆動 GaN アーキテクチャに比べると、ディレクティブ駆動構成には複数の利点があります。第 1 に、Si MOSFET はスイッチングサイクルごとにスイッチングを実行する必要があるため、GaN ゲート-ソース間電荷 ( $Q_{GS}$ ) は低く、Si MOSFET の逆回復に関連する損失はありません。第 2 に、カスコード構成でオフモードでの GaN と Si MOSFET の間の電圧分布により、GaN のドレインソース間静電容量 ( $C_{DS}$ ) が大きいことから、MOSFET のアバランシェが発生する可能性があります。最後に、ディレクティブ駆動構成でのスイッチング・スルー・レートを制御できますが、カスコード・ドライブでは制御できません。ディレクティブ駆動 GaN アーキテクチャの詳細については、[GaN デバイスのディレクティブ駆動構成](#)を参照してください。

### 7.3.3 ドレインソース間電圧

シリコン FET が長きにわたって支配的なパワースイッチ技術であったため、多くの設計者は、ドレインソース間電圧のヘッドライン値を、異なる技術のデバイスを比較する際の等価点として使用できないことを知りません。シリコン FET のヘッドライン・ドレインソース間電圧は、アバランシェ・ブレークダウン電圧によって設定されます。GaN FET のヘッドラインドレインソース間電圧は、データシートの仕様を基準とする長期的な信頼性によって設定されます。

シリコン FET のヘッドライン・ドレインソース間電圧を超えると、即座に永続的な損傷を引き起こすことがあります。一方、GaN FET のブレークダウン電圧はヘッドラインのドレインソース間の見出し電圧よりもはるかに高くなっています。たとえば、LMG3425R030 のブレークダウン電圧は 800V を超えています。

通常、シリコン FET は電源アプリケーションで入力電圧サージの発生時に最も弱いリンクです。シリコン FET のアバランシェ能力を超えないように、サージ保護回路を注意深く設計する必要があります。シリコン FET のブレークダウン電圧未満にサージをクランプするのは不可能なためです。また、サージ電圧を GaN FET のブレークダウン電圧以下にクランプすることは容易です。事実、GaN FET はサージ・イベントの発生中もスイッチングを継続できます。つまり、出力電力は切断にも安全です。

LMG3425R030 ドレインソース間能力は、図 7-1 を参照して説明します。この図には、スイッチングアプリケーション内のシングルスイッチサイクルについて、GaN FET のドレインソース間電圧と時間との関係を示しています。スイッチング周波数またはデューティ・サイクルに関する請求は行われません。このデバイスは、非スイッチング・アプリケーションで連続的な電圧ストレスを印加する場合には推奨されません。



図 7-1. ドレインソース間電圧スイッチングサイクル

波形は  $t_0$  より先に開始し、FET がオン状態になります。 $t_0$  の時点で GaN FET はターンオフし、寄生素子によってドレインソース間電圧に高周波でリギングが生じます。ピーク・リギング電圧は  $V_{DS(tr)}$  と呼ばれます。高周波リギングは、 $t_1$  だけ減衰しました。 $t_1$  と  $t_2$  の間の FET のドレインソース間電圧は、スイッチングアプリケーションの特性応答によって設定されます。特性はフラットラインとして表示されますが、他の応答も可能です。 $t_1$  と  $t_2$  の間の電圧は  $V_{DS(off)}$  と呼ばれます。 $t_2$  の時点で、ドレインソース間電圧がゼロではない状態で GaN FET がオンになります。 $t_2$  のドレインソース間電圧は

$V_{DS(switching)}$ と呼ばれます。独自の  $V_{DS(tr)}$ 、 $V_{DS(off)}$ 、 $V_{DS(switching)}$  パラメータを示しています。それぞれが GaN FET の寿命全体にわたってストレスに寄与する可能性があるからです。

LMG3425R030 のドレインソース間サージ電圧耐量は、[仕様書](#)の絶対最大定格  $V_{DS(tr)(surge)}$  および  $V_{DS(surge)}$  で確認できます。 $V_{DS(tr)(surge)}$  は図 7-1 の  $V_{DS(surge)}$  に、 $V_{DS(surge)}$  は図 7-1 の  $V_{DS(off)}$  および  $V_{DS(switching)}$  の両方にマッピングされています。TI の GaN FET のサージ能力の詳細については、[使用条件の下で電力線サージに対する GaN FET の信頼性を検証するための新しいアプローチ](#)を参照してください。

### 7.3.4 内蔵型昇降圧 DC/DC コンバータ

内部の反転型降圧-昇圧コンバータは、GaN デバイスのターンオフ時の電源供給用に安定化された負のレールを生成します。バック・ブースト・コンバータは、ピーク電流モードのヒステリシス制御器によって制御されます。通常動作では、コンバータは不連続導通モードにとどまりますが、スタートアップ時には連続導通モードに移行できます。コンバータは内部で制御されており、必要なのは単一の表面実装インダクタと出力バイパス・コンデンサのみです。通常、コンバータは、4.7- $\mu$ H のインダクタと 2.2- $\mu$ F の出力コンデンサを使用するように設計されています。

昇降圧コンバータは、ピーク電流のヒステリシス制御を使用しています。図 7-2 に示すように、スイッチングサイクルの開始時にインダクタ電流が増加し、インダクタがピーク電流制限に達するまで増加します。それからインダクタ電流はゼロに下がります各電流パルス間のアイドル時間は、昇降圧コントローラによって自動的に決定され、ゼロまで下げることができます。したがって、最大出力電流はアイドル時間がゼロのときに発生し、ピーク電流によって決定されますが、一次的にはインダクタ値には依存しません。ただし、昇降圧が -14-V レールに供給できるピーク出力電流は、VDD 入力電圧に比例します。したがって、このバックブーストがサポートする GaN の最大スイッチング周波数は VDD 電圧によって異なり、VDD 電圧が 9V 以上の場合は、2.2MHz までの動作にのみ指定されています。



図 7-2. 昇降圧コンバータのインダクタ電流

LMG3425R030 は、最大 2.2MHz の GaN 動作をサポートしています。GaN デバイスでは、広いスイッチング周波数範囲と消費電力が大きく異なるため、昇降圧コンバータを制御するために 2 つのピーク電流制限を使用します。この 2 つの範囲は、IN 正方向のスレッショルド周波数でも分離されます。図 7-3 に示すように、スイッチング周波数が低い範囲内でのとき、ピーク電流は最初は低い値の  $I_{BBSW,M(low)}$  (標準値は 0.4A) に設定されます。スイッチング周波数が高い範囲の場合、ピーク電流は高い値  $I_{BBSW,M(high)}$  (通常 1A) まで上昇し、より大きなインダクタが必要になります。この周波数検出ロジックにはフィルタがあるため、LMG3425R030 では高い周波数で連続 5 サイクルが必要となり、その後で昇降圧ピーク電流制限値に設定されます。上限値を設定した後、電源がオフになるまで、電流制限は再度ダウンされません。スイッチング周波数が下限に戻っても、電流制限は下限にまで低下しません。



図 7-3. 昇降圧コンバータのピーク電流

昇降圧のピーク電流は、低周波および高周波動作に対して 0.4A および 1A という 2 つの異なるピーク電流制限を受けるため（[内部昇降圧 DC-DC コンバータ](#)を参照）、インダクタの飽和電流は定格ピーク電流制限をはるかに上回る必要があります。より高い周波数でスイッチングすることでより高い制限が確立された後では、GaN デバイスがより低い周波数でスイッチングされても、電流制限がより低いレベルには戻りません。したがって、より高い 1A 制限に従ってインダクタを選択することをお勧めします。

### 7.3.5 VDD バイアス電源

内部レギュレータにより、7.5V ~ 18V の広い VDD 電圧範囲がサポートされており、内部回路が機能するために必要なバイアス電源が供給されます。VDD 入力電圧が 9V 未満の場合、最大スイッチング周波数はディレーティングされます。

### 7.3.6 補助 LDO

ハイサイド駆動信号用のデジタル・アイソレータなど、外部負荷に電力を供給するために使用する部品の内部には 5V 電圧レギュレータがあります。部品のデジタル出力は、このレールを電源として使用します。安定性のためにコンデンサは不要ですが、外付けコンデンサを使用しないと、過渡応答は悪くなります。アプリケーションでこのレールを使用して外部回路に電力を供給する場合は、TI は過渡応答の向上のために、少なくとも  $0.1\mu\text{F}$  のコンデンサを使用することを推奨します。さらに過渡応答を改善するために、より大容量のコンデンサを使用することもできます。ここで使用するデカップリング・コンデンサには、低 ESR のセラミック・コンデンサを使用する必要があります。 $0.47\mu\text{F}$  を超える容量は、5V レールの立ち上がり時間により、LMG3425R030 の起動時間を遅くします。

### 7.3.7 フォルト保護

GaN パワー IC には、過電流保護 (OCP)、短絡保護 (SCP)、過熱保護 (OTP)、低電圧誤動作防止 (UVLO) 保護、高インピーダンス RDRV ピン保護が内蔵されています。

#### 7.3.7.1 過電流保護および短絡保護

ドライバが検出できる電流故障には、過電流故障と短絡故障の 2 種類があります。

過電流保護 (OCP) 回路は、ドレン電流を監視し、電流信号を内部で設定された制限値  $I_{T(OC)}$  と比較します。過電流を検出すると、LMG3425R030 はサイクル単位の過電流保護を行います（[図 7-4](#) を参照）。このモードでは、ドレン電流が  $I_{T(OC)}$  に遅延  $t_{off(OC)}$  を加えた値を超えると、GaN デバイスがシャットオフされますが、IN ピン信号が LOW になると過電流信号はクリアされます。次のサイクルで、GaN デバイスは通常どおりオンにすることができます。サイクル単位の機能は、定常状態の動作電流が OCP レベルを下回っているが、過渡応答が依然として電流制限に達する可能性があり、回路の

動作を一時停止できない場合に使用できます。サイクル単位の機能により、過電流によって発生する導通損失によって GaN デバイスが過熱することも防止されます。

短絡保護(SCP)はドレイン電流を監視し、電流が OC スレッショルドと SC スレッショルドとの間を横切るときに、電流の  $di/dt$  がスレッショルド  $di/dt_{T(SC)}$  を超えた場合にトリガします。OC 検出信号を  $t_{OC,window}$  分遅延させ、より高い電流 SC 検出スレッショルドを使用することで、この  $di/dt$  検出を実行します。遅延 OC が遅延 SC の前に発生すると、 $di/dt$  がスレッショルドを下回る場合に、OC がトリガされます。最初に SC が検出されると、 $di/dt$  は十分高速で、図 7-5 に示すように SC が検出されます。この非常に大きい  $di/dt$  電流は通常、ハーフブリッジの出力が短絡することによって発生し、その状況で GaN が動作を継続するのに損傷を与える可能性があります。したがって、短絡故障が検出された場合、意図的に低速化されたドライバで GaN デバイスがオフになるため、ターンオフイベント中にオーバーシュート電圧とリンギングを低減できます。この高速応答回路により、急激な短絡状況が発生した場合でも GaN デバイスを保護できます。この保護では、GaN デバイスをシャットオフして、仕様に定義されている時間にわたって IN ピンを Low に保持するか、または VDD の電源をオフにすることによって、故障がリセットされるまで保持します。

ハーフブリッジの OCP または SCP 中、電流が上限値に達し、保護によってデバイスがオフになった後でも、デバイスの PWM 入力は依然として High であり、相補型デバイスの PWM 入力を Low に維持している可能性があります。この場合、同期整流を行わずに、負荷電流が相補型デバイスの第 3 象限を通じて流れる可能性があります。GaN デバイスのドレインからソースへの高い負の  $V_{DS}$  (-3V ~ -5V) は、第 3 象限損失が大きくなる可能性があります。これはデッド・タイム損失と同様ですが、より長い時間です。

安全性についての考慮事項として、SCP でリセットが行われるまでデバイスがラッチされている間、OCP ではサイクルバイサイクル動作が可能です。OCP および SCP 故障の通知方法については、[故障通知](#)セクションを参照してください。



図 7-4. サイクル単位の OCP operation



図 7-5. 過電流検出と短絡保護との関係

### 7.3.7.2 過熱時のシャットダウン保護

LMG3425R030 には、2 つの過熱シャットダウン(OTSD)保護機能(GaN OTSD およびドライバ OTSD)が実装されています。デバイス内のさまざまな場所を検出して各種の熱故障シナリオから保護することで、デバイスを最大限に保護するためには、2 つの OTSD 機能が必要です。

GaN OTSD は GaN FET の温度を検出します。GaN FET は、第 1 象限電流と第 3 象限電流の両方で過熱する可能性があります。GaN FET operation 定義で説明されているように、FET はオフ状態になることで第 1 象限の電流を防止することができますが、第 3 象限の電流を防止することはできません。FET の第 3 象限損失は、FET テクノロジー、電流の大きさ、および FET がオン状態またはオフ状態で動作している場合の関数です。GaN FET operation 定義で説明したように、LMG3425R030 はオフ状態での GaN FET の第 3 象限損失がはるかに大きくなります。

GaN FET が高温の場合、最良の保護策は、第 1 象限の電流が流れようとしたときに GaN FET をオフにし、第 3 象限の電流が流れたときに GaN FET をオンにすることです。このタイプの FET 制御を、最適ダイオード・モード(IDM)と呼びます。GaN OTSD のトリップポイントを超えると、GaN OTSD は GaN FET を過熱シャットダウン最適ダイオードモード(IDM)動作に移行させ、この最適な保護を実現します。OTSD-IDM は、最適ダイオード・モード operation で説明されています。

ドライバ OTSD は内蔵ドライバの温度を検出し、GaN OTSD よりも高い温度でトリップします。この 2 番目の OTSD 機能は、OTSD-IDM が動作するのに十分な温度差を確保しながら、ドライバの過熱故障イベントから LMG3425R030 を保護します。これらのドライバ温度イベントには、LDO5V、BBSW、および VNEG デバイス・ピンの短絡が含まれます。ドライバ OTSD トリップ・ポイントを超過すると、ドライバ OTSD によって LDO5V レギュレータ、VNEG 昇降圧コンバータ、GaN FET がシャットオフされます。IDM はドライバ OTSD では機能しないことに注意してください。このため、ドライバ OTSD は GaN OTSD 機能よりも高くトリップする必要があります。それ以外の場合、GaN FET の第 3 象限での過熱には対処できません。

GaN OTSD とドライバ OTSD のトリップポイントの温度差に加えて、GaN OTSD とドライバ OTSD のセンスポイントの温度勾配差により、さらに温度分離が得られます。GaN OTSD センサは通常、GaN FET の消費電力によりデバイスが GaN OTSD の場合、ドライバ OTSD センサよりも少なくとも 20°C 高温になります。

故障ピンが GaN OTSD 状態とドライバ OTSD 状態のいずれかまたは両方に対してアサートされます。GaN OTSD とドライバ OTSD の両方が負方向のトリップ・ポイントを下回ると、故障がデアサートされ、デバイスは自動的に通常動作に戻ります。クールダウン中、デバイスがドライバ OTSD 状態を終了しても OTSD 状態のままになると、デバイスは自動的に IDM 動作を再開します。

### 7.3.7.3 UVLO 保護

LMG3425R030 は幅広い VDD 電圧をサポートただし、デバイスが UVLO スレッショルドを下回ると、GaN デバイスはスイッチングを停止してオフに保持します。UVLO を通知すると、故障ピンは Low にプルされます。VIN UVLO の立ち上がりエッジに応じて LDO と昇降圧はオンになり、5V ~ 6V でシャットオフされます。

### 7.3.7.4 ハイ・インピーダンスの RDRV ピン保護

RDRV ピンが継続的に監視される場合（[ドライブ強度の調整](#)を参照）LMG3425R030R<sub>RDRV</sub> の推奨動作条件範囲より高いインピーダンスが得られるように RDRV を継続的に監視することで、危険な低速ターンオン時間を防止します。ハイ・インピーダンス RDRV ピンを検出すると、GaN FET がオフに保持され、故障ピンがアサートされます。ハイ・インピーダンスの RDRV 端子が検出されなくなると、通常動作に復帰し、故障ピンがデアサートされます。

### 7.3.7.5 障害通知

LMG3422R030 は、故障ピンと  $\overline{OC}$  ピンの両方、または単に故障ピンの故障を通知するように構成できます。デバイスの VDD の電源投入時に  $\overline{OC}$  ピンを接地に短絡すると、LMG3422R030 は故障ピンの故障のみを通知するように構成されます。

LMG3426R030 には  $\overline{OC}$  ピンがなく、故障ピンの故障が通知されるのみです。

故障および  $\overline{OC}$  ピンはプッシュプル出力です。High レベル出力電圧は LDO5V ピンにプルアップされます。

表 7-1 に、故障ピンと  $\overline{OC}$  ピンの両方で故障が通知されたときの故障通知の真理値表を示します。

**表 7-1. 故障通知の真理値表（故障と  $\overline{OC}$  ピンの両方が故障を報告）**

|                 | 故障なし | VDD UVLO | 過熱 | ハイ・インピーダンス RDRV 端子 | 過電流 | 短絡 |
|-----------------|------|----------|----|--------------------|-----|----|
| FAULT           | 1    | 0        | 0  | 0                  | 1   | 0  |
| $\overline{OC}$ | 1    | 1        | 1  | 1                  | 0   | 0  |

表 7-2 に、故障ピンのみが故障を通知したときの故障通知の真理値表を示します。

**表 7-2. 故障ピンのみによる故障通知の真理値表**

|       | 故障なし | VDD UVLO | 過熱 | ハイ・インピーダンス RDRV 端子 | 過電流 | 短絡 |
|-------|------|----------|----|--------------------|-----|----|
| FAULT | 1    | 0        | 0  | 0                  | 0   | 0  |

### 7.3.8 ドライブ-強度調整

LMG3425R030 により、デバイスのドライブ強度を調整し、希望のスルーレートを得ることができます。これにより、スイッチング損失とノイズ結合の最適化に柔軟性をもたらします。

駆動強度を調整するため、RDRV ピンと GND・ピンの間に抵抗を配置できます。この抵抗により、ターンオン時のデバイスのスルーレートが 20V/ns ~ 150V/ns の範囲で決定されます。一方、抵抗なしで選択できる dv/dt 値は 2 つあります。RDRV ピンを接地に短絡すると、スルーレートが 150V/ns に設定され、RDRV ピンを LDO5V に短絡すると、スルーレートが 100V/ns に設定されます。デバイスは、電源オン時に LDO5V への短絡を 1 回検出します。LDO5V への短絡状態が検出されると、デバイスは RDRV ピンを監視しなくなります。そうでない場合、RDRV ピンを継続的に監視し、デバイス動作中の抵抗を変調することで dv/dt 設定を変更できます。スイッチングノイズを除去するための内部フィルタリングが十分に大きいため、変調はかなり低速であることが求められます。

注

寄生電力ループのインダクタンスは、 $V_{DS}$  スイッチング波形からの電圧スルーレートの読み出しに影響を与える可能性があります。電圧立ち下がりフェーズの前の立ち上がりフェーズで、インダクタンスにより  $V_{DS}$  の降下が生じます。この電圧降下が  $V_{DC}$  の 20% より大きい場合、電圧スルーレートの読み取り値が影響を受ける可能性があります。電力ループ設計ガイドラインと寄生電力ループインダクタンスの推定方法については、セクション 8.5.1.2 を参照してください。

### 7.3.9 温度検出出力

統合ドライバーは GaN ダイの温度を感じ、TEMP ピン上の変調 PWM 信号を通じてその情報を出力します。同じリフレッシュレートの場合、典型的な PWM 周波数は 9kHz です。最小 PWM パルス幅は約 30ns であり、25°C 未満の温度で観測できます。目標温度範囲は 25°C から 150°C までで、対応する PWM デューティ・サイクルは通常 3% ~ 82% です。[式 2](#) は、デューティ・サイクル  $D_{TEMP}$  から標準的な接合部温度 ( $T_{J, typ}$  標準値 (°C)) で計算するために使用できます。

$$T_{J, typ} (\text{°C}) = 162.3 * D_{TEMP} + 20.1 \quad (2)$$

に表 7-3、標準測定時の許容誤差を示します。

**表 7-3. TEMP 信号および許容誤差に基づく標準的な接合部温度測定**

| TEMP 信号 (°C) に基づく標準的な $T_J$ 測定 | 25 | 85 | 125 |
|--------------------------------|----|----|-----|
| 許容誤差 (°C)                      | ±5 | ±6 | ±10 |

温度が 150°C を超えると、過熱故障が発生するまで、デューティ・サイクルは直線的に増加し続けます。過熱が発生すると、TEMP ピンが HIGH にプルされ、温度が通常範囲まで低下するまでこの故障が通知されます。過熱フォルトをクリアするためのヒステリシスが備わっています。

### 7.3.10 最適ダイオード・モード動作

オフ状態の FET は、電流を一方向にブロックし(第 1 象限)、対応するダイオードのような電圧降下を伴う電流を他の方向(第 3 象限)に流すことで、ダイオードのように動作します。ただし、FET は、非常に小さい電圧降下でオン状態で第 3 象限の電流を伝導することができます。最適ダイオード・モード(IDM)とは、オフ状態に移行することで第 1 象限の電流をブロックするよう FET を制御し、オン状態に移行して第 3 象限の電流を伝導することで、最適な低い電圧降下を実現します。

FET オフ状態の第 3 象限電流は、通常状態とフォルト状態の両方で、パワー・コンバータで一般的に見られます。[GaN FET の operation 定義](#)で説明しているように、GaN FET には、オフ状態の第 3 象限電流を導通するための固有の p-n 接合ボディ・ダイオードはありません。代わりに、LMG3425R030 のオフ状態の第 3 象限の電圧降下は、p-n 接合部の電圧降下の数倍になります。このため、通常動作時の効率と、故障条件でのデバイスの耐久性に影響を及ぼす可能性があります。

効率の劣化を緩和するために、LMG3425R030 は動作の最適ダイオード・モード(OP-IDM)機能を実装しています。同時に、GaN FET 過熱故障状況でのデバイスの耐久性を向上させるため、LMG3425R030 ファミリーのすべてのデバイスには、[過熱シャットダウン保護](#)に示すように、GaN FET 過熱シャットダウン最適ダイオードモード(OTSD-IDM)機能が実装されています。OP-IDM と OTSD-IDM の両方の IDM 機能について、以下のセクションで詳細に説明します。

#### 7.3.10.1 動作最適ダイオード・モード

動作最適ダイオードモード(OP-IDM)は LMG3425R030 に実装されていますが、LMG3422R030 には実装されていません。OP-IDM 機能は、自律的な同期整流器などのダイオードとして LMG3425R030 を自律的に操作することができる汎用の最適ダイオードモード機能ではないことを理解してください。さらに、OP-IDM 機能は、高電圧のハードスイッチングアプリケーションで、オン状態からオフ状態への最適ダイオードモードの遷移をサポートすることを目的としたものではありません。このような状況に LMG3425R030 をさらすることは、負のデッドタイムを持つハーフブリッジのパワーワークを動作させることと同等であり、高いショートスルーレ電流が発生します。

代わりに、以下に説明するように、LMG3425R030 OP-IDM 機能は、特定のオフ状態の第 3 象限の電流フロー状況に対処するために狭く実装され、最適ダイオード・モードによって危険な貫通電流イベントが発生する可能性が最小限に抑えられます。

OP-IDM は、ゼロ電圧スイッチング(ZVS)イベントで発生する GaN FET オフ状態の第 3 象限損失を最小限に抑えることを目的としています。ZVS イベントは、同期整流器や LLC コンバータなどのアプリケーションで見られます。ZVS イベントは、FET がオンになる前に誘導素子が FET ドレイン電圧を放電するとき、FET オフ状態からオン状態への遷移時に発生

します。放電は、誘導素子が FET のドレインソース電圧を負に引き、FET がオフ状態の第 3 象限電流を導通させることで終了します。

電源コントローラは、FET をオンにする前に ZVS イベントが完了するまでの時間を設定するために、デッドタイム制御を使用します。ZVS 時間とその結果生じる FET オフ状態の第 3 象限電流の両方は、パワーコンバータの動作の関数となります。誘導性素子が低電流で FET にスルーラインしている場合、ZVS 時間が長く、第 3 象限電流が低くなります。また、誘導性素子が大電流で FET でスルーラインされている場合、第 3 象限電流が大きくなります。高度なコントローラがデッドタイムを最適に調整し、第 3 象限損失を最小限に抑えます。よりシンプルなコントローラは、固定デッドタイムを使用して、可能な限り最長の ZVS 時間を扱います。そのため、固定デッドタイム・アプリケーションでは、可能な限り長い時間にわたってオフ状態の第 3 象限損失が発生します。

OP-IDM は、第 3 象限の電流が検出されるとすぐに GaN FET を自動的にオンにすることで、固定的なデッドタイム・アプリケーションでの損失を低減します。この意味で、OP-IDM は、最適なデッドタイム制御によるターンオンアシスト機能と呼ぶことができます。一方、OP-IDM は、通常動作時に GaN FET をオフにする目的ではありません。OP-IDM のターンオフ機能は、貫通電流を防ぐ保護メカニズムとしてのみ搭載されています。

OP-IDM は、IN ピンで制御される通常の LMG3425R030 スイッチング動作の範囲内で動作します。OP-IDM の動作における重要な検討事項は、ターンオンアシスト機能が ZVS エッジのみで起動するようにすることです。例えば、同期整流器として使用される LMG3425R030 では、GaN FET をオンにするために IN ピンが高くなる前と、GaN FET をオフにするために IN ピンが低くなる後、両方で第 3 象限電流が確認されます。OP-IDM が第 3 象限の電流を検出すると、IN ピンが High になる前に、OP-IDM が GaN FET をオンにします。しかし、OP-IDM が第 3 象限電流を検出しているため、IN が GaN FET をオフにした直後に OP-IDM が GaN FET を再びオンにすることは間違います。OP-IDM がこの状況で GaN FET をオンにすると、反対側のパワースイッチがオンになったときにシートスルーレ電流イベントが発生します。OP-IDM は、ZVS イベントを検出する前にドレイン電圧がまず正になることを要求することで、ターンオフエッジにおけるこのシートスルーレ電流の問題を回避します。

OP-IDM ステート・マシンを図 7-6 に示します。各状態には、状態ボックスの右上に状態番号が割り当てられます。



図 7-6. 動作中の最適ダイオード・モード (OP-IDM) ステート・マシン

1. OP-IDM 状態#5 で IN ピンが LOW になると、新しい OP-IDM サイクルが OP-IDM 状態#1 で開始されます。OP-IDM は、OP-IDM 状態#1 で GaN FET をオフにします。OP-IDM は GaN FET ドレイン電圧を監視し、ドレイン電圧が正になったことを確認すると、ZVS イベントの検出を開始します。GaN FET ドレイン電圧が正であることが検出されると、デバイスは OP-IDM 状態#2 に移行します。

2. OP-IDM は、GaN FET を OP-IDM 状態#2 でオフに保ちます。OP-IDM は、GaN FET のドレイン電圧の監視を継続します。しかし、今回は、ZVS イベント後に第 3 象限電流が流れていることを意味する、負のドレイン電圧を探しています。これは、デバイスの電源投入時または OTSD 終了時の初期状態でもあります。負の GaN FET ドレイン電圧が検出されると、デバイスは OP-IDM 状態#3 に移行します。
3. OP-IDM は、OP-IDM 状態#3 で GaN FET をオンにします。OP-IDM は、この状態のドレイン電流を監視します。最適的には、IN が HIGH になるまで、デバイスは単にこの状態にとどまるのが最適です。予期しない貫通電流事象が発生しないように、ドレイン電流が監視されます。第 1 象限のドレイン電流が検出されると、本デバイスは OP-IDM 状態#4 に移行します。
4. OP-IDM は、OP-IDM 状態#4 で GaN FET をオフにロックします。GaN FET は、IN ピンが HIGH になったときのみオンに戻ります。
5. IN ピンが High になると、デバイスは他の状態から OP-IDM 状態#5 に移行します。GaN FET は、OP-IDM 状態#5 でコマンドされます。この状態では、OP-IDM はアイドル状態です。IN が Low になると、新しい IDM スイッチング・サイクルが開始され、デバイスは OP-IDM 状態#1 に移行します。

OP-IDM は IN サイクルごとに 1 回のみ GaN FET をオンにできます。OP-IDM が GaN FET をオンにしてから IN ピンが High になるまでの間に予期しない貫通電流が検出されると、OP-IDM はサイクルの残りの時間 GaN FET をオフにロックします。

OP-IDM 機能は、IN がローレベルになった後、正のドレイン電圧に続いて負のドレイン電圧が検出された場合に GaN FET をオンにします。LMG3425R030 を使用した設計では、この一連のイベントがショットスルー電流イベントを引き起こす可能性がある状況をすべて分析する必要があります。分析には、起動、シャットダウン、無負荷、過負荷、およびフォルトイベントを含む、すべての電源システムのコーナーケースを含める必要があります。不連続モード導通 (DCM) 動作では、DCM サイクルの終わりのリンクによって OP-IDM がトリガされて GaN FET がオンになるとき、OP-IDM の貫通電流イベントが簡単に発生する可能性があることに注意してください。

### 7.3.10.2 過熱シャットダウンの理想ダイオードモード

過熱シャットダウンの理想ダイオード・モード(OTSD-IDM)を LMG3425R030 に実装しています。[過熱シャットダウン保護](#)で説明されているように、GaN FET が過熱したとき、理想ダイオードモードは最高の GaN FET 保護を提供します。

OTSD-IDM は、GaN FET を保護している際に、電力システムの動作のすべて、一部、またはまったく影響を与えません。GaN OTSD イベントで LMG3425R030 が故障ピンをアサートした場合、電源システムはシャットダウンする機能を持たず、ただ動作を継続しようとするだけかもしれません。電源システムの一部は、コントローラソフトウェアのバグ、半田接合の破損、デバイスのシャットオフなどの理由で動作を停止することがあります。電源システムがシャットダウンした瞬間、電源システムはゲート駆動信号の供給を停止しますが、誘導性素子は放電中も強制的に電流を流れ続けます。

OTSD-IDM ステート・マシンを図 7-7 に示します。各状態には、状態ボックスの右上に状態番号が割り当てられます。OTSD-IDM ステート・マシンは、OP IDM ステート・マシンと同様の構造をしています。同様の状態は同じ状態番号を使用します。



図 7-7. 過熱シャットダウンの理想ダイオード・モード (OTSD-IDM) ステート・マシン

1. IN ピンで立ち下がりエッジが検出されると、LMG3425R030GaN FET は常に状態#1 になります。OTSD-IDM は、OTSD-IDM 状態#1 で GaN FET をオフにします。OTSD-IDM は、IN 立ち下がりエッジでのブランク時間が経過するまで待機しています。この時間により、反対側の FET に切り替わる時間が得られ、正のドレイン電圧が生成されます。ブランク時間が経過すると、デバイスは OTSD-IDM 状態#2 に移行します。
2. OTSD-状態#2 の場合、OTSD-IDM は IDM 状態#1 から来ている場合、IDM FET をオフの状態に維持し、OTSD-IDM 状態#3 から来ている場合、GaN FET をオフにします。OTSD-IDM は、OP-IDM 状態#2 における GaN FET ドレイン電圧を監視しています。これは、第 3 象限電流が流れていることを意味する負のドレイン電圧を探しています。これは、デバイスが OTSD に移行したときの開始状態でもあります。負の GaN FET ドレイン電圧が検出されると、デバイスは OTSD-IDM 状態#3 に移行します。
3. OTSD-IDM は、OTSD-IDM 状態#3 で GaN FET をオンにします。OTSD-IDM は、この状態のドレイン電流を監視します。第 1 象限のドレイン電流が検出されると、本デバイスは OTSD-IDM 状態#2 に移行します。

状態#1 は、OP IDM 状態#1 と同様の方法で貫通電流を防止するために使用されます。違いは、OTSD-IDM ステート・マシンの状態#1、状態#2 に進む前に一定の期間待機します。固定時間は、反対側スイッチがスイッチングする時間を与え、正のドレイン電圧を生成するためです。固定時間を使用して、正のドレイン電圧が生成されない場合の固着状態を防止します。

状態 1 は、LMG3425R030 が OTSD に移行したときにコンバータがスイッチングを継続した場合に、貫通電流に対する保護に役立ちます。一方、コンバータがすでに OTSD 内の LMG3425R030 でスイッチングを開始した場合は、状態#1 でも OTSD デバイスを強制的に進行させることで、貫通電流保護が得られます。たとえば、昇圧 PFC の同期整流器は、初期入力電力アプリケーションで PFC 出力コンデンサを充電するときに OTSD に移行することができます。昇圧 PFC FET をスイッチングする前に同期整流 FET のスイッチングが開始された場合、貫通電流イベントを回避できます。

信号が存在しない場合、ステート・マシンは、従来型の理想ダイオードモード・ステート・マシンとして、状態 2 #3 の間のみ移動します。これにより、電源システムがオフになったときにすべての誘導性素子が放電されます。GaN FET で発生する放電ストレスは最小限です。

OTSD-IDM ステート・マシンには、反復的な貫通電流イベントに対する保護がないことに注意してください。LMG3425R030 がコンバータ動作中に IN 信号を失うなど、劣化事例もあります。これにより、OTSD-IDM が繰り返しシユートスルーレ电流イベントにさらされる可能性があります。このシナリオでは、適切なソリューションはありません。OTSD-FET IDM が貫通電流イベントを繰り返し許容しない場合、代わりに GaN FET はオフ状態の過剰な第 3 象限損失にさらされます。

## 7.4 スタート-アップ・シーケンス

図 7-8 は、LMG3425R030 の起動シーケンスを示します。

時間間隔 A:  $V_{DD}$  が蓄積を開始します。故障信号は最初に Low にプルされます。

時間間隔 B:  $V_{DD}$  が UVLO スレッショルド  $V_{VDD,T+(UVLO)}$  を超えると、LDO5V と  $V_{NEG}$  の両方が正常に起動します。 $C_{LDO5V} = 100\text{nF}$ 、 $C_{VNEG} = 2.2\ \mu\text{F}$  の場合、LDO5V は  $V_{NEG}$  より前に UVLO スレッショルドに達します。異なるコンデンサを使用すると、スタートアップ時間が異なる可能性があります。この時間間隔で  $V_{DD}$  にグリッチが発生し、UVLO スレッショルド  $V_{VDD,T-(UVLO)}$  を下回った場合、LDO5V と  $V_{NEG}$  は蓄積を停止し、 $V_{DD}$  が再び  $V_{VDD,T+(UVLO)}$  を上回った場合にのみ再開します。この場合は、より長いスタートアップ時間が予想されます。

時間間隔 C:LDO5V と  $V_{NEG}$  の両方がスレッショルドに達すると、故障(異常検知)信号はクリアされ(「High」)、デバイスは IN ピン信号に追従してスイッチングを行うことができます。



図 7-8. スタート-アップのタイミング図を更新

## 7.5 デバイスの機能モード

このデバイスには 1 つの動作モードがあり、推奨動作条件内で動作した場合に適用されます。

## 8 アプリケーションと実装

### 注

以下のアプリケーション情報は、TI の製品仕様に含まれるものではなく、TI ではその正確性または完全性を保証いたしません。個々の目的に対する製品の適合性については、お客様の責任で判断していただくことになります。お客様は自身の設計実装を検証しテストすることで、システムの機能を確認する必要があります。

### 8.1 アプリケーション情報

LMG3425R030 は、最大 480V BUS 電圧で動作するハード・スイッチングおよびソフト・スイッチングを行うアプリケーションを対象としたパワー IC です。GaN デバイスは逆回復電荷がゼロであり、トータムポール PFC などのアプリケーションで高周波のハード・スイッチングを可能にします。GaN デバイスの低い  $Q_{OSS}$  は、LLC や位相シフトフルブリッジ構成などのソフトスイッチングコンバータにも利点があります。ハーフブリッジ構成は、前述の 2 つのアプリケーションとその他多くのアプリケーションの基礎であるため、このセクションでは LMG3425R030 をハーフブリッジ構成で使用する方法について説明します。

## 8.2 代表的なアプリケーション



図 8-1. 絶縁型電源を使用した標準的なハーフブリッジアプリケーション



図 8-2. ブートストラップ付きの標準的なハーフブリッジ・アプリケーション

## 8.2.1 設計要件

この設計例は、PFC アプリケーションを代表するハードスイッチ昇圧コンバータについて示しています。表 8-1 は、この設計のシステムパラメータを示します。

**表 8-1. 設計パラメータ**

| 設計パラメータ     | 数値の例    |
|-------------|---------|
| 入力電圧        | 200VDC  |
| 出力電圧        | 400VDC  |
| 入力(インダクタ)電流 | 20A     |
| スイッチング周波数   | 100 kHz |

## 8.2.2 詳細な設計手順

高電圧パワーコンバータでは、高性能パワーコンバータには回路設計と PCB レイアウトが不可欠です。本書では、電力変換器の設計は対象外であるため、このデータシートでは、LMG3425R030 を使用して適切に動作するハーフブリッジ構成を構築する方法について説明します。

### 8.2.2.1 スルーレートの選択

LMG3425R030 のスルーレートは、RDRV ピンと GND の間に抵抗  $R_{RDRV}$  を接続することで、約 20V/ns ~ 150V/ns の範囲で調整できます。大きな  $R_{RDRV}$  抵抗を使用する場合には、RDRV ピンがハイ・インピーダンス・ノードとなります。したがって、適切にシールドされていない場合、ドレインや他の高速スルーリング高電圧ノードからの結合の影響を受けやすい可能性があります。これは、不安定なスイッチング  $dv/dt$  として表面化し、極端な場合には RDRV が開放と検出されて過渡故障が発生します。ピンをレイアウトでシールドすることを優先しますが、それでも問題がある場合は、RDRV と GND の間に最大 1nF のコンデンサを追加してピン電圧を安定させることができます。

スルーレートは、GaN デバイスの性能に次の点で影響を及ぼします。

- スイッチング損失
- 電圧オーバーシュート
- ノイズ結合
- EMI(電磁干渉)放出

一般に、スルーレートが高いとスイッチング損失は小さくなりますが、高いスルーレートは電圧オーバーシュート、ノイズ結合、および EMI 放射を増加させる可能性もあります。このデータシートに掲載されている設計上の推奨事項に従うと、スルーレートの高い要因に起因する課題を軽減できます。LMG3425R030 を使用すると、回路設計者がアプリケーションの性能を最大限に引き出すために、適切なスルーレートを柔軟に選択できます。

### 8.2.2.2 信号レベル・シフト

ハーフブリッジでは、ハイサイドデバイスと制御回路の間の信号パスを絶縁するために、高電圧レベルシフタまたはデジタルアイソレータを使用する必要があります。ローサイドデバイスでは、アイソレータを使用することもオプションです。しかし、アイソレータを使用することで、ハイサイドとローサイドの信号パスの間の伝搬遅延を均等化し、GaN デバイスとコントローラに異なるグランドを使用することができます。ローサイド・デバイスでアイソレータを使用しない場合、制御グランドと電源グランドはデバイスで接続し、基板上の他の場所には接続しない必要があります。詳細については、[レイアウトガイドライン](#)を参照してください。高速スイッチングデバイスでは、アイソレーターを使用しないと、コモン・グラウンド・インダクタンスがノイズ問題を引き起こす原因となりやすいです。

ノイズ耐性の向上には、レベル変換用のデジタルアイソレータの選択が重要です。GaN デバイスは、ハード・スイッチング・アプリケーションで 50V/ns を超える高い  $dv/dt$  を容易に実現できるため、同相過渡耐性(CMTI)が高く、バリア容量が小さいアイソレータを使用することを強くお勧めします。CMTI が小さいアイソレータは容易に誤信号を発生させ、貫通電流を引き起こす可能性があります。バリア容量は信号グランドと電源グランドとの間の絶縁容量の一部で、この容量はスイッチング中に発生する同相電流と EMI 放射に正比例します。また、エッジトリガではないアイソレータを選択することを TI は強くお勧めします。エッジトリガアイソレータでは、高  $dv/dt$  イベントが発生すると、アイソレータが動作状態を反転させ、回路の誤動作を引き起こす可能性があります。

一般に、TI ISO77xxF や ISO67xxF シリーズなど、デフォルト出力が LOW のオン/オフキー付きアイソレータが推奨されます。デフォルトの Low 状態により、起動時または故障イベントからの回復時にシステムが貫通電流を防止します。CMTI イベントが大きいと、非常に短い(数ナノ秒)の誤パルスが発生するため、TI では、 $300\Omega$  および  $22\text{pF}$  の R-C フィルタなどのローパスフィルタをドライバ入力に配置して、これらの誤ったパルスをフィルタして除去することをお勧めします。

### 8.2.2.3 昇降圧コンバータの設計

図 8-3 と図 8-4 に、さまざまなインダクタとピーク電流モードにおける昇降圧コンバータの効率と負荷電流との関係を示します。昇降圧コンバータには、インダクタの両端の  $\text{di}/\text{dt}$  が大きすぎないように、 $3\mu\text{H}$  の最小インダクタンス値が推奨されます。これによって、制御ループが応答するのに十分なマージンが確保されます。その結果、インダクタの最大  $\text{di}/\text{dt}$  は  $6\text{A}/\mu\text{s}$  に制限されます。一方、インダクタンスが大きいと、安定した出力電圧を得るために過渡応答も制限されるため、 $10\mu\text{H}$  未満のインダクタを使用することを推奨します。



図 8-3.  $I_{BBSW, PK} = I_{BBSW,PK(\text{low})}$  のときの昇降圧効率と負荷との関係



図 8-4.  $I_{BBSW, PK} = I_{BBSW,PK(\text{high})}$  のときの昇降圧効率と負荷との関係

### 8.2.3 アプリケーション曲線



図 8-5. 「アプリケーション例」のターンオン波形



図 8-6. 「アプリケーション例」のターンオフ波形

## 8.3 推奨事項と禁止事項

一般的に GaN デバイス、特に LMG3425R030 の正常な使用は、デバイスの適切な使用に依存します。LMG3425R030 を使用するときは、次の操作を行います。

- アプリケーション・ノートやレイアウトの推奨事項を含め、データシートを読み、十分に理解してください。
- 電力ループ・インダクタンスを最小化するため、4 層基板を使用し、リターン・パワー・パスを内部層に配置します。
- 寄生インダクタンスを最小限に抑えるために、小型の表面実装バイパスコンデンサとバスコンデンサを使用します。
- 適切なサイズのデカップリング・コンデンサを使用し、[レイアウトのガイドライン](#)で説明されているように、これらのコンデンサは IC の近くに配置します。
- ローサイド・デバイスの入力信号を供給するには、信号アイソレータを使用します。そうでない場合、信号源が LMG3425R030IC のみの電源に接続されている信号 GND プレーンに接続されていることを確認します。
- 故障ピンを使用して電源オン状態を判定し、過電流および過熱イベントを検出し、コンバータを安全にシャットオフすることができます。

LMG3425R030 を使用するときにシステムの問題を回避するには、次のことをしないでください。

- 電源ループおよびバイパスコンデンサのインダクタンスが過剰なため、LMG3425R030 については単層または 2 層の PCB を使用して、IC が適切に動作しないようにしてください。
- バイパスコンデンサの値は、推奨値よりも小さくします。
- デバイスに損傷を与える可能性があるため、600V を超えるドレイン過渡電圧が発生することを許容します。
- デバイスの電源がオフのとき、または電源がオフのときに大きな第 3 象限導通を許可します。これにより、過熱が発生する可能性があります。この動作モードでは、自己保護機能によってデバイスを保護することはできません。
- 故障ピンの出力は無視します。

## 8.4 電源に関する推奨事項

LMG3425R030 は、7.5V ~ 18V の非レギュレート VDD 電源のみが必要です。ローサイドの電源は、ローカルのコントローラ電源から取得できます。ハイサイドデバイスの電源は、絶縁型電源またはブートストラップ電源から供給する必要があります。

### 8.4.1 絶縁型電源の使用

絶縁型電源を使用してハイサイドデバイスに電力を供給すると、電力段スイッチングやデューティ・サイクルが継続しても動作するという利点があります。また、絶縁電源を使用して、電力段のスイッチングが開始される前にハイサイドデバイスに電力を供給して、スムーズなスタートアップを実現することもできます。

絶縁型電源は、プッシュプル・コンバータ、フライバック・コンバータ、FlyBuck™コンバータ、または絶縁型電源モジュールを使用して取得できます。レギュレートされていない電源を使用する場合、LMG3425R030 の入力は最大電源電圧を超えないようにする必要があります。16V TVS ダイオードを使用して、LMG3425R030 の VDD 電圧をクランプし、保護を強化できます。ハード・スイッチ・アプリケーションでスイッチング損失を低減するには、絶縁型電源またはトランジスタの巻線間容量を最小限に抑える必要があります。さらに、絶縁型バイパス電源の両端間にある容量は、LMG3425R030 の信号-グラウンドに大電流を注入し、グラウンドバウンス過渡が問題となる可能性があります。コモン・モード・チョークを使用すると、これらの問題のほとんどを軽減できます。

### 8.4.2 ブートストラップダイオードの使用

ハーフブリッジ構成では、ハイサイドデバイスにフローティング電源が必要になります。LMG3425R030 の性能を最大限に引き出すため、TI では、[絶縁電源を使用すること](#)を強くお勧めします。ブートストラップ供給は、このセクションの推奨事項と併用できます。

#### 8.4.2.1 ダイオードの選択

LMG3425R030 は逆方向回復電荷がなく、出力電荷が非常に制限されています。また、LMG3425R030 を使用したハードスイッチング回路は、電圧の高スルーレートを実現します。互換のブートストラップダイオードは、高い出力電荷と逆方向回復電荷をもたらさないようにしてください。

GB01SLT06-214などのシリコンカーバイドダイオードを使用して、逆方向回復効果を回避することができます。SiC ダイオードの出力電荷は 3nC です。その出力電荷による追加の損失があるとはいえ、スイッチングステージの損失に支配されることはありません。

#### 8.4.2.2 ブートストラップ電圧の管理

同期降圧コンバータやその他のコンバータで、ローサイドスイッチが第 3 象限で動作することがある場合、ブートストラップ電源は、図 8-7 で示されているように、デッドタイム中にローサイド LMG3425R030 の第 3 象限電圧降下を含む経路で充電されます。この第 3 象限の電圧降下は大きくなる可能性があり、特定の条件でブートストラップ電源を過充電する可能性があります。LMG3425R030 の  $V_{DD}$  電源電圧は、18V 未満に維持する必要があります。



図 8-7. ブートストラップダイオードの充電バス

図 8-8 に示すように、ブートストラップダイオード、直列抵抗、16V TVS またはツェナーダイオードを  $V_{DD}$  バイパスコンデンサと並列に接続して、ハイサイド LMG3425R030 の損傷を防止することが推奨されます。直列抵抗は、スタートアップ時とローサイドデバイスが第 3 象限モードで動作しているときの充電電流を制限します。この抵抗は、目的の動作周波数で LMG3425R030 を駆動するのに十分な電流が得られるよう選択する必要があります。100kHz で動作させる場合、TI は約  $2\Omega$  の値を推奨しています。高い周波数では、この抵抗の値を減らすか、十分な供給電流を確保するため、抵抗を完全に省略する必要があります。



図 8-8. 推奨されるブートストラップ・レギュレータ回路

## 8.5 レイアウト

### 8.5.1 レイアウトのガイドライン

LMG3425R030 のレイアウトは、そのパフォーマンスと機能にとって重要です。通常、ハーフブリッジ構成はこれらの GaN デバイスで使用されるため、この構成ではレイアウトに関する推奨事項を考慮します。適切な性能を実現するには、レイアウトの寄生インダクタンスを低減するために、4 層以上の基板が必要です。図 8-9 重要なレイアウトのガイドラインをまとめます。詳細については、以下のセクションで詳しく説明します。



図 8-9. レイアウトに関する考慮事項付きの代表的な回路図

#### 8.5.1.1 半田接合に対する信頼

大型の QFN パッケージでは、はんだ接合部に高い応力がかかることがあります。TI は、半田接合の信頼性を確保するため、いくつかのベスト・プラクティスを推奨します。最初に、表 4-1 に記載されている NC1 および NC2 アンカーピンの指示に従う必要があります。第 2 に、すべての LMG3425R030 基板ハンド・パッドは、メカニカル、パッケージ、および注文情報のランド・パターン例に示すように、ハンド・マスク未定義 (NSMD) の必要があります。最後に、NSMD パッドに接続される基板トレースは、接続されるパッド側でパッド幅の 2/3 未満にする必要があります。このトレースは、ハンド・マスクで覆われていない間は、この 2/3 幅制限を維持する必要があります。トレースがハンド・マスク下の場合、トレースの寸法に制限はありません。[レイアウト例](#)では、これらすべての推奨事項に従っています。

#### 8.5.1.2 電力ループのインダクタンス

ハーフ・ブリッジの 2 つのデバイスと高電圧バス容量で構成される電源ループは、スイッチング・イベント中に高い  $di/dt$  を印加します。このループのインダクタンスを最小化することで、リングイングと電磁干渉 (EMI) を低減し、デバイスの電圧ストレスを低減することができます。

電源ループのインダクタンスを最小限に抑えるため、電源デバイスをできるだけ近くに配置します。デカップリングコンデンサは、2 つのデバイスと並んで配置されています。これらは、各デバイスの近くに配置できます。[レイアウト例](#)では、デカップリング・コンデンサはデバイスと同じ層に配置されています。帰路(この場合は PGND)は、最上層に近接した 2 番目の層に配置されています。下層ではなく内層を使用することで、ループの垂直寸法が小さくなり、インダクタンスが最小化されます。デバイスの端子とバス容量の両方に多数のビアを配置すると、インピーダンスを最小化しながら高周波スイッチング電流が内層に流れます。

電力ループ・インダクタンスは、ドレインソース間電圧スイッチング波形のリンクギング周波数  $f_{ring}$  に基づいて、次の式で推定できます。

$$L_{pl} = \frac{1}{4\pi^2 f_{ring}^2 C_{ring}} \quad (3)$$

ここで、 $C_{ring}$  は、バス電圧での  $C_{OSS}$ （標準値については図 5-8 を参照）と、基板および負荷インダクタまたはトランジスタからのドレインソース間寄生容量を加算した値に等しくなります。

負荷部品の寄生容量の特性評価は困難なため、負荷部品なしで  $V_{DS}$  スイッチング波形をキャプチャし、電源ループのインダクタンスを推定することを推奨します。通常、レイアウト例の電源ループのインダクタンスは約 2.5nH です。

#### 8.5.1.3 信号-グランド接続

LMG3425R030 のソース・ピンは、信号-グランド・リファレンスであるパワー IC の GND ピンに内部接続されています。ローカル信号-グランド・プレーンは、低インピーダンスのスター接続で GND ピンに接続する必要があります。また、ドライバに関する受動部品の帰路（バイパス キャパシタンスなど）は、GND ピンに接続する必要があります。レイアウト例では、ローカル信号-グランド・プレーンは、ローカル回路の帰路として機能する 2 番目の層に配置されています。ローカル信号-グランド・プレーンは、GND ピンのスター型接続を除き、大電流ソース・ピンに接続されていません。

#### 8.5.1.4 バイパス コンデンサ

優れた性能を実現するには、ゲート駆動のループ・インピーダンスを最小化する必要があります。ゲート・ドライバはパッケージに内蔵されますが、ドライバのバイパス キャパシタンスは外部に配置します。GaN デバイスが負電圧になると、外部 VNEG コンデンサへの経路のインピーダンスがゲート駆動ループに含まれます。この VNEG コンデンサは、VNEG と GND ピンの近くに配置する必要があります。

また、VDD 低インピーダンスで接続する場合、VDD ピンの近くにバイパス・コンデンサ（C1 および C11）を配置する必要があります。

#### 8.5.1.5 スイッチ・ノードの静電容量

GaN デバイスは出力容量が非常に低く、高  $dv/dt$  で高速にスイッチングするため、スイッチング損失も非常に小さくなります。この低いスイッチング損失を維持するため、出力ノードに追加容量を最小限に抑える必要があります。スイッチ・ノードの PCB 容量は、以下のガイドラインに従って最小化できます。

- スイッチ・ノードのプレーンと他の電源プレーンおよびグランド・プレーンとの間のオーバーラップを最小限に抑えます。
- ハイサイドデバイスの下の GND リターンパスを細くしながら、低インダクタンスパスを維持します。
- ハイサイド・アイソレータ IC とポートストラップ・ダイオードは、静電容量の小さいものを選定します。
- パワーインダクタは、GaN デバイスにできるだけ近づけて配置してください。
- パワーインダクタは、巻線間の静電容量を最小限に抑えるため、単層巻線を使用して構築する必要があります。
- 1 層インダクタを使用できない場合は、追加の静電容量から GaN デバイスを効果的にシールドするために、一次インダクタと GaN デバイスの間に小型インダクタを配置することを検討してください。
- 裏面のヒートシンクを使用する場合は、放熱性能を向上させるため、下層の銅層でスイッチ・ノードの銅領域の面積が最小限のものを使用します。

#### 8.5.1.6 シグナル インテグリティ

LMG3425R030 への制御信号は、高速スイッチングによって発生する高  $dv/dt$  から保護する必要があります。制御信号とドレインの間の結合は、回路が不安定になり、破壊の可能性があります。制御信号（IN、故障、OC）は、隣接する層に配置されたグランド・プレーンの上に配線します。たとえば、レイアウト例では、すべての信号がローカル信号グランドプレーンに近い層に配線されています。

ハイサイド・デバイスのパターンと、PGND や HVBUS などの静的プレーンとの間の容量性結合により、同相電流とグランド・バウンスが発生する可能性があります。ハイサイド・パターンと静的のプレーンの間のオーバーラップを小さくすることで、結合を低減できます。ハイサイド・レベル・シフタの場合、入力側と出力側のいずれの銅箔がアイソレータの下に伸びないことを確認してください。そうでないと、デバイスの CMTI が損なわれるおそれがあります。

#### 8.5.1.7 高電圧間隔

LMG3425R030 を使用する回路は、最大で 600V の高電圧に対応する可能性があります。LMG3425R030 を使用して回路をレイアウトする場合には、アプリケーションの沿面距離と空間距離の要件と、それらが GaN デバイスにどのように適用されるかを理解してください。各トランジスタのソースとドレイン間、および高電圧電源とグランドの間で、機能的(または動作中)の絶縁が必要です。LMG3425R030 への入力回路と電源コントローラの間に機能絶縁、またはより強力な絶縁(強化絶縁など)が必要になることがあります。絶縁要件を満たす信号アイソレータと PCB 間隔(沿面距離と空間距離)を選定します。

LMG3425R030 の放熱を管理するためにヒートシンクを使用する場合は、ヒートシンクと PCB の間に必要な電気的絶縁と機械的間隔を確保してください。

#### 8.5.1.8 基板に関する推奨事項

LMG3425R030 は Si 基板上に成長した横方向デバイスです。サーマルパッドはデバイスのソースに接続されています。LMG3425R030 は、ハード・スイッチング・パワー・コンバータなど、消費電力が非常に大きいアプリケーションで使用できます。これらのコンバータでは、PCB のみを使用した冷却では、部品を妥当な温度に維持するだけでは不十分です。部品の放熱性能を向上させるため、TI は、PCB の裏面にヒートシンクを接続して追加の熱を抽出することを推奨します。電源プレーンと多数のサーマルビアを使うことで、LMG3425R030 で消費される熱を PCB 内で拡散し、実質的に PCB の反対側に渡すことができます。サーマル・インターフェイス・マテリアル(TIM)を使用して、PCB 裏面のむき出しの領域にヒートシンクを取り付けることができます。より効果的に熱を除去するために、ヒートシンクの下にあるボード裏面からのハンダマスクを取り外すこともできます。

熱レイアウトの推奨事項と性能データの詳細については、[LMG3410 スマート GaN FET の高電圧ハーフブリッジ設計ガイド](#)アプリケーションノートを参照してください。

### 8.5.2 レイアウト例

LMG3425R030 およびその周辺部品の正しいレイアウトは、正しい動作に不可欠です。ここに示すレイアウトは、図 8-1 に示す GaN デバイスの回路図を反映しています。これらのレイアウトは良好な結果が得られることが示されており、ガイドラインを意図しています。しかし、別のレイアウト方法で、許容される性能を得ることもできます。また、デバイスの最新の推奨 PCB フットプリントについては、メカニカル、パッケージ、および注文情報のランド・パターンの例を参照してください。

最上層レイアウトと中間層レイアウトを示します。レイアウトは、LMG3425R030U1 および U2 コンポーネントの配置に拡大されます。中間層レイアウトには、リーダーが最上層と中間層のレイアウトを整列できるように、最上層の部品のアウトラインが含まれています。



図 8-10. ハーフブリッジの最上層レイアウト



図 8-11. ハーフブリッジの中間層レイアウト

## 9 デバイスおよびドキュメントのサポート

### 9.1 ドキュメントのサポート

#### 9.1.1 関連資料

- テキサス・インスツルメンツ、[LMG3410 スマート GaN FET の高電圧ハーフブリッジ設計ガイド](#)アプリケーションノート
- テキサス・インスツルメンツ、[使用条件下における電力線サージに対する GaN FET の信頼性を検証する新たなアプローチ](#)
- テキサス・インスツルメンツ、[寿命にわたる信頼性を備えた GaN 製品を実現](#)
- テキサス・インスツルメンツ、[『GaN デバイス用のディレクティブ駆動構成』](#)

### 9.2 ドキュメントの更新通知を受け取る方法

ドキュメントの更新についての通知を受け取るには、[www.tij.co.jp](http://www.tij.co.jp) のデバイス製品フォルダを開いてください。[通知] をクリックして登録すると、変更されたすべての製品情報に関するダイジェストを毎週受け取ることができます。変更の詳細については、改訂されたドキュメントに含まれている改訂履歴をご覧ください。

### 9.3 サポート・リソース

テキサス・インスツルメンツ E2E™ サポート・フォーラムは、エンジニアが検証済みの回答と設計に関するヒントをエキスパートから迅速かつ直接得ることができる場所です。既存の回答を検索したり、独自の質問をしたりすることで、設計で必要な支援を迅速に得ることができます。

リンクされているコンテンツは、各寄稿者により「現状のまま」提供されるものです。これらはテキサス・インスツルメンツの仕様を構成するものではなく、必ずしもテキサス・インスツルメンツの見解を反映したものではありません。テキサス・インスツルメンツの[使用条件](#)を参照してください。

### 9.4 商標

FlyBuck™ and テキサス・インスツルメンツ E2E™ are trademarks of Texas Instruments.

すべての商標は、それぞれの所有者に帰属します。

### 9.5 静電気放電に関する注意事項



この IC は、ESD によって破損する可能性があります。テキサス・インスツルメンツは、IC を取り扱う際には常に適切な注意を払うことをお勧めします。正しい取り扱いおよび設置手順に従わない場合、デバイスを破損するおそれがあります。

ESD による破損は、わずかな性能低下からデバイスの完全な故障まで多岐にわたります。精密な IC の場合、パラメータがわずかに変化するだけで公表されている仕様から外れる可能性があるため、破損が発生しやすくなっています。

### 9.6 Export Control Notice

Recipient agrees to not knowingly export or re-export, directly or indirectly, any product or technical data (as defined by the U.S., EU, and other Export Administration Regulations) including software, or any controlled product restricted by other applicable national regulations, received from disclosing party under nondisclosure obligations (if any), or any direct product of such technology, to any destination to which such export or re-export is restricted or prohibited by U.S. or other applicable laws, without obtaining prior authorization from U.S. Department of Commerce and other competent Government authorities to the extent required by those laws.

### 9.7 用語集

#### テキサス・インスツルメンツ用語集

この用語集には、用語や略語の一覧および定義が記載されています。

| 日付         | 改訂 | 注  |
|------------|----|----|
| March 2024 | *  | 初版 |

## 11 メカニカル、パッケージ、および注文情報

以降のページには、メカニカル、パッケージ、および注文に関する情報が記載されています。この情報は、指定のデバイスに使用できる最新のデータです。このデータは、予告なく、このドキュメントを改訂せずに変更される場合があります。本データシートのブラウザ版を使用されている場合は、画面左側の説明をご覧ください。

## PACKAGE OUTLINE

**RQZ0054A-C01**



**VQFN - 1 mm max height**

PLASTIC QUAD FLATPACK - NO LEAD



4228230/A 11/2021

### NOTES:

1. All linear dimensions are in millimeters. Any dimensions in parenthesis are for reference only. Dimensioning and tolerancing per ASME Y14.5M.
2. This drawing is subject to change without notice.
3. The package thermal pad must be soldered to the printed circuit board for thermal and mechanical performance.

## EXAMPLE BOARD LAYOUT

RQZ0054A-C01

VQFN - 1 mm max height

PLASTIC QUAD FLATPACK - NO LEAD



4228230/A 11/2021

NOTES: (continued)

4. This package is designed to be soldered to a thermal pad on the board. For more information, see Texas Instruments literature number SLUA271 ([www.ti.com/lit/slua271](http://www.ti.com/lit/slua271)).
5. All pads must be NSMD for mechanical performance, refer to the device datasheet for trace connection recommendations to the pads.
6. Filling the thermal pad with thermal vias is recommended for thermal performance, refer to the device datasheet. Vias must be filled and planarized.

## EXAMPLE STENCIL DESIGN

**RQZ0054A-C01**

**VQFN - 1 mm max height**

PLASTIC QUAD FLATPACK - NO LEAD



NOTES: (continued)

7. Laser cutting apertures with trapezoidal walls and rounded corners may offer better paste release. IPC-7525 may have alternate design recommendations.

**PACKAGING INFORMATION**

| Orderable part number | Status<br>(1) | Material type<br>(2) | Package   Pins  | Package qty   Carrier | RoHS<br>(3) | Lead finish/<br>Ball material<br>(4) | MSL rating/<br>Peak reflow<br>(5) | Op temp (°C) | Part marking<br>(6) |
|-----------------------|---------------|----------------------|-----------------|-----------------------|-------------|--------------------------------------|-----------------------------------|--------------|---------------------|
| LMG3425R030RQZR       | Active        | Production           | VQFN (RQZ)   54 | 2000   LARGE T&R      | ROHS Exempt | NIPDAU                               | Level-3-260C-168 HR               | -40 to 150   | LMG3425<br>R030     |
| LMG3425R030RQZR.A     | Active        | Production           | VQFN (RQZ)   54 | 2000   LARGE T&R      | ROHS Exempt | NIPDAU                               | Level-3-260C-168 HR               | -40 to 150   | LMG3425<br>R030     |
| LMG3425R030RQZR.B     | Active        | Production           | VQFN (RQZ)   54 | 2000   LARGE T&R      | -           | Call TI                              | Call TI                           | -40 to 150   |                     |
| LMG3425R030RQZT       | Active        | Production           | VQFN (RQZ)   54 | 250   SMALL T&R       | ROHS Exempt | NIPDAU                               | Level-3-260C-168 HR               | -40 to 150   | LMG3425<br>R030     |
| LMG3425R030RQZT.A     | Active        | Production           | VQFN (RQZ)   54 | 250   SMALL T&R       | ROHS Exempt | NIPDAU                               | Level-3-260C-168 HR               | -40 to 150   | LMG3425<br>R030     |
| LMG3425R030RQZT.B     | Active        | Production           | VQFN (RQZ)   54 | 250   SMALL T&R       | -           | Call TI                              | Call TI                           | -40 to 150   |                     |

<sup>(1)</sup> **Status:** For more details on status, see our [product life cycle](#).

<sup>(2)</sup> **Material type:** When designated, preproduction parts are prototypes/experimental devices, and are not yet approved or released for full production. Testing and final process, including without limitation quality assurance, reliability performance testing, and/or process qualification, may not yet be complete, and this item is subject to further changes or possible discontinuation. If available for ordering, purchases will be subject to an additional waiver at checkout, and are intended for early internal evaluation purposes only. These items are sold without warranties of any kind.

<sup>(3)</sup> **RoHS values:** Yes, No, RoHS Exempt. See the [TI RoHS Statement](#) for additional information and value definition.

<sup>(4)</sup> **Lead finish/Ball material:** Parts may have multiple material finish options. Finish options are separated by a vertical ruled line. Lead finish/Ball material values may wrap to two lines if the finish value exceeds the maximum column width.

<sup>(5)</sup> **MSL rating/Peak reflow:** The moisture sensitivity level ratings and peak solder (reflow) temperatures. In the event that a part has multiple moisture sensitivity ratings, only the lowest level per JEDEC standards is shown. Refer to the shipping label for the actual reflow temperature that will be used to mount the part to the printed circuit board.

<sup>(6)</sup> **Part marking:** There may be an additional marking, which relates to the logo, the lot trace code information, or the environmental category of the part.

Multiple part markings will be inside parentheses. Only one part marking contained in parentheses and separated by a "~" will appear on a part. If a line is indented then it is a continuation of the previous line and the two combined represent the entire part marking for that device.

**Important Information and Disclaimer:** The information provided on this page represents TI's knowledge and belief as of the date that it is provided. TI bases its knowledge and belief on information provided by third parties, and makes no representation or warranty as to the accuracy of such information. Efforts are underway to better integrate information from third parties. TI has taken and continues to take reasonable steps to provide representative

and accurate information but may not have conducted destructive testing or chemical analysis on incoming materials and chemicals. TI and TI suppliers consider certain information to be proprietary, and thus CAS numbers and other limited information may not be available for release.

In no event shall TI's liability arising out of such information exceed the total purchase price of the TI part(s) at issue in this document sold by TI to Customer on an annual basis.

## 重要なお知らせと免責事項

TIは、技術データと信頼性データ(データシートを含みます)、設計リソース(リファレンス デザインを含みます)、アプリケーションや設計に関する各種アドバイス、Web ツール、安全性情報、その他のリソースを、欠陥が存在する可能性のある「現状のまま」提供しており、商品性および特定目的に対する適合性の默示保証、第三者の知的財産権の非侵害保証を含むいかなる保証も、明示的または默示的にかかわらず拒否します。

これらのリソースは、TI 製品を使用する設計の経験を積んだ開発者への提供を意図したもので、(1)お客様のアプリケーションに適した TI 製品の選定、(2)お客様のアプリケーションの設計、検証、試験、(3)お客様のアプリケーションに該当する各種規格や、その他のあらゆる安全性、セキュリティ、規制、または他の要件への確実な適合に関する責任を、お客様のみが単独で負うものとします。

上記の各種リソースは、予告なく変更される可能性があります。これらのリソースは、リソースで説明されている TI 製品を使用するアプリケーションの開発の目的でのみ、TI はその使用をお客様に許諾します。これらのリソースに関して、他の目的で複製することや掲載することは禁止されています。TI や第三者の知的財産権のライセンスが付与されている訳ではありません。お客様は、これらのリソースを自身で使用した結果発生するあらゆる申し立て、損害、費用、損失、責任について、TI およびその代理人を完全に補償するものとし、TI は一切の責任を拒否します。

TI の製品は、[TI の販売条件](#)、[TI の総合的な品質ガイドライン](#)、[ti.com](#) または TI 製品などに関連して提供される他の適用条件に従い提供されます。TI がこれらのリソースを提供することは、適用される TI の保証または他の保証の放棄の拡大や変更を意味するものではありません。TI がカスタム、またはカスタマー仕様として明示的に指定していない限り、TI の製品は標準的なカタログに掲載される汎用機器です。

お客様がいかなる追加条項または代替条項を提案する場合も、TI はそれらに異議を唱え、拒否します。

Copyright © 2025, Texas Instruments Incorporated

最終更新日：2025 年 10 月