

**AMC23C10****高速応答、強化絶縁型コンパレータ、デュアル出力****1 特長**

- 広いハイサイド電源電圧範囲: 3V~27V
- ローサイド電源電圧範囲: 2.7V~5.5V
- トリップスレッショルドの誤差:  $\pm 6\text{mV}$  (最大値)
- オープンドレインおよびプッシュプル出力
- 伝搬遅延: 230 ns (標準値)
- 「高 CMTI」:
  - オープンドレイン出力: 75V/ns (最小値)
  - プッシュプル出力: 100V/ns (最小値)
- 安全関連認証:
  - DIN EN IEC 60747-17 (VDE 0884-17) に準拠した強化絶縁耐圧: 7000V<sub>PK</sub>
  - UL 1577 に準拠した絶縁耐圧: 5000V<sub>RMS</sub> (1分間)
- 拡張産業温度範囲の全体にわたって完全に仕様を規定: -40°C~+125°C

**2 アプリケーション**

- 次のゼロクロス検出および汎用監視:
  - ソリッド・ステート・リレー (SSR) とサーフィット・ブレーカ
  - ファクトリ・オートメーション / 制御
  - ビル・オートメーション
  - 家電製品
  - DC/DC コンバータ

**3 概要**

AMC23C10 は、低電圧回路から電気的に絶縁する必要がある高電圧信号のゼロクロス検出用に特に設計された、応答時間が短く高精度の絶縁型コンパレータです。そのオープンドレインおよびプッシュプル出力は、磁気干渉に対して優れた耐性を示す絶縁バリアによって入力回路から分離されています。このバリアは、VDE 0884-17 および UL1577 に従って最大 5kV<sub>RMS</sub> の強化ガルバニック絶縁を達成していることが認証されており、最大 1kV<sub>RMS</sub> の使用電圧に対応しています。

このデバイスはオープンドレインおよびプッシュプル出力を備え、伝搬遅延は 320ns 未満です。内蔵の低ドロップアウト (LDO) レギュレータは高電圧側で 3V~27V の範囲の動作電圧に対応するため、コンパレータは広い範囲の電源から電力を供給できます。ローサイドの動作電圧範囲は 2.7V~5.5V です。

AMC23C10 は 8 ピンのワイドボディ SOIC パッケージで供給され、-40°C~+125°C の拡張産業用温度範囲で動作が規定されています。

**パッケージ情報**

| 部品番号     | パッケージ <sup>(1)</sup> | パッケージ サイズ <sup>(2)</sup> |
|----------|----------------------|--------------------------|
| AMC23C10 | DWV (SOIC, 8)        | 5.85mm × 11.5mm          |

(1) 利用可能なすべてのパッケージについては、データシートの末尾にある注文情報を参照してください。

(2) パッケージ サイズ (長さ × 幅) は公称値で、該当する場合はピンも含まれます。

**代表的なアプリケーション**

 このリソースの元の言語は英語です。翻訳は概要を便宜的に提供するもので、自動化ツール(機械翻訳)を使用していることがあります。TIでは翻訳の正確性および妥当性につきましては一切保証いたしません。実際の設計などの前には、ti.com で必ず最新の英語版をご参照くださいますようお願いいたします。

## 目次

|                    |           |                               |    |
|--------------------|-----------|-------------------------------|----|
| <b>1 特長</b>        | <b>1</b>  | 6.1 概要                        | 15 |
| <b>2 アプリケーション</b>  | <b>1</b>  | 6.2 機能ブロック図                   | 15 |
| <b>3 概要</b>        | <b>1</b>  | 6.3 機能説明                      | 16 |
| <b>4 ピン構成および機能</b> | <b>3</b>  | 6.4 デバイスの機能モード                | 21 |
| <b>5 仕様</b>        | <b>4</b>  | <b>7 アプリケーションと実装</b>          | 21 |
| 5.1 絶対最大定格         | 4         | 7.1 アプリケーション情報                | 21 |
| 5.2 ESD 定格         | 4         | 7.2 代表的なアプリケーション              | 21 |
| 5.3 推奨動作条件         | 5         | 7.3 設計のベスト プラクティス             | 24 |
| 5.4 熱に関する情報        | 5         | 7.4 電源に関する推奨事項                | 25 |
| 5.5 電力定格           | 5         | 7.5 レイアウト                     | 25 |
| 5.6 絶縁仕様 (強化絶縁)    | 6         | <b>8 デバイスおよびドキュメントのサポート</b>   | 27 |
| 5.7 安全性関連認証        | 7         | 8.1 ドキュメントのサポート               | 27 |
| 5.8 安全限界値          | 7         | 8.2 ドキュメントの更新通知を受け取る方法        | 27 |
| 5.9 電気的特性          | 8         | 8.3 サポート・リソース                 | 27 |
| 5.10 スイッチング特性      | 10        | 8.4 商標                        | 27 |
| 5.11 タイミング図        | 10        | 8.5 静電気放電に関する注意事項             | 27 |
| 5.12 絶縁特性曲線        | 11        | 8.6 用語集                       | 27 |
| 5.13 代表的特性         | 12        | <b>9 改訂履歴</b>                 | 27 |
| <b>6 詳細説明</b>      | <b>15</b> | <b>10 メカニカル、パッケージ、および注文情報</b> | 28 |

## 4 ピン構成および機能



図 4-1. DWV パッケージ、8 ピン SOIC (上面図)

表 4-1. ピン機能

| 番号 | ピン<br>名称 | 種類         | 説明                                                                |
|----|----------|------------|-------------------------------------------------------------------|
| 1  | VDD1     | ハイサイド電源    | ハイサイド電源。 <sup>(1)</sup>                                           |
| 2  | INP      | アナログ入力     | コンパレータへの非反転入力。このピンはコンパレータへの信号入力として使用します。                          |
| 3  | INN      | アナログ入力     | コンパレータへの反転入力。このピンは、コンパレータへのリファレンスまたはクワイエット入力として使用します。             |
| 4  | GND1     | ハイサイド・グランド | ハイサイド・グランド。                                                       |
| 5  | GND2     | ローサイド・グランド | ローサイド・グランド。                                                       |
| 6  | OUT1     | デジタル出力     | コンパレータのオーブン・ドレイン出力。このピンは外部プルアップ抵抗に接続するか、未使用時は未接続(フローティング)のままにします。 |
| 7  | OUT2     | デジタル出力     | コンパレータのプッシュプル出力。未使用時は未接続(フローティング)のままにします。                         |
| 8  | VDD2     | ローサイド電源    | ローサイド電源。 <sup>(1)</sup>                                           |

(1) 電源のデカップリングに関する推奨事項については、「レイアウト」セクションを参照してください。

## 5 仕様

### 5.1 絶対最大定格

(1) を参照

|          |                     | 最小値  | 最大値        | 単位 |
|----------|---------------------|------|------------|----|
| 電源電圧     | VDD1～GND1           | -0.3 | 30         | V  |
|          | VDD2～GND2           | -0.3 | 6.5        |    |
| アナログ入力電圧 | INP から GND1 へ       | -6   | 5.5        | V  |
|          | INN から GND1 へ       | -0.5 | 6.5        |    |
| デジタル出力電圧 | OUT1、OUT2 (GND2 基準) | -0.5 | VDD2 + 0.5 | V  |
| 入力電流     | 連続、電源ピンを除く任意のピン     | -10  | 10         | mA |
| 温度       | 接合部、 $T_J$          |      | 150        | °C |
|          | 保存、 $T_{stg}$       | -65  | 150        |    |

- (1) 「絶対最大定格」の範囲外の動作は、デバイスの永続的な損傷の原因となる可能性があります。絶対最大定格は、この条件、または「推奨動作条件」に示された値を超える他のいかなる条件でも、本製品が正しく動作することを暗黙的に示すものではありません。「絶対最大定格」の範囲内であっても「推奨動作条件」の範囲外で使用した場合、本デバイスは完全に機能するとは限らず、このことが本デバイスの信頼性、機能、性能に影響を及ぼし、本デバイスの寿命を縮める可能性があります。

### 5.2 ESD 定格

|             |      |                                                          | 値          | 単位 |
|-------------|------|----------------------------------------------------------|------------|----|
| $V_{(ESD)}$ | 静電放電 | 人体モデル (HBM)、ANSI/ESDA/JEDEC JS-001 準拠 <sup>(1)</sup>     | $\pm 2000$ | V  |
|             |      | デバイス帯電モデル (CDM)、ANSI/ESDA/JEDEC JS-002 準拠 <sup>(2)</sup> | $\pm 1000$ |    |

- (1) JEDEC ドキュメント JEP155 には、500V HBM であれば標準的な ESD 管理プロセスにより安全な製造が可能であると記載されています。  
 (2) JEDEC ドキュメント JEP157 には、250V CDM であれば標準的な ESD 管理プロセスにより安全な製造が可能であると記載されています。

## 5.3 推奨動作条件

動作時周辺温度範囲内 (特に記述のない限り)

|                   |             |                           | 最小値  | 公称値        | 最大値 | 単位 |
|-------------------|-------------|---------------------------|------|------------|-----|----|
| <b>電源</b>         |             |                           |      |            |     |    |
| V <sub>VDD1</sub> | ハイサイド電源電圧   | VDD1~GND1                 | 3.0  | 5          | 27  | V  |
| V <sub>VDD2</sub> | ローサイド電源電圧   | VDD2~GND2                 | 2.7  | 3.3        | 5.5 | V  |
| <b>アナログ入力</b>     |             |                           |      |            |     |    |
| V <sub>INP</sub>  | 入力電圧        | INP (GND1 基準)、VDD1 ≤ 4.3V | -1   | VDD1 - 0.3 | 4   | V  |
|                   |             | INP (GND1 基準)、VDD1 > 4.3V | -1   |            |     |    |
| V <sub>INN</sub>  | 入力電圧        | INN (GND1 基準)、VDD1 ≤ 4.3V | 0    | VDD1 - 0.3 | 4   | V  |
|                   |             | INN (GND1 基準)、VDD1 > 4.3V | 0    |            |     |    |
| <b>デジタル出力</b>     |             |                           |      |            |     |    |
|                   | デジタル出力電圧    | OUT1、OUT2 (GND2 基準)       | GND2 | VDD2       | V   |    |
|                   | シンク電流       | OUT1                      | 0    | 4          | mA  |    |
|                   | ソースまたはシンク電流 | OUT2                      | -10  | 4          | mA  |    |
| <b>温度範囲</b>       |             |                           |      |            |     |    |
| T <sub>A</sub>    | 規定周囲温度      |                           | -40  | 25         | 125 | °C |

## 5.4 熱に関する情報

| 熱評価基準 <sup>(1)</sup>  |                     | DWV (SOIC) | 単位   |
|-----------------------|---------------------|------------|------|
|                       |                     | 8 ピン       |      |
| R <sub>θJA</sub>      | 接合部から周囲への熱抵抗        | 102.8      | °C/W |
| R <sub>θJC(top)</sub> | 接合部からケース (上面) への熱抵抗 | 45.1       | °C/W |
| R <sub>θJB</sub>      | 接合部から基板への熱抵抗        | 63.0       | °C/W |
| Ψ <sub>JT</sub>       | 接合部から上面への特性パラメータ    | 14.3       | °C/W |
| Ψ <sub>JB</sub>       | 接合部から基板への特性パラメータ    | 61.1       | °C/W |
| R <sub>θJC(bot)</sub> | 接合部からケース (底面) への熱抵抗 | 該当なし       | °C/W |

(1) 従来および最新の熱評価基準の詳細については、『半導体および IC パッケージの熱評価基準』アプリケーション ノートを参照してください。

## 5.5 電力定格

| パラメータ           |                | テスト条件                  | 値  | 単位 |
|-----------------|----------------|------------------------|----|----|
| P <sub>D</sub>  | 最大消費電力 (両サイド)  | VDD1 = 25V、VDD2 = 5.5V | 95 | mW |
|                 |                | VDD1 = VDD2 = 5.5V     | 30 |    |
|                 |                | VDD1 = VDD2 = 3.6V     | 20 |    |
| P <sub>D1</sub> | 最大消費電力 (ハイサイド) | VDD1 = 25 V            | 83 | mW |
|                 |                | VDD1 = 5.5 V           | 18 |    |
|                 |                | VDD1 = 3.6 V           | 12 |    |
| P <sub>D2</sub> | 最大消費電力 (ローサイド) | VDD2 = 5.5 V           | 12 | mW |
|                 |                | VDD2 = 3.6 V           | 8  |    |

## 5.6 絶縁仕様 (強化絶縁)

動作時周辺温度範囲内 (特に記述のない限り)

| パラメータ                                                   |                                  | テスト条件                                                                                                                                                                                         | 値           | 単位               |
|---------------------------------------------------------|----------------------------------|-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|-------------|------------------|
| <b>一般</b>                                               |                                  |                                                                                                                                                                                               |             |                  |
| CLR                                                     | 外部空間距離 <sup>(1)</sup>            | 空気中での最短のピン間距離                                                                                                                                                                                 | $\geq 8.5$  | mm               |
| CPG                                                     | 外部沿面距離 <sup>(1)</sup>            | パッケージ表面に沿った最短のピン間距離                                                                                                                                                                           | $\geq 8.5$  | mm               |
| DTI                                                     | 絶縁間の距離                           | 二重絶縁の最小内部ギャップ (内部距離)                                                                                                                                                                          | $\geq 15.4$ | $\mu\text{m}$    |
| CTI                                                     | 比較トラッキング インデックス                  | DIN EN 60112 (VDE 0303-11), IEC 60112                                                                                                                                                         | $\geq 600$  | V                |
|                                                         | 材料グループ                           | IEC 60664-1 に準拠                                                                                                                                                                               | I           |                  |
|                                                         | IEC 60664-1 に準拠した過電圧カテゴリ         | 定格商用電源 $V_{\text{RMS}}$ が 600V 以下                                                                                                                                                             | I-III       |                  |
|                                                         |                                  | 定格商用電源 $V_{\text{RMS}}$ が 1000V 以下                                                                                                                                                            | I-II        |                  |
| <b>DIN EN IEC 60747-17 (VDE 0884-17) <sup>(2)</sup></b> |                                  |                                                                                                                                                                                               |             |                  |
| $V_{\text{IORM}}$                                       | 最大反復ピーク絶縁電圧                      | AC 電圧で                                                                                                                                                                                        | 1410        | $V_{\text{PK}}$  |
| $V_{\text{IOWM}}$                                       | 最大定格絶縁動作電圧                       | AC 電圧で (正弦波)                                                                                                                                                                                  | 1000        | $V_{\text{RMS}}$ |
|                                                         |                                  | DC 電圧で                                                                                                                                                                                        | 1410        | $V_{\text{DC}}$  |
| $V_{\text{IOTM}}$                                       | 最大過渡絶縁電圧                         | $V_{\text{TEST}} = V_{\text{IOTM}}, t = 60\text{s}$ (認定試験)、<br>$V_{\text{TEST}} = 1.2 \times V_{\text{IOTM}}, t = 1\text{s}$ (100% 出荷時テスト)                                                    | 7070        | $V_{\text{PK}}$  |
| $V_{\text{IMP}}$                                        | 最大インパルス電圧 <sup>(3)</sup>         | 気中でテスト、IEC 62368-1 に準拠した 1.2/50 $\mu\text{s}$ の波形                                                                                                                                             | 7700        | $V_{\text{PK}}$  |
| $V_{\text{IOSM}}$                                       | 最大サーボ絶縁電圧 <sup>(4)</sup>         | IEC 62368-1 に準拠し油中でテスト (認定試験)、<br>1.2/50 $\mu\text{s}$ の波形                                                                                                                                    | 10000       | $V_{\text{PK}}$  |
| $q_{\text{pd}}$                                         | 見掛けの電荷 <sup>(5)</sup>            | 手法 a、入力 / 出力安全性テストのサブグループ 2 および 3 の後、<br>$V_{\text{pd}(\text{ini})} = V_{\text{IOTM}}, t_{\text{ini}} = 60\text{s}, V_{\text{pd}(m)} = 1.2 \times V_{\text{IORM}}, t_m = 10\text{s}$          | $\leq 5$    | pC               |
|                                                         |                                  | 手法 a、環境テストのサブグループ 1 の後、<br>$V_{\text{pd}(\text{ini})} = V_{\text{IOTM}}, t_{\text{ini}} = 60\text{s}, V_{\text{pd}(m)} = 1.6 \times V_{\text{IORM}}, t_m = 10\text{s}$                        | $\leq 5$    |                  |
|                                                         |                                  | 手法 b1、事前条件設定 (タイプ テスト) およびルーチン テスト、<br>$V_{\text{pd}(\text{ini})} = 1.2 \times V_{\text{IOTM}}, t_{\text{ini}} = 1\text{s}, V_{\text{pd}(m)} = 1.875 \times V_{\text{IORM}}, t_m = 1\text{s}$ | $\leq 5$    |                  |
|                                                         |                                  | 手法 b2、ルーチン テスト (100% 出荷時) <sup>(7)</sup><br>$V_{\text{pd}(\text{ini})} = V_{\text{pd}(m)} = 1.2 \times V_{\text{IOTM}}, t_{\text{ini}} = t_m = 1\text{s}$                                     | $\leq 5$    |                  |
| $C_{\text{IO}}$                                         | バリア容量、<br>入力から出力へ <sup>(6)</sup> | $V_{\text{IO}} = 0.5V_{\text{PP}}$ (1MHz 時)                                                                                                                                                   | $\cong 1.5$ | pF               |
| $R_{\text{IO}}$                                         | 絶縁抵抗、<br>入力から出力へ <sup>(6)</sup>  | $V_{\text{IO}} = 500\text{V}$ ( $T_A = 25^\circ\text{C}$ 時)                                                                                                                                   | $> 10^{12}$ | $\Omega$         |
|                                                         |                                  | $V_{\text{IO}} = 500\text{V}$ ( $100^\circ\text{C} \leq T_A \leq 125^\circ\text{C}$ 時)                                                                                                        | $> 10^{11}$ |                  |
|                                                         |                                  | $V_{\text{IO}} = 500\text{V}$ ( $T_S = 150^\circ\text{C}$ 時)                                                                                                                                  | $> 10^9$    |                  |
|                                                         | 汚染度                              |                                                                                                                                                                                               | 2           |                  |
|                                                         | 耐候性カテゴリ                          |                                                                                                                                                                                               | 55/125/21   |                  |
| <b>UL1577</b>                                           |                                  |                                                                                                                                                                                               |             |                  |
| $V_{\text{ISO}}$                                        | 絶縁耐圧                             | $V_{\text{TEST}} = V_{\text{ISO}}, t = 60\text{s}$ (認定試験)、<br>$V_{\text{TEST}} = 1.2 \times V_{\text{ISO}}, t = 1\text{s}$ (100% 出荷時テスト)                                                      | 5000        | $V_{\text{RMS}}$ |

- (1) アプリケーションに固有の機器の絶縁規格に従って沿面距離および空間距離の要件を適用します。基板設計では、沿面距離および空間距離を維持し、プリント基板 (PCB) のアイソレータの取り付けパッドによりこの距離が短くならないよう注意が必要です。特定の場合には、PCB 上の沿面距離と空間距離は等しくなります。これらの規格値を増やすため、PCB 上にグループやリブを挿入するなどの技法が使用されます。
- (2) この絶縁素子は、安全定格内の安全な電気的絶縁のみに適しています。安全定格への準拠は、適切な保護回路によって保証する必要があります。
- (3) テストは、パッケージのサーボ耐性を判定するため、空気中で実行されます。
- (4) テストは、絶縁バリアの固有サーボ耐性を判定するため、油中で実行されます。
- (5) 見掛けの放電電荷とは、部分放電 (pd) により発生する放電です。
- (6) バリアのそれぞれの側にあるすべてのピンは互いに接続され、実質的に 2 ピンのデバイスになります。
- (7) 正式運用環境では、手法 b1 または b2 のいずれかが使用されます。

## 5.7 安全性関連認証

| VDE                                                                                                                                                 | UL                                                                   |
|-----------------------------------------------------------------------------------------------------------------------------------------------------|----------------------------------------------------------------------|
| DIN EN IEC 60747-17 (VDE 0884-17),<br>EN IEC 60747-17,<br>DIN EN IEC 62368-1 (VDE 0868-1),<br>EN IEC 62368-1,<br>IEC 62368-1 条項:5.4.3、5.4.4.4、5.4.9 | 1577 component および<br>CSA component acceptance NO 5 programs により承認済み |
| 強化絶縁                                                                                                                                                | 単一保護                                                                 |
| 認証書番号:40040142                                                                                                                                      | ファイル番号:E181974                                                       |

## 5.8 安全限界値

安全限界値<sup>(1)</sup>の目的は、入力または出力回路の故障による絶縁バリアの損傷の可能性を最小限に抑えることです。I/O 回路の故障により、グランドあるいは電源との抵抗が低くなることがあります。電流制限がないと、チップがオーバーヒートして絶縁バリアが破壊されるほどの大電力が消費され、ひいてはシステムの 2 次故障に到る可能性があります。

| パラメータ | テスト条件                                                                                                                                           | 最小値 | 標準値 | 最大値  | 単位 |
|-------|-------------------------------------------------------------------------------------------------------------------------------------------------|-----|-----|------|----|
| $I_S$ | $R_{\theta JA} = 102.8^{\circ}\text{C}/\text{W}$ ,<br>$VDD1 = VDD2 = 5.5\text{V}$ ,<br>$T_J = 150^{\circ}\text{C}$ , $T_A = 25^{\circ}\text{C}$ |     |     | 220  | mA |
|       | $R_{\theta JA} = 102.8^{\circ}\text{C}/\text{W}$ ,<br>$VDD1 = VDD2 = 3.6\text{V}$ ,<br>$T_J = 150^{\circ}\text{C}$ , $T_A = 25^{\circ}\text{C}$ |     |     | 340  |    |
| $P_S$ | $R_{\theta JA} = 102.8^{\circ}\text{C}/\text{W}$ ,<br>$T_J = 150^{\circ}\text{C}$ , $T_A = 25^{\circ}\text{C}$                                  |     |     | 1220 | mW |
| $T_S$ | 最高安全温度                                                                                                                                          |     |     | 150  | °C |

- (1) 最高安全温度  $T_S$  は、本デバイスに規定された最大接合部温度  $T_J$  と同じ値です。 $I_S$  および  $P_S$  パラメータはそれぞれ安全電流と安全電力を表します。

$I_S$  と  $P_S$  の上限値を超えないようにします。これらの制限値は周囲温度  $T_A$  によって変化します。

「熱に関する情報」の表にある、接合部から外気への熱抵抗  $R_{\theta JA}$  は、リード付き表面実装パッケージ用の高誘電率テスト基板に実装されたデバイスのものです。これらの式を使って各パラメータの値を計算します。

$T_J = T_A + R_{\theta JA} \times P$ 、ここで  $P$  は本デバイスで消費される電力です。

$T_{J(max)} = T_S = T_A + R_{\theta JA} \times P_S$ 、ここで  $T_{J(max)}$  は最大接合部温度です。

$P_S = I_S \times AVDD_{max} + I_S \times DVDD_{max}$ 、ここで  $AVDD_{max}$  は最大ハイサイド電圧、 $DVDD_{max}$  はコントローラ側の最大電源電圧です。

## 5.9 電気的特性

最小値と最大値の仕様には  $T_A = -40^\circ\text{C} \sim 125^\circ\text{C}$ 、 $V_{DD1} = 3.0\text{V} \sim 27\text{V}$ 、 $V_{DD2} = 2.7\text{V} \sim 5.5\text{V}$ 、 $\text{INN} = \text{GND1}$ 、 $V_{INP} = -1\text{V} \sim 4\text{V}^{(3)}$  が適用されます。標準値の仕様は  $T_A = 25^\circ\text{C}$ 、 $V_{DD1} = 5\text{V}$ 、 $V_{DD2} = 3.3\text{V}$ 、 $\text{INN} = \text{GND1}$  でのものです (特に記述のない限り)。

| パラメータ         | テスト条件               | 最小値                                                                                               | 標準値                      | 最大値       | 単位               |
|---------------|---------------------|---------------------------------------------------------------------------------------------------|--------------------------|-----------|------------------|
| <b>アナログ入力</b> |                     |                                                                                                   |                          |           |                  |
| $R_{IN}$      | 入力抵抗                | $\text{INP}, \text{INN}$ ピン、 $0 \leq V_{IN} \leq 4\text{V}$                                       |                          | 1         | $\text{G}\Omega$ |
| $I_{BIAS}$    | 入力バイアス電流            | $\text{INP}$ ピン、 $0 \leq V_{IN} \leq 4\text{V}^{(2)}$                                             |                          | 0.1       | 25               |
|               |                     | $\text{INP}$ ピン、 $-400\text{mV} \leq V_{IN} \leq 0\text{V}^{(3)}$                                 | -310                     | -0.5      | nA               |
|               |                     | $\text{INP}$ ピン、 $-1\text{V} \leq V_{IN} < -400\text{mV}^{(4)}$                                   | -80                      | -40       | -10              |
|               |                     | $\text{INN}$ ピン、 $0 \leq V_{IN} \leq 4\text{V}^{(2)}$                                             |                          | 0.5       | 12               |
| $C_{IN}$      | 入力容量                | $\text{INP}, \text{INN}$ ピン                                                                       |                          | 4         | pF               |
| <b>コンバレータ</b> |                     |                                                                                                   |                          |           |                  |
| $V_{IT+}$     | 正方向のトリップ スレッショルド    |                                                                                                   | $V_{INN} + V_{HYS}/2$    |           | mV               |
| $V_{IT-}$     | 負方向のトリップ スレッショルド    |                                                                                                   | $V_{INN} - V_{HYS}/2$    |           | mV               |
|               | トリップ スレッショルドの誤差     | $(V_{IT+} - V_{INN} - V_{HYS}/2), V_{HYS} = 25\text{mV}, \text{INN} = \text{GND1}, V_{INP}$ 立ち上がり | -6                       | 6         | mV               |
|               |                     | $(V_{IT-} - V_{INN} + V_{HYS}/2), V_{HYS} = 25\text{mV}, \text{INN} = \text{GND1}, V_{INP}$ 立ち下がり | -6                       | 6         |                  |
| $V_{HYS}$     | トリップ スレッショルドのヒステリシス | $(V_{IT+} - V_{IT-})$                                                                             |                          | 25        | mV               |
| <b>デジタル出力</b> |                     |                                                                                                   |                          |           |                  |
| $V_{OL}$      | Low レベル出力電圧         | $I_{SINK} = 4\text{mA}$                                                                           |                          | 80        | 250              |
| $V_{OH}$      | High レベル出力電圧        | $I_{SOURCE} = 4\text{mA}$ (プッシュプル出力のみ)                                                            | $V_{DD2} - 175\text{mV}$ | $V_{DD2}$ | V                |
| $I_{LKG}$     | オープンドレイン出力リーク電流     | $V_{DD2} = 5\text{V}, V_{OUT} = 5\text{V}$                                                        |                          | 5         | 100              |
| CMTI          | 同相過渡耐性              | $ V_{INP} - V_{INN}  \geq 25\text{mV}$ 、プッシュプル出力                                                  | 100                      | 150       | V/ns             |
|               |                     | $ V_{INP} - V_{INN}  \geq 25\text{mV}$ 、オープンドレイン出力、 $R_{PULLUP} = 10\text{k}\Omega$               | 75                       | 150       |                  |

## 5.9 電気的特性 (続き)

最小値と最大値の仕様には  $T_A = -40^\circ\text{C} \sim 125^\circ\text{C}$ 、 $\text{VDD1} = 3.0\text{V} \sim 27\text{V}$ 、 $\text{VDD2} = 2.7\text{V} \sim 5.5\text{V}$ 、 $\text{INN} = \text{GND1}$ 、 $\text{V}_{\text{INP}} = -1\text{V} \sim 4\text{V}$ <sup>(3)</sup> が適用されます。標準値の仕様は  $T_A = 25^\circ\text{C}$ 、 $\text{VDD1} = 5\text{V}$ 、 $\text{VDD2} = 3.3\text{V}$ 、 $\text{INN} = \text{GND1}$  でのものです (特に記述のない限り)。

| パラメータ                      | テスト条件                           | 最小値                  | 標準値 | 最大値 | 単位 |
|----------------------------|---------------------------------|----------------------|-----|-----|----|
| <b>電源</b>                  |                                 |                      |     |     |    |
| $\text{VDD1}_{\text{UV}}$  | $\text{VDD1}$ 低電圧検出スレッショルド      | $\text{VDD1}$ の立ち上がり |     | 3   | V  |
|                            |                                 | $\text{VDD1}$ の立ち下がり |     | 2.9 |    |
| $\text{VDD1}_{\text{POR}}$ | $\text{VDD1}$ パワーオンリセット スレッショルド | $\text{VDD1}$ の立ち下がり |     | 2.3 | V  |
| $\text{VDD2}_{\text{UV}}$  | $\text{VDD2}$ 低電圧検出スレッショルド      | $\text{VDD2}$ の立ち上がり |     | 2.7 | V  |
|                            |                                 | $\text{VDD2}$ の立ち下がり |     | 2.1 |    |
| $I_{\text{DD1}}$           | ハイサイド電源電流                       |                      | 2.6 | 3.6 | mA |
| $I_{\text{DD2}}$           | ローサイド電源電流                       |                      | 1.8 | 2.2 | mA |

(1) しかし、「推奨動作条件」の表に規定された最大入力電圧を超えないようにします。

(2) 標準値は、 $\text{V}_{\text{IN}} = 0.4\text{V}$  で測定されます。

(3) 標準値は、 $\text{V}_{\text{IN}} = -400\text{mV}$  で測定されます。

(4) 標準値は、 $\text{V}_{\text{IN}} = 1\text{V}$  で測定されます。

## 5.10 スイッチング特性

動作時周辺温度範囲内 (特に記述のない限り)

| パラメータ             | テスト条件                                                                                                | 最小値 | 標準値 | 最大値 | 単位 |
|-------------------|------------------------------------------------------------------------------------------------------|-----|-----|-----|----|
| <b>プッシュプル出力</b>   |                                                                                                      |     |     |     |    |
| $t_{pH}$          | 伝搬遅延時間、 $ V_{INP} $ 立ち上がり<br>$VDD2 = 3.3V$ 、 $INN = GND1$ 、<br>$V_{OVERDRIVE} = 50mV$ 、 $C_L = 15pF$ | 230 | 320 | ns  |    |
| $t_{pL}$          | 伝搬遅延時間、 $ V_{INP} $ 立ち下がり<br>$VDD2 = 3.3V$ 、 $INN = GND1$ 、<br>$V_{OVERDRIVE} = 50mV$ 、 $C_L = 15pF$ | 230 | 320 | ns  |    |
| $t_r$             | 出力信号の立ち上がり時間<br>$VDD2 = 3.3V$ 、 $C_L = 15pF$                                                         | 2   | ns  | ns  |    |
| $t_f$             | 出力信号の立ち下がり時間<br>$VDD2 = 3.3V$ 、 $C_L = 15pF$                                                         | 2   | ns  | ns  |    |
| <b>オープンドレイン出力</b> |                                                                                                      |     |     |     |    |
| $t_{pH}$          | 伝搬遅延時間、 $ V_{INP} $ 立ち上がり<br>$VDD2 = 3.3V$ 、 $INN = GND1$ 、<br>$V_{OVERDRIVE} = 50mV$ 、 $C_L = 15pF$ | 230 | 320 | ns  |    |
| $t_{pL}$          | 伝搬遅延時間、 $ V_{INP} $ 立ち下がり<br>$VDD2 = 3.3V$ 、 $INN = GND1$ 、<br>$V_{OVERDRIVE} = 50mV$ 、 $C_L = 15pF$ | 230 | 320 | ns  |    |
| $t_f$             | 出力信号の立ち下がり時間<br>$R_{PULLUP} = 4.7k\Omega$ 、 $C_L = 15pF$                                             | 2   | ns  | ns  |    |
| <b>起動タイミング</b>    |                                                                                                      |     |     |     |    |
| $t_{LS, STA}$     | ローサイド起動時間<br>$2.7V$ への $VDD2$ のステップ、 $VDD1 \geq 3.0V$                                                | 40  | μs  |     |    |
| $t_{HS, STA}$     | ハイサイド起動時間<br>$3.0V$ への $VDD1$ のステップ、 $VDD2 \geq 2.7V$                                                | 45  | μs  |     |    |
| $t_{HS, BLK}$     | ハイサイドのブランкиング時間                                                                                      | 200 | μs  |     |    |
| $t_{HS, FLT}$     | ハイサイド フォルト検出遅延時間                                                                                     | 100 | μs  |     |    |

## 5.11 タイミング図



図 5-1. 立ち上がり、立ち下がり、遅延時間の定義



図 5-2. 動作時のタイミング図

## 5.12 絶縁特性曲線



## 5.13 代表的特性

VDD1 = 5V, VDD2 = 3.3V のとき (特に記述のない限り)



図 5-6. トリップスレッショルドと電源電圧との関係



図 5-7. トリップスレッショルドと温度との関係



図 5-8. トリップスレッショルド誤差と電源電圧との関係



図 5-9. トリップスレッショルド誤差と温度との関係



図 5-10. トリップスレッショルドのヒステリシスと電源電圧との関係



図 5-11. トリップスレッショルドのヒステリシスと温度との関係

## 5.13 代表的特性 (続き)

VDD1 = 5V、VDD2 = 3.3V のとき (特に記述のない限り)



図 5-12. 伝搬遅延とオーバードライブとの関係



図 5-13. 伝搬遅延と温度との関係



図 5-14. INP の入力バイアス電流と入力電圧との関係



図 5-15. INP の入力バイアス電流と温度との関係



図 5-16. INN の入力バイアス電流と入力電圧との関係



図 5-17. INN の入力バイアス電流と温度との関係

### 5.13 代表的特性 (続き)

VDD1 = 5V、VDD2 = 3.3V のとき (特に記述のない限り)



図 5-18. ハイサイド電源電流と電源電圧との関係



図 5-19. ハイサイド電源電流と温度との関係



図 5-20. ローサイド電源電流と電源電圧との関係



図 5-21. ローサイド電源電流と温度との関係

## 6 詳細説明

### 6.1 概要

AMC23C10 は、低電圧回路からガルバニック絶縁する必要がある高電圧信号をゼロクロス検出するために特に設計された、オープンドレインおよびプッシュプル出力付き絶縁型コンパレータです。本コンパレータは、通常 0V であるリファレンス電圧 ( $V_{INN}$ ) ( $INN$  は  $GND1$  に短絡しています) と入力電圧 ( $V_{INP}$ ) を比較します。オープンドレイン出力は、 $V_{INP}$  が  $V_{INN}$  を上回るとアクティブに Low になり、 $V_{INP}$  が  $V_{INN}$  レベルを下回るとハイインピーダンス (Hi-Z) に戻ります。プッシュプル出力は、 $V_{INP}$  が  $V_{INN}$  を上回るとアクティブに High になり、 $V_{INP}$  が  $V_{INN}$  を下回るとアクティブに Low になります。コンパレータには、 $V_{INN}$ を中心とするヒステリシス ( $V_{HYS}$ ) が組み込まれています。

本デバイスの高電圧側と低電圧側の間のガルバニック絶縁は、 $\text{SiO}_2$  ベースの強化容量性絶縁バリア越しにコンパレータの状態を送信することで実現されます。この絶縁バリアは、『ISO72x デジタル アイソレータの磁界耐性』アプリケーションレポートに記載されているように、高水準の磁界耐性をサポートします。絶縁バリア越しにデータを送信するために AMC23C10 が採用しているデジタル変調方式と、絶縁バリアの特性自体により、優れた信頼性と同相過渡耐性が得られます。

### 6.2 機能ブロック図



## 6.3 機能説明

### 6.3.1 アナログ入力

$V_{INN}$  にヒステリシス電圧 ( $V_{HYS}$ ) の  $1/2$  を加えた値として定義される  $V_{IT+}$  スレッショルドを入力電圧 ( $V_{INP}$ ) が上回ると、コンパレータはトリップします。 $V_{INN}$  からヒステリシス電圧の  $1/2$  を引いた値と等しい  $V_{IT-}$  スレッショルドを  $V_{INP}$  が下回ると、コンパレータはリリースされます。

ヒステリシスとスイッチング スレッショルドとの関係を表すタイミング図を、図 6-1 に示します。



図 6-1. スイッチング スレッショルドとヒステリシス

### 6.3.2 絶縁チャネルの信号伝送

AMC23C10 は、 $\text{SiO}_2$  ベースの絶縁バリア越しにコンパレータの出力状態を送信するため、図 6-2 に示すオン / オフ キーリング (OOK) 変調方式を採用しています。「機能ブロック図」に示す送信ドライバ (TX) は、デジタル 1 を表すために内部で生成された高周波キャリアを絶縁バリア越しに送信します。デジタル 0 を表す信号は送りません。

絶縁バリアの反対側のレシーバ (RX) は信号を回復および復調し、オープンドレイン出力バッファを駆動するロジックにデータを提供します。AMC23C10 の送信チャネルは、同相過渡耐性 (CMTI) を最大限に高め、高周波キャリアと RX/TX バッファのスイッチングに起因する放射妨害波を最小限に抑えるように最適化されています。



図 6-2. OOK ベースの変調方式

### 6.3.3 デジタル出力

AMC23C10 はオープンドレイン出力とプッシュプル出力を備えています。オープンドレイン出力は、 $V_{\text{INP}}$  が  $V_{\text{INN}}$  を上回るとアクティブに Low になり、 $V_{\text{INP}}$  が  $V_{\text{INN}}$  レベルを下回るとハイインピーダンス (Hi-Z) に戻ります。プッシュプル出力は、 $V_{\text{INP}}$  が  $V_{\text{INN}}$  を上回るとアクティブに High になり、 $V_{\text{INP}}$  が  $V_{\text{INN}}$  を下回るとアクティブに Low になります。コンパレタには、 $V_{\text{INN}}$  を中心とするヒステリシス ( $V_{\text{HYS}}$ ) が組み込まれています (図 6-1 を参照)。

オープンドレイン出力には、VDD2 電源に対してダイオードが接続されています (「機能ブロック図」を参照)。これは、OUT1 ピンに大電流が流れ込み始めない限り、VDD2 電源電圧より 500mV を超えて出力されないことを意味しています。特に VDD2 が GND2 レベルである場合、オープンドレイン出力は、グランドより 1 ダイオード分高い電圧にクランプされます。この動作を、図 6-3 から図 6-8 までの、灰色の網掛けで示します。

システムレベルでは、オープンドレイン信号ラインの CMTI 性能はプルアップ抵抗の値によって異なります。高いスルーレート ( $dV/dt$  が高い) の同相過渡イベント中、プリント基板 (PCB) のハイサイドとローサイドの間の寄生容量結合により、オープンドレイン信号ラインが Low にされることがあります。寄生結合が信号レベルに及ぼす影響は、プルアップ強度の関数であり、プルアップ抵抗の値が小さいほど CMTI の性能が向上します。AMC23C10 は、比較的弱いプルアップ抵抗値  $10\text{k}\Omega$  で特性付けされており、 $4.7\text{k}\Omega$  以下のプルアップ抵抗を使用する標準的なアプリケーションで、規定の CMTI 性能を確実に満たすことができます。

### 6.3.4 パワーアップ動作とパワーダウン動作

ローサイド電源 (VDD2) がオンになると、オープンドレイン出力はハイインピーダンス (Hi-Z) 状態で起動します。起動後、ハイサイドがまだ機能していない場合、出力はアクティブに Low になります。図 6-3 に示すように、この状態は、ローサイドの起動時間とハイサイドのフォルト検出遅延時間の和 ( $t_{LS, STA} + t_{HS, FLT}$ ) の後で発生します。同様に、通常動作中にハイサイドのフォルト検出遅延時間より長い間、ハイサイド電源が低電圧スレッショルド (VDD1<sub>UV</sub>) を下回ると、オープンドレイン出力は Low になります (図 6-6 を参照)。この遅延により、ハイサイド電源を喪失してもシステムは確実にシャットダウンできます。

AMC23C10 のプッシュパルス出力 (OUT2) はオープンドレイン出力 (OUT1) と同様に動作しますが、逆極性です。

起動中にコンパレータの出力が意図せず切り替わることを防止するため、コンパレータのハイサイドとローサイドとの間での通信開始は、ハイサイドのブランディング時間 ( $t_{HS, BLK}$ 、高電圧側に実装された時定数)だけ遅延します。

図 6-3 から図 6-8 までに、代表的な起動および停止のシナリオを示します。

図 6-3 では、ローサイド電源 (VDD2) がオンになりますが、ハイサイド電源 (VDD1) はオフのままで。OUT1 は Hi-Z 状態で起動し、OUT2 は Low になります。 $t_{HS, FLT}$  後、OUT1 は Low に、OUT2 は High になり、ハイサイド電源喪失フォルトを示します。

図 6-4 では、ローサイド電源 (VDD2) がオンになった後しばらくして、ハイサイド電源 (VDD1) がオンになります。OUT1 は最初は Low 状態で、OUT2 は High 状態です (ケース (1) を参照)。ハイサイド電源が有効になった後、本デバイスが通常動作となり、出力がコンパレータの現在の状態を反映するまでに、 $t_{HS, STA} + t_{HS, BLK}$  の時間が経過します。



図 6-3. VDD2 がオンになり、VDD1 はオフのまま



図 6-4. VDD2 がオンで、VDD1 がオンになる  
(遅延時間が長い)

図 6-5 では、ローサイド電源 (VDD2) がオンになった後で、わずかに遅れてハイサイド電源 (VDD1) がオンになります。最初は OUT1 は Hi-Z 状態、OUT2 は Low です。ハイサイド フォルト検出遅延 ( $t_{HS, FLT}$ ) はハイサイドのブランディング時間 ( $t_{HS, BLK}$ ) より短いため、 $t_{HS, FLT}$  の後で OUT1 は Low、OUT2 は High になり、ハイサイドがまだ動作していないことを示します。ハイサイドのブランディング時間 ( $t_{HS, BLK}$ ) が経過した後で、本デバイスは通常動作になり、出力はコンパレータの現在の状態を反映します。

図 6-6 では、ハイサイド電源 (VDD1) がオフになった後で、ローサイド電源 (VDD2) がオフになります。ハイサイド フォルト検出遅延時間 ( $t_{HS, FLT}$ ) の後で、OUT1 は Low、OUT2 は High になります。VDD2 が VDD2<sub>UV</sub> スレッショルドを下回るとすぐに、OUT1 は Hi-Z 状態になり、OUT2 は Low になります。



図 6-5. VDD2 がオンになってから VDD1 がオンになる  
(遅延時間が短い)



図 6-6. VDD1 がオフになってから VDD2 がオフになる  
(遅延時間が短い)

図 6-7 では、ハイサイドが完全に起動した後で、ローサイド電源 (VDD2) がオンになります (VDD1 と VDD2 の間の遅延は ( $t_{HS, STA} + t_{HS, BLK}$ ) より大きい)。OUT1 は Hi-Z 状態で起動し、OUT2 は Low 状態で起動します。ローサイドの起動時間 ( $t_{LS, STA}$ ) の後で、デバイスは通常動作になります。

図 6-8 では、ローサイド電源 (VDD2) がオフになってから、ハイサイド電源 (VDD1) がオフになります。VDD2 が  $VDD2_{UV}$  スレッショルドを下回るとすぐに、OUT1 は Hi-Z 状態になり、OUT2 は Low になります。



図 6-7. VDD1 がオンになってから VDD2 がオンになる  
(遅延時間が長い)



図 6-8. VDD2 がオフになってから VDD1 がオフになる

### 6.3.5 VDD1 のブラウンアウトおよび電源喪失時の動作

ブラウンアウトとは、仕様で規定された動作電圧範囲よりも VDD1 電源電圧が低下したが、そのデバイスは機能し続けている状態を指します。電源喪失とは、そのデバイスが機能を停止するレベルを VDD1 電源電圧が下回った状態を指します。その持続時間と電圧レベルに応じて、ブラウンアウト状態はそのデバイスの出力で観測される場合とされない場合があります。電源喪失状態は、絶縁型コンパレータの出力で常に通知されます。

図 6-9～図 6-11 に、代表的なブラウンアウトおよび電源喪失シナリオを示します。

図 6-9 では、VDD1 は低電圧検出閾値電圧 (VDD1<sub>UV</sub>) 未満に低下しますが、1 次側フォルト検出遅延時間 ( $t_{HS,FLT}$ ) が経過する前に復帰しています。ブラウンアウトイベントは、コンパレータの出力には影響しません。

図 6-10 では、1 次側フォルト検出の遅延時間 ( $t_{HS,FLT}$ ) より長い間、VDD1 が低電圧検出閾値電圧 (VDD1<sub>UV</sub>) を下回っています。このブラウンアウト状態はフォルトとして検出され、 $t_{HS,FLT}$  に等しい遅延の後、OUT1 は LOW に駆動され、OUT2 は HIGH に駆動されます。VDD1<sub>UV</sub> 閾値電圧より高い電圧に VDD1 が回復するとすぐに、本デバイスは通常動作に復帰します。



図 6-9. VDD1 の短いブラウンアウトイベントに対する出力応答



図 6-10. VDD1 の長いブラウンアウトイベントに対する出力応答

図 6-11 では、VDD1 がパワーオンリセット (POR) 閾値電圧 (VDD1<sub>POR</sub>) 未満に低下しています。この電源喪失状態はフォルトとして検出され、 $t_{HS,FLT}$  に等しい遅延の後、OUT1 は LOW に駆動され、OUT2 は HIGH に駆動されます。VDD1<sub>UV</sub> 閾値電圧より高い電圧に VDD1 が回復すると、 $t_{HS,STA} + t_{HS,BLK}$  に等しい遅延の後、本デバイスは通常動作に復帰します。



図 6-11. VDD1 の電源喪失イベントに対する出力応答

## 6.4 デバイスの機能モード

AMC23C10 デバイスは、[推奨動作条件](#)の表に規定された電源 (VDD1, VDD2) を使うことで機能します。

## 7 アプリケーションと実装

### 注

以下のアプリケーション情報は、TI の製品仕様に含まれるものではなく、TI ではその正確性または完全性を保証いたしません。個々の目的に対する製品の適合性については、お客様の責任で判断していただくことになります。お客様は自身の設計実装を検証しテストすることで、システムの機能を確認する必要があります。

### 7.1 アプリケーション情報

AMC23C10 は応答時間が短く、同相過渡耐性 (CMTI) が高く、強化絶縁バリアが組み込まれており、過酷でノイズの多い環境の高電圧アプリケーションで、高速かつ高い信頼性で比較機能を実行するように設計されています。

### 7.2 代表的なアプリケーション

#### 7.2.1 電圧のゼロクロス検出

AC 電源スイッチング・アプリケーションでは、AC ライン電圧のゼロクロス時にロード・スイッチを閉じることで、ターンオン時の突入電流を最小限に抑えます。TPSI3050-Q1 デバイスをベースとするソリッド・ステート・リレーの実装を、図 7-1 に示します。TPSI3050-Q1 は、10V のゲート電源を内蔵した絶縁スイッチ・ドライバです。TPSI3050-Q1 の EN ピンが High に駆動されると、2 つの外部、BTB、N タイプのフィールド・エフェクト・トランジスタ (NMOS) パワー・スイッチがオンになります。EN ピンが Low のときはオフになります。このアプリケーションでは、AMC23C10 を使用して AC ライン電圧のゼロクロスを検出し、EN 信号を TPSI3050-Q1 にゲートします。AMC23C10 のハイサイドは、TPSI3050-Q1 の内蔵 10V ゲート・ドライブ電源から電力を供給されるため、ハイサイド用に個別の電源は必要ありません。



図 7-1. AMC23C10 によるソリッド・ステート・リレー (SSR) での AC 電圧のゼロクロス検出

AC ライン電圧は R5 および 2 つの小信号のアンチ・パラレル・ダイオードによってクランプされ、AMC23C10 の入力電圧を制限します。AC ライン電圧のゼロクロス付近では、いずれのダイオードも導通せず、INP ピンの電圧は AC ライン電圧と等しくなります。図 7-2 に示すように、OUT1 (オープン・ドレイン出力) は、立ち上がりのゼロクロス・イベント時は High から Low、立ち下がりのゼロクロス・イベント時は Low から High に切り替わります。OUT2 (プッシュ・プル出力) は逆極性

でトグルし、デイスクリート・ロジック・ブロックまたはマイクロコントローラで使用し、TPSI3050-Q1 の EN 信号をゲートできます。



図 7-2. 電圧ゼロクロスの検出回路で使用される AMC23C10 の出力

### 7.2.2 設計要件

表 7-1 に、図 7-1 のアプリケーション例のパラメーター一覧を示します。

表 7-1. 設計要件

| パラメータ                    | 値                             |
|--------------------------|-------------------------------|
| AC ライン電圧                 | 230V <sub>RMS</sub> ±10%、50Hz |
| ハイサイド電源電圧                | 3V～27V                        |
| ローサイド電源電圧                | 3.3V または 5V                   |
| INP での最大入力電圧             | ±1V                           |
| INP での最小電圧スイング           | ±100mV                        |
| ユニット抵抗あたりの最大動作電圧 (R5)    | 75V                           |
| シャント抵抗 R5 を流れる最大電流       | ±150μA                        |
| 150μA で D1、D2 の順方向バイアス電圧 | 200mV～500mV                   |
| 逆バイアスのダイオード容量            | 3pF 未満                        |

### 7.2.3 詳細な設計手順

シャント抵抗 R5 の値は、最大ピーク入力電圧  $230V_{RMS} \times 1.1 \times \sqrt{2} = 360V_{PK}$ 、および最大許容電流  $150\mu A$  によって決定されます。したがって、R5 は  $360V_{PK} / 150\mu A = 2.4M\Omega$  と計算されます。R5 は、抵抗ごとの最大電圧降下を許容される 75V に制限するため、それぞれ  $480k\Omega$  の最小 5 個のユニット抵抗に分割する必要があります。E96 シリーズの最も近い値は  $487k\Omega$  なので、R5 の合計値は  $5 \times 487k\Omega = 2.43M\Omega$  です。

2 個のダイオード D1 および D2 は、順方向バイアス電圧が 200mV～500mV で、温度に応じて順方向電流  $150\mu A$  が供給されます。したがって、必要な最小電圧スイングと、INP ピンで許容される最大入力電圧の両方を満たします。

D1 および D3 の逆バイアス容量  $3pF$  (最大値) と R5 の組み合わせにより、コーナー周波数が  $22.1kHz$  未満、または遅延時間が約  $7.2\mu s$  (最大値) の入力フィルタが形成されます。ローパス・フィルタのコーナー周波数は、値の小さいコンデンサー (C6) を挿入することで低く調整できます。システムで遅延が長くなつても問題なければ、ノイズ耐性を高めるためにフィルタ容量を増やすことが推奨されます。ゼロクロス検出の合計遅延時間は、入力フィルタからの  $7.2\mu s$  と、コンパレータの伝搬遅延  $320ns$  (最大値) とを加えた値です。ゼロクロス時の AC ライン電圧のスルーレートは、 $360V_{PK} \times 2 \times \pi \times 50Hz = 113mV/\mu s$  です。したがって、ゼロクロス・スレッショルドの実効値は  $113mV/\mu s \times (7.2\mu s + 320ns) = 850mV$  です。

表 7-2 に、この設計の主要パラメータを示します。

表 7-2. ゼロクロス検出の設計例

| パラメータ              | 値                                       |
|--------------------|-----------------------------------------|
| シャント抵抗値 R5         | $2.43M\Omega$ ( $5 \times 487k\Omega$ ) |
| R5 を流れる最大電流        | $148\mu A$                              |
| スイッチング・スレッショルドの実効値 | $\pm 850mV$                             |

表 7-2. ゼロクロス検出の設計例 (続き)

| パラメータ | 値      |
|-------|--------|
| 伝搬遅延  | 8μs 未満 |

### 7.2.4 アプリケーション曲線

図 7-3 に、INN が接地している (0V) のとき、400mV<sub>PP</sub> の正弦入力波を INP ピンに印加した場合の AMC23C10 の代表的な応答を示します。入力が 0V + コンパレータのヒステリシスのレベルに交差すると、両方の出力が切り替わります。



図 7-3. 正弦入力波に対する AMC23C10 の出力応答

AMC23C10 の内蔵 LDO は、高電圧側の電源要件を大幅に緩和し、レギュレートされていないトランジスタ、チャージ ポンプ、ブートストラップ電源からデバイスに電力を供給できます。以下の図に示すように、内部 LDO は内部回路に安定した動作電圧を供給するため、2V<sub>PP</sub> 以上のリップル電圧でもトリップのスレッショルドにほぼ影響しません。



図 7-4. VDD1 リップル電圧に対するトリップ スレッショルド感度 ( $f_{RIPPLE} = 10\text{kHz}$ )

### 7.3 設計のベスト プラクティス

同相過渡イベント時にオープンドレイン信号ラインでの容量性結合の影響を最小限に抑えるため、「デジタル出力」の説明に従って、オープンドレイン出力に小さい値 (10kΩ 未満) のプルアップ抵抗を使用します。

INP ピンを信号入力として、INN ピンをコンパレータへのリファレンス電圧入力または静かな入力として使用します。コンパレータの誤トリガを防止するため、入力との接続を短く保ち、かつノイズ源からシールドします。

## 7.4 電源に関する推奨事項

AMC23C10 は、特定の起動シーケンスを必要としません。ハイサイド電源 (VDD1) は、低 ESR の  $1\mu\text{F}$  コンデンサ (C2) と並列接続された低 ESR の  $100\text{nF}$  コンデンサ (C1) でデカッピングされます。ローサイド電源 (VDD2) は、低 ESR の  $1\mu\text{F}$  コンデンサ (C4) と並列接続された低 ESR の  $100\text{nF}$  コンデンサ (C3) で同様にデカッピングされます。4 つのコンデンサ (C1, C2, C3, C4) はすべてデバイスのできるだけ近くに配置します。図 7-5 に、AMC23C10 のデカッピング回路図を示します。

VDD1 電源電圧が高い ( $> 5.5\text{V}$ ) 場合、追加のフィルタ処理のために、VDD1 電源と直列に  $10\Omega$  の抵抗 (R4) を接続します。



図 7-5. AMC23C10 のデカッピング

アプリケーションで発生する DC バイアス条件の下で、コンデンサは十分な実効容量を保つ必要があります。多層セラミックコンデンサ (MLCC) は通常、実際の使用条件における容量は、公称容量よりもはるかに小さいため、これらのコンデンサを選択する際はこの減少を考慮に入れる必要があります。この問題は、背の高い部品よりも絶縁体電界強度が高くなる薄型コンデンサで特に深刻です。信頼できるコンデンサメーカーは、部品選択を非常に簡単にする容量対 DC バイアス曲線を提供しています。

## 7.5 レイアウト

### 7.5.1 レイアウトのガイドライン

デカッピング・コンデンサの重要な配置 (AMC1303 の電源ピンと可能な限り近く)、およびデバイスに必要な他のコンポーネントの配置を示したレイアウトの推奨事項を、図 7-6 に示します。AMC23C10

### 7.5.2 レイアウト例



図 7-6. AMC23C10 の推奨レイアウト

## 8 デバイスおよびドキュメントのサポート

### 8.1 ドキュメントのサポート

#### 8.1.1 関連資料

関連資料については、以下を参照してください。

- テキサス・インスツルメンツ、『絶縁の用語集』アプリケーション レポート
- テキサス・インスツルメンツ、『半導体および IC パッケージの熱評価基準』アプリケーション レポート
- テキサス・インスツルメンツ、『ISO72x デジタル アイソレータの磁界耐性』アプリケーション レポート
- テキサス・インスツルメンツ、『TPS13050-Q1 10V ゲート電源を内蔵した車載用強化絶縁型スイッチ ドライバ』データシート
- テキサス・インスツルメンツ、「絶縁型アンプの電圧センシング Excel カリキュレータ」設計ツール

### 8.2 ドキュメントの更新通知を受け取る方法

ドキュメントの更新についての通知を受け取るには、[www.tij.co.jp](http://www.tij.co.jp) のデバイス製品フォルダを開いてください。[通知] をクリックして登録すると、変更されたすべての製品情報に関するダイジェストを毎週受け取ることができます。変更の詳細については、改訂されたドキュメントに含まれている改訂履歴をご覧ください。

### 8.3 サポート・リソース

テキサス・インスツルメンツ E2E™ サポート・フォーラムは、エンジニアが検証済みの回答と設計に関するヒントをエキスパートから迅速かつ直接得ることができる場所です。既存の回答を検索したり、独自の質問をしたりすることで、設計で必要な支援を迅速に得ることができます。

リンクされているコンテンツは、各寄稿者により「現状のまま」提供されるものです。これらはテキサス・インスツルメンツの仕様を構成するものではなく、必ずしもテキサス・インスツルメンツの見解を反映したものではありません。テキサス・インスツルメンツの使用条件を参照してください。

### 8.4 商標

テキサス・インスツルメンツ E2E™ is a trademark of Texas Instruments.

すべての商標は、それぞれの所有者に帰属します。

### 8.5 静電気放電に関する注意事項



この IC は、ESD によって破損する可能性があります。テキサス・インスツルメンツは、IC を取り扱う際には常に適切な注意を払うことをお勧めします。正しい取り扱いおよび設置手順に従わない場合、デバイスを破損するおそれがあります。

ESD による破損は、わずかな性能低下からデバイスの完全な故障まで多岐にわたります。精密な IC の場合、パラメータがわずかに変化するだけで公表されている仕様から外れる可能性があるため、破損が発生しやすくなっています。

### 8.6 用語集

テキサス・インスツルメンツ用語集 この用語集には、用語や略語の一覧および定義が記載されています。

## 9 改訂履歴

資料番号末尾の英字は改訂を表しています。その改訂履歴は英語版に準じています。

| Changes from Revision A (July 2022) to Revision B (December 2024) | Page |
|-------------------------------------------------------------------|------|
| ドキュメント全体にわたって表、図、相互参照の採番方法を更新.....                                | 1    |

| Changes from Revision * (March 2022) to Revision A (July 2022) | Page |
|----------------------------------------------------------------|------|
| ドキュメントのステータスを「事前情報」から「量産データ」に変更.....                           | 1    |

## 10 メカニカル、パッケージ、および注文情報

以降のページには、メカニカル、パッケージ、および注文に関する情報が記載されています。この情報は、指定のデバイスに対して提供されている最新のデータです。このデータは予告なく変更されることがあります。ドキュメントが改訂される場合もあります。本データシートのブラウザ版を使用されている場合は、画面左側の説明をご覧ください。

**PACKAGING INFORMATION**

| Orderable part number | Status<br>(1) | Material type<br>(2) | Package   Pins | Package qty   Carrier | RoHS<br>(3) | Lead finish/<br>Ball material<br>(4) | MSL rating/<br>Peak reflow<br>(5) | Op temp (°C) | Part marking<br>(6) |
|-----------------------|---------------|----------------------|----------------|-----------------------|-------------|--------------------------------------|-----------------------------------|--------------|---------------------|
| AMC23C10DWV           | Active        | Production           | SOIC (DWV)   8 | 64   TUBE             | Yes         | NIPDAU                               | Level-3-260C-168 HR               | -40 to 125   | MC23C10             |
| AMC23C10DWV.A         | Active        | Production           | SOIC (DWV)   8 | 64   TUBE             | Yes         | NIPDAU                               | Level-3-260C-168 HR               | -40 to 125   | MC23C10             |
| AMC23C10DWVR          | Active        | Production           | SOIC (DWV)   8 | 1000   LARGE T&R      | Yes         | NIPDAU                               | Level-3-260C-168 HR               | -40 to 125   | MC23C10             |
| AMC23C10DWVR.A        | Active        | Production           | SOIC (DWV)   8 | 1000   LARGE T&R      | Yes         | NIPDAU                               | Level-3-260C-168 HR               | -40 to 125   | MC23C10             |

<sup>(1)</sup> **Status:** For more details on status, see our [product life cycle](#).

<sup>(2)</sup> **Material type:** When designated, preproduction parts are prototypes/experimental devices, and are not yet approved or released for full production. Testing and final process, including without limitation quality assurance, reliability performance testing, and/or process qualification, may not yet be complete, and this item is subject to further changes or possible discontinuation. If available for ordering, purchases will be subject to an additional waiver at checkout, and are intended for early internal evaluation purposes only. These items are sold without warranties of any kind.

<sup>(3)</sup> **RoHS values:** Yes, No, RoHS Exempt. See the [TI RoHS Statement](#) for additional information and value definition.

<sup>(4)</sup> **Lead finish/Ball material:** Parts may have multiple material finish options. Finish options are separated by a vertical ruled line. Lead finish/Ball material values may wrap to two lines if the finish value exceeds the maximum column width.

<sup>(5)</sup> **MSL rating/Peak reflow:** The moisture sensitivity level ratings and peak solder (reflow) temperatures. In the event that a part has multiple moisture sensitivity ratings, only the lowest level per JEDEC standards is shown. Refer to the shipping label for the actual reflow temperature that will be used to mount the part to the printed circuit board.

<sup>(6)</sup> **Part marking:** There may be an additional marking, which relates to the logo, the lot trace code information, or the environmental category of the part.

Multiple part markings will be inside parentheses. Only one part marking contained in parentheses and separated by a "~" will appear on a part. If a line is indented then it is a continuation of the previous line and the two combined represent the entire part marking for that device.

**Important Information and Disclaimer:** The information provided on this page represents TI's knowledge and belief as of the date that it is provided. TI bases its knowledge and belief on information provided by third parties, and makes no representation or warranty as to the accuracy of such information. Efforts are underway to better integrate information from third parties. TI has taken and continues to take reasonable steps to provide representative and accurate information but may not have conducted destructive testing or chemical analysis on incoming materials and chemicals. TI and TI suppliers consider certain information to be proprietary, and thus CAS numbers and other limited information may not be available for release.

In no event shall TI's liability arising out of such information exceed the total purchase price of the TI part(s) at issue in this document sold by TI to Customer on an annual basis.

**OTHER QUALIFIED VERSIONS OF AMC23C10 :**

- Automotive : [AMC23C10-Q1](#)

NOTE: Qualified Version Definitions:

- Automotive - Q100 devices qualified for high-reliability automotive applications targeting zero defects

## TAPE AND REEL INFORMATION

### REEL DIMENSIONS



### TAPE DIMENSIONS



|    |                                                           |
|----|-----------------------------------------------------------|
| A0 | Dimension designed to accommodate the component width     |
| B0 | Dimension designed to accommodate the component length    |
| K0 | Dimension designed to accommodate the component thickness |
| W  | Overall width of the carrier tape                         |
| P1 | Pitch between successive cavity centers                   |

### QUADRANT ASSIGNMENTS FOR PIN 1 ORIENTATION IN TAPE



\*All dimensions are nominal

| Device       | Package Type | Package Drawing | Pins | SPQ  | Reel Diameter (mm) | Reel Width W1 (mm) | A0 (mm) | B0 (mm) | K0 (mm) | P1 (mm) | W (mm) | Pin1 Quadrant |
|--------------|--------------|-----------------|------|------|--------------------|--------------------|---------|---------|---------|---------|--------|---------------|
| AMC23C10DWVR | SOIC         | DWV             | 8    | 1000 | 330.0              | 16.4               | 12.05   | 6.15    | 3.3     | 16.0    | 16.0   | Q1            |

**TAPE AND REEL BOX DIMENSIONS**


\*All dimensions are nominal

| Device       | Package Type | Package Drawing | Pins | SPQ  | Length (mm) | Width (mm) | Height (mm) |
|--------------|--------------|-----------------|------|------|-------------|------------|-------------|
| AMC23C10DWVR | SOIC         | DWV             | 8    | 1000 | 350.0       | 350.0      | 43.0        |

**TUBE**


\*All dimensions are nominal

| Device        | Package Name | Package Type | Pins | SPQ | L (mm) | W (mm) | T ( $\mu$ m) | B (mm) |
|---------------|--------------|--------------|------|-----|--------|--------|--------------|--------|
| AMC23C10DWV   | DWV          | SOIC         | 8    | 64  | 505.46 | 13.94  | 4826         | 6.6    |
| AMC23C10DWV.A | DWV          | SOIC         | 8    | 64  | 505.46 | 13.94  | 4826         | 6.6    |

# PACKAGE OUTLINE

DWV0008A



SOIC - 2.8 mm max height

SOIC



4218796/A 09/2013

## NOTES:

1. All linear dimensions are in millimeters. Dimensions in parenthesis are for reference only. Dimensioning and tolerancing per ASME Y14.5M.
2. This drawing is subject to change without notice.
3. This dimension does not include mold flash, protrusions, or gate burrs. Mold flash, protrusions, or gate burrs shall not exceed 0.15 mm, per side.
4. This dimension does not include interlead flash. Interlead flash shall not exceed 0.25 mm, per side.

# EXAMPLE BOARD LAYOUT

DWV0008A

SOIC - 2.8 mm max height

SOIC



LAND PATTERN EXAMPLE  
9.1 mm NOMINAL CLEARANCE/CREEPAGE  
SCALE:6X



SOLDER MASK DETAILS

4218796/A 09/2013

NOTES: (continued)

5. Publication IPC-7351 may have alternate designs.
6. Solder mask tolerances between and around signal pads can vary based on board fabrication site.

# EXAMPLE STENCIL DESIGN

DWV0008A

SOIC - 2.8 mm max height

SOIC



SOLDER PASTE EXAMPLE  
BASED ON 0.125 mm THICK STENCIL  
SCALE:6X

4218796/A 09/2013

NOTES: (continued)

7. Laser cutting apertures with trapezoidal walls and rounded corners may offer better paste release. IPC-7525 may have alternate design recommendations.
8. Board assembly site may have different recommendations for stencil design.

## 重要なお知らせと免責事項

TIは、技術データと信頼性データ(データシートを含みます)、設計リソース(リファレンス デザインを含みます)、アプリケーションや設計に関する各種アドバイス、Webツール、安全性情報、その他のリソースを、欠陥が存在する可能性のある「現状のまま」提供しており、商品性および特定目的に対する適合性の默示保証、第三者の知的財産権の非侵害保証を含むいかなる保証も、明示的または默示的にかわらず拒否します。

これらのリソースは、TI 製品を使用する設計の経験を積んだ開発者への提供を意図したもので、(1)お客様のアプリケーションに適した TI 製品の選定、(2)お客様のアプリケーションの設計、検証、試験、(3)お客様のアプリケーションに該当する各種規格や、他のあらゆる安全性、セキュリティ、規制、または他の要件への確実な適合に関する責任を、お客様のみが単独で負うものとします。

上記の各種リソースは、予告なく変更される可能性があります。これらのリソースは、リソースで説明されている TI 製品を使用するアプリケーションの開発の目的でのみ、TI はその使用をお客様に許諾します。これらのリソースに関して、他の目的で複製することや掲載することは禁止されています。TI や第三者の知的財産権のライセンスが付与されている訳ではありません。お客様は、これらのリソースを自身で使用した結果発生するあらゆる申し立て、損害、費用、損失、責任について、TI およびその代理人を完全に補償するものとし、TI は一切の責任を拒否します。

TI の製品は、[TI の販売条件](#)、[TI の総合的な品質ガイドライン](#)、[ti.com](#) または TI 製品などに関連して提供される他の適用条件に従い提供されます。TI がこれらのリソースを提供することは、適用される TI の保証または他の保証の放棄の拡大や変更を意味するものではありません。TI がカスタム、またはカスタマー仕様として明示的に指定していない限り、TI の製品は標準的なカタログに掲載される汎用機器です。

お客様がいかなる追加条項または代替条項を提案する場合も、TI はそれらに異議を唱え、拒否します。

Copyright © 2026, Texas Instruments Incorporated

最終更新日：2025 年 10 月