

# LMK3C0105 リファレンスレス、5 LVC MOS 出力、プログラマブル BAW クロック ジェネレータ

## 1 特長

- 周囲温度:-40°C~85°C
- BAW 共振器を内蔵、外部リファレンスは不要
- フレキシブルな周波数生成:
  - 1.8V/2.5V/3.3V の LVC MOS 出力を 200MHz までサポート
  - デュアル フラクショナル出力分周器 (FOD)
  - 2.5MHz ~ 200MHz の最大 3 つの異なる出力周波数
    - 例: OUTA/B/C/D/E = 25MHz
    - 例: OUTA/B = 100MHz, OUTC/D = 50MHz, OUTE = 25MHz
  - OUTA ピン経由で最大 5 つの LVC MOS クロックを OUTA に生成
- 総出力周波数安定性: $\pm 25\text{ppm}$
- 2 つの機能モード:I<sup>2</sup>C または事前にプログラムされた OTP
- SSC 出力と非 SSC 出力の混合をサポート
- プログラム可能な SSC 変調深度
  - 事前プログラム済み:-0.1%、-0.25%、-0.3% および -0.5% のダウンスプレッド
  - 抵抗によるプログラミングが可能:-0.1%~3% のダウンスプレッド、または  $\pm 0.05\%$ ~ $\pm 1.5\%$  のセンター スプレッド
- 電源電圧:1.8V~3.3V
- スタートアップ時間:<5ms
- 出力スキー:50ps 未満 (同じ FOD からの出力)
- フェイルセーフ 入力および VDD ピン

## 2 アプリケーション

- 水晶振動子の代替 (最大 5 つのシングルエンド クロック)
- ASIC、FPGA、MCU のリファレンス クロック供給
- 産業用通信
- 産業用 PC
- ヒューマンマシン インターフェイス (HMI)
- 有線ネットワーク

## 3 説明

LMK3C0105 は、SSC 対応の 5 出力リファレンスレス クロック ジェネレータです。このデバイスは、テキサス・インスツルメンツ独自のバルク弾性波 (BAW) 技術に基づいており、水晶振動子や外部クロック リファレンスを用いることなく、 $\pm 25\text{ppm}$  のクロック出力を供給します。このデバイスは、5 つの SSC クロック、5 つの非 SSC クロック、または SSC クロックと非 SSC クロックのミックスを同時に供給できます。5 つの出力に対して、最大 3 つの異なる出力周波数を生成できます。各出力チャネルは、いずれかの FOD を周波数ソースとして選択し、4 つの LVC MOS クロックを生成できます。REF\_CTRL ピンは 5 番目の LVC MOS クロック出力として機能し、いずれかの FOD をソースとして選択できます。

このデバイスは、ピンや I<sup>2</sup>C インターフェイスを介して簡単に構成できます。デバイスへの電力供給には、外付けの DC/DC 回路を使用できます。電源のフィルタ処理と DC/DC 回路からの電源供給に関する詳細なガイドラインについては、「[電源に関する推奨事項](#)」を参照してください。

### パッケージ情報

| 部品番号      | パッケージ <sup>(1)</sup> | パッケージ サイズ <sup>(2)</sup> |
|-----------|----------------------|--------------------------|
| LMK3C0105 | RER (TQFN, 16)       | 3.0mm × 3.0mm            |

(1) 詳細については、[セクション 12](#) を参照してください。

(2) パッケージ サイズ (長さ × 幅) は公称値であり、該当する場合はピンも含まれます。



概略ブロック図



このリソースの元の言語は英語です。翻訳は概要を便宜的に提供するもので、自動化ツール（機械翻訳）を使用していることがあり、TI では翻訳の正確性および妥当性につきましては一切保証いたしません。実際の設計などの前には、ti.com で必ず最新の英語版をご参照くださいますようお願いいたします。

## 目次

|                                 |    |                               |    |
|---------------------------------|----|-------------------------------|----|
| <b>1 特長</b>                     | 1  | 7.5 プログラミング                   | 22 |
| <b>2 アプリケーション</b>               | 1  | <b>8 デバイスのレジスタ</b>            | 25 |
| <b>3 説明</b>                     | 1  | 8.1 レジスタマップ                   | 25 |
| <b>4 ピン構成および機能</b>              | 3  | <b>9 アプリケーションと実装</b>          | 33 |
| <b>5 仕様</b>                     | 5  | 9.1 アプリケーション情報                | 33 |
| 5.1 絶対最大定格                      | 5  | 9.2 代表的なアプリケーション              | 33 |
| 5.2 ESD 定格                      | 5  | 9.3 電源に関する推奨事項                | 36 |
| 5.3 推奨動作条件                      | 5  | 9.4 レイアウト                     | 37 |
| 5.4 熱に関する情報                     | 5  | <b>10 デバイスおよびドキュメントのサポート</b>  | 38 |
| 5.5 電気的特性                       | 6  | 10.1 ドキュメントのサポート              | 38 |
| 5.6 I <sup>2</sup> C インターフェイス仕様 | 9  | 10.2 ドキュメントの更新通知を受け取る方法       | 38 |
| <b>6 パラメータ測定情報</b>              | 10 | 10.3 サポート・リソース                | 38 |
| 6.1 出力フォーマットの構成                 | 10 | 10.4 商標                       | 38 |
| <b>7 詳細説明</b>                   | 10 | 10.5 静電気放電に関する注意事項            | 38 |
| 7.1 概要                          | 10 | 10.6 用語集                      | 38 |
| 7.2 機能ブロック図                     | 11 | <b>11 改訂履歴</b>                | 38 |
| 7.3 機能説明                        | 11 | <b>12 メカニカル、パッケージ、および注文情報</b> | 39 |
| 7.4 デバイスの機能モード                  | 16 |                               |    |

## 4 ピン構成および機能



図 4-1. LMK3C0105 16 ピン TQFN 上面図

表 4-1. ピンの機能

| ピン                            |           | タイプ <sup>(1)</sup> | 説明                                                                                                                                                                                                                                                                                           |
|-------------------------------|-----------|--------------------|----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| 名称                            | 番号        |                    |                                                                                                                                                                                                                                                                                              |
| OUTA、OUTB、<br>OUTC、OUTD       | 8、7、12、11 | O                  | LVC MOS クロック 出力。1.8V/2.5V/3.3V LVC MOS をサポート。                                                                                                                                                                                                                                                |
| REF_CTRL (OUTE)               | 15        | I/O                | 多機能ピン。パワーアップ時、このピンの状態がラッチされて、ピン 2、ピン 3、ピン 4 の機能が選択されます。パワーアップ前、I2C モードの場合は Low にし、OTP モードの場合は High にします。パワーアップ後、このピンは、追加の LVC MOS 出力 (OUTE)、アクティブ High の CLK_READY 信号 (デフォルト)、またはディスエーブルとしてプログラムできます。<br>詳細については、「 <a href="#">REF_CTRL の動作</a> 」を参照してください。<br>このピンには、880kΩ の内部プルダウン抵抗があります。 |
| OE                            | 1         | I                  | グローバル出力イネーブル。アクティブ Low. 2 ステートロジック入力ピン。<br>このピンには、内部に DGND への 75kΩ プルダウン抵抗があります。<br>詳細については、「 <a href="#">出力イネーブル</a> 」を参照してください。 <ul style="list-style-type: none"> <li>Low: 出力がイネーブルになります</li> <li>High: 出力はディセーブルされます</li> </ul>                                                          |
| I2C_ADDR                      | 2         | I                  | このピン (I2C モード) を使って、電源オン時に 4 つのオプションのいずれかから I2C アドレスを設定できます。詳細については、「 <a href="#">I2C モード</a> 」を参照してください。<br>このピンには、内部に DGND への 75kΩ プルダウン抵抗があります。 <ul style="list-style-type: none"> <li>I2C モード: このピンは、I2C アドレスを選択します。</li> </ul>                                                          |
| OTP_SEL0/SCL、<br>OTP_SEL1/SDA | 3、4       | I, I/O             | 多機能ピン。機能は、パワーアップ時に REF_CTRL (ピン 15) によって決定されます。詳細については、「 <a href="#">OTP モード</a> 」と「 <a href="#">I2C モード</a> 」を参照してください。 <ul style="list-style-type: none"> <li>I2C モード: これらのピンは、I2C クロックとデータの接続です。</li> <li>OTP モード: これらのピンは OTP ページを選択します。</li> </ul>                                      |
| VDD                           | 5、14、16   | P                  | 1.8V、2.5V、または 3.3V のデバイス電源。0.1μF コンデンサは、このピンのできるだけ近くに配置する必要があります。                                                                                                                                                                                                                            |
| VDDO_0                        | 10        | P                  | 1.8V、2.5V、または 3.3V の OUTA と OUTB 電源。VDD が 1.8V または 2.5V の場合、VDDO_0 ピンは VDD と同じ電圧でなければなりません。0.1μF コンデンサは、このピンのできるだけ近くに配置する必要があります。分割電源を使用する場合の適切な実装については、「 <a href="#">パワーアップシーケンシング</a> 」を参照してください。                                                                                          |

**表 4-1. ピンの機能 (続き)**

| ピン     |     | タイプ <sup>(1)</sup> | 説明                                                                                                                                                                               |
|--------|-----|--------------------|----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| 名称     | 番号  |                    |                                                                                                                                                                                  |
| VDDO_1 | 13  | P                  | 1.8V、2.5V、または3.3VのOUTCとOUTD電源。VDDが1.8Vまたは2.5Vの場合、VDDOピンはVDDと同じ電圧でなければなりません。0.1μFコンデンサは、このピンのできるだけ近くに配置する必要があります。分割電源を使用する場合の適切な実装については、 <a href="#">パワーアップシーケンシング</a> を参照してください。 |
| NC     | 6、9 | 該当なし               | 接続なし。ピンはGNDまたはVDDに接続するか、「絶対最大定格」に記載されている電源電圧範囲内で任意の電位に接続することができます。                                                                                                               |
| DAP    | 17  | G                  | GND                                                                                                                                                                              |

(1) I = 入力、O = 出力、I/O = 入力または出力、G = グランド、P = 電源。

## 5 仕様

### 5.1 絶対最大定格

自由気流での動作温度範囲内 (特に記述のない限り)<sup>(1)</sup>

|           |                                                      | 最小値  | 最大値                | 単位 |
|-----------|------------------------------------------------------|------|--------------------|----|
| $V_{DD}$  | デバイス電源電圧                                             | -0.3 | 3.9                | V  |
| $V_{DDO}$ | 出力電源電圧                                               | -0.3 | 3.9                | V  |
| $V_{IN}$  | ロジック入力電圧 ( $V_{DD} = V_{DDO} = -0.3V \sim 3.465V$ )  | -0.3 | 3.465              | V  |
| $V_{OUT}$ | OUTx_P ピンと OUTx_N ピンに印加される電圧 (出力が High または Low の場合)  | -0.3 | $V_{DDO\_x} + 0.3$ | V  |
|           | OUTx_P ピンと OUTx_N ピンに印加される電圧 (出力が LVCMOS トライステートの場合) | -0.3 | 1.89               | V  |
| $T_J$     | 接合部温度                                                |      | 105                | °C |

- (1) 「絶対最大定格」の範囲外の動作は、デバイスの永続的な損傷の原因となる可能性があります。「絶対最大定格」は、これらの条件において、または「推奨動作条件」に示された値を超える他のいかなる条件でも、本製品が正しく動作することを意味するものではありません。「絶対最大定格」の範囲内であっても「推奨動作条件」の範囲外で使用すると、デバイスが完全に機能しない可能性があり、デバイスの信頼性、機能、性能に影響を及ぼし、デバイスの寿命を縮める可能性があります。

### 5.2 ESD 定格

|             |      | 値                                                            | 単位    |
|-------------|------|--------------------------------------------------------------|-------|
| $V_{(ESD)}$ | 静電放電 | 人体モデル (HBM)、ANSI/ESDA/JEDEC JS-001 に準拠、すべてのピン <sup>(1)</sup> | ±2000 |
|             |      | デバイス帶電モデル (CDM)、JEDEC 仕様 JS-002 に準拠、すべてのピン <sup>(2)</sup>    |       |

- (1) JEDEC のドキュメント JEP155 に、500V HBM では標準の ESD 管理プロセスで安全な製造が可能であると規定されています。  
(2) JEDEC のドキュメント JEP157 に、250V CDM では標準の ESD 管理プロセスで安全な製造が可能であると規定されています。

### 5.3 推奨動作条件

$V_{DD} = V_{DDO} = 1.8V, 2.5V$ 、または  $3.3V \pm 5\%$ 、 $T_A = T_{A,min} \sim T_{A,max}$

|            |                                     | 最小値   | 公称値 | 最大値   | 単位 |
|------------|-------------------------------------|-------|-----|-------|----|
| $V_{DD}$   | デバイス電源電圧                            | 1.71  | 1.8 | 1.89  | V  |
|            |                                     | 2.375 | 2.5 | 2.625 | V  |
|            |                                     | 3.135 | 3.3 | 3.465 | V  |
| $V_{DDO}$  | 出力電源電圧                              | 1.71  | 1.8 | 1.89  | V  |
|            |                                     | 2.375 | 2.5 | 2.625 | V  |
|            |                                     | 3.135 | 3.3 | 3.465 | V  |
| $T_A$      | 周囲温度                                | -40   |     | 85    | °C |
| $T_J$      | 接合部温度                               | -40   |     | 105   | °C |
| $t_{ramp}$ | 電源ランプ時間。 $V_{DD} = 1.8V$            | 0.05  |     | 5     | ms |
| $t_{ramp}$ | 電源ランプ時間。 $V_{DD} = 2.5V$ または $3.3V$ | 0.05  |     | 5     | ms |

### 5.4 热に関する情報

| 熱評価基準 <sup>(1)</sup> |                     | LMK3C0105 | 単位   |
|----------------------|---------------------|-----------|------|
|                      |                     | RER (QFN) |      |
|                      |                     | 16 ピン     |      |
| $R_{\theta JA}$      | 接合部から周囲への熱抵抗        | 69.8      | °C/W |
| $R_{\theta JC(top)}$ | 接合部からケース (上面) への熱抵抗 | 56.5      | °C/W |

| 熱評価基準 <sup>(1)</sup> |                   | LMK3C0105 | 単位   |
|----------------------|-------------------|-----------|------|
|                      |                   | RER (QFN) |      |
|                      |                   | 16 ピン     |      |
| $R_{\theta JB}$      | 接合部から基板への熱抵抗      | 38.6      | °C/W |
| $\Psi_{JT}$          | 接合部から上面への特性パラメータ  | 2.1       | °C/W |
| $\Psi_{JB}$          | 接合部から基板への特性パラメータ  | 38.5      | °C/W |
| $R_{\theta JC(bot)}$ | 接合部からケース(底面)への熱抵抗 | 10.3      | °C/W |

(1) 従来および最新の熱評価基準の詳細については、『半導体および IC パッケージの熱評価基準』アプリケーション ノートを参照してください。

## 5.5 電気的特性

$V_{DD} = V_{DDO} = 1.8V, 2.5V$ 、または  $3.3V \pm 5\%$ 、 $T_A = T_{A,min} \sim T_{A,max}$

| パラメータ                    |              | テスト条件                                                             | 最小値                 | 標準値 | 最大値 | 単位   |
|--------------------------|--------------|-------------------------------------------------------------------|---------------------|-----|-----|------|
| <b>周波数安定性</b>            |              |                                                                   |                     |     |     |      |
| $\Delta f_{total}$       | 総合的な周波数安定性   | 温度変化、10 年の経年劣化、半田付けによる変動、ヒステリシス、初期周波数精度など、すべての要因を含む               | -25                 | 25  | 25  | ppm  |
| <b>LVC MOS クロック 出力特性</b> |              |                                                                   |                     |     |     |      |
| $f_{out}$                | 出力周波数        |                                                                   | 2.5                 | 200 | 200 | MHz  |
| $dV/dt$                  | 出力スルーレート     | $V_{DDO} = 3.3V \pm 5\%$ 、20%~80% で測定、負荷 4.7pF                    | 2.6                 | 4.7 | 4.7 | V/ns |
|                          |              | $V_{DDO} = 2.5V \pm 5\%$ 、20%~80% で測定、負荷 4.7pF                    | 2.6                 | 3.7 | 3.7 | V/ns |
|                          |              | $V_{DDO} = 1.8V \pm 5\%$ 、20%~80% で測定、負荷 4.7pF                    | 1.5                 | 3.2 | 3.2 | V/ns |
| $V_{OH}$                 | 出力 HIGH 電圧   | $I_{OH} = -15mA$ 、3.3V 時                                          | 0.8 x $V_{DDO}$     |     | V   | V    |
|                          |              | $I_{OH} = -12mA$ 、2.5V 時                                          |                     |     |     |      |
|                          |              | $I_{OH} = -8mA$ 、1.8V 時                                           |                     |     |     |      |
| $V_{OL}$                 | 出力 LOW 電圧    | $I_{OL} = 15mA$ 、3.3V 時                                           | 0.4                 |     | 0.4 | V    |
|                          |              | $I_{OL} = 12mA$ 、2.5V 時                                           |                     |     |     |      |
|                          |              | $I_{OL} = 8mA$ 、1.8V 時                                            |                     |     |     |      |
| $I_{leak}$               | 出力リーキ電流      | トライステート出力。 $V_{DD} = V_{DDO} = 3.465V$                            | -5                  | 0   | 5   | μA   |
| $R_{out}$                | 出力インピーダンス    |                                                                   |                     | 17  | 17  | Ω    |
| ODC                      | 出力デューティ サイクル | $f_{out} \leq 156.25MHz$                                          | 45                  | 55  | 55  | %    |
|                          |              | $f_{out} > 156.25MHz$                                             | 40                  | 60  | 60  | %    |
| $t_{skew}$               | 出力間スキュー      | 同じ FOD、LVC MOS 出力                                                 |                     | 50  | 50  | ps   |
| $C_{load}$               | 最大負荷容量       |                                                                   |                     | 15  | 15  | pF   |
| <b>LVC MOS REFCLK 特性</b> |              |                                                                   |                     |     |     |      |
| $f_{out}$                | 出力周波数        | (1) を参照                                                           | 12.5 <sup>(2)</sup> | 200 | 200 | MHz  |
| $dV/dt$                  | 出力スルーレート     | $V_{DDO} = 3.3V \pm 5\%$ 、20%~80% で測定、負荷 4.7pF <sup>(1)</sup>     | 2.6                 | 6.7 | 6.7 | V/ns |
|                          |              | $V_{DDO} = 2.5V \pm 5\%$ 、20%~80% で測定、負荷 4.7pF <sup>(1) (4)</sup> | 1.8                 | 4.5 | 4.5 | V/ns |
|                          |              | $V_{DDO} = 1.8V \pm 5\%$ 、20%~80% で測定、負荷 4.7pF <sup>(1) (4)</sup> | 1                   | 3.2 | 3.2 | V/ns |
| $I_{leak}$               | 出力リーキ電流      | トライステート出力。 $V_{DD} = V_{DDO} = 3.465V$<br>(1) (4)                 | -5                  | 5   | 5   | μA   |
| $R_{out}$                | 出力インピーダンス    |                                                                   |                     | 17  | 17  | Ω    |

$V_{DD} = V_{DDO} = 1.8V, 2.5V, \text{または } 3.3V \pm 5\%, T_A = T_{A,min} \sim T_{A,max}$ 

| パラメータ                        |                                  | テスト条件                                                                                                   | 最小値        | 標準値       | 最大値 | 単位           |
|------------------------------|----------------------------------|---------------------------------------------------------------------------------------------------------|------------|-----------|-----|--------------|
| ODC                          | 出力デューティ サイクル                     | $f_{out} \leq 156.25MHz$ (1)                                                                            | 45         | 55        |     | %            |
| ODC                          | 出力デューティ サイクル                     | $f_{out} > 156.25MHz$ (1)                                                                               | 40         | 60        |     | %            |
| $C_{load}$                   | 最大負荷容量                           | (1) を参照                                                                                                 |            | 15        |     | pF           |
| RJ                           | ランダム ジッタ                         | 50MHz での 12kHz~20MHz の総合ジッタ<br>(1)                                                                      |            | 0.5       |     | ps           |
| <b>SSC 特性</b>                |                                  |                                                                                                         |            |           |     |              |
| $f_{out}$                    | SSC をサポートする出力周波数範囲 (任意の出力フォーマット) |                                                                                                         | 2.5        | 200       |     | MHz          |
| $f_{SSC}$                    | SSC 変調周波数                        |                                                                                                         | 30         | 31.5      | 33  | kHz          |
| $f_{SSC-deviation}$          | SSC 偏差 (変調深度)                    | ダウン スプレッド (プログラマブル)                                                                                     | -3         | -0.1      |     | %            |
|                              |                                  | センター スプレッド (プログラマブル)                                                                                    | $\pm 0.05$ | $\pm 1.5$ |     | %            |
| $f_{SSC-deviation-accuracy}$ | SSC 偏差精度                         | $f_{out} \leq 100MHz$ , ダウン スプレッド                                                                       | 0          | 0.01      |     | %            |
|                              |                                  | $100MHz < f_{out} \leq 200MHz$ , ダウン スプレッド                                                              | 0          | 0.05      |     | %            |
|                              |                                  | $f_{out} \leq 100MHz$ , センター スプレッド                                                                      | 0          | 0.01      |     | %            |
|                              |                                  | $100MHz < f_{out} \leq 200MHz$ , センター スプレッド                                                             | 0          | 0.05      |     | %            |
| df/dt                        | SSC 最大周波数スルーレート                  | $0 < f_{SSC-deviation} \leq -0.5\%$                                                                     |            | 1250      |     | ppm/ $\mu$ s |
| <b>タイミング特性</b>               |                                  |                                                                                                         |            |           |     |              |
| $t_{startup}$                | 起動時間                             | $V_{DD} = 2.5V$ または $3.3V$ 。すべての $V_{DD}$ ピンが $2.1V$ に達してから最初の出力クロックの立ち上がりエッジまでの経過時間。出力クロックは常に仕様の範囲内です。 |            | 1         |     | ms           |
|                              |                                  | $V_{DD} = 1.8V$ 。すべての $V_{DD}$ ピンが $1.6V$ に達してから最初の出力クロックの立ち上がりエッジまでの経過時間。出力クロックは常に仕様の範囲内です。            |            | 1.5       |     | ms           |
| $t_{OE}$                     | 出力イネーブル時間                        | CLOCK_READY ステータスが 1 になった後、OE アサートから最初の出力クロックの立ち上がりエッジまでの経過時間。ディスエーブル時には出力はトライステートされません。                |            | 7         |     | 出力クロック サイクル  |
| $t_{OD}$                     | 出力ディスエーブル時間                      | OE デアサートから最後の出力クロックの立ち下がりエッジまでの経過時間。                                                                    |            | 7         |     | 出力クロック サイクル  |
| <b>消費電力特性</b>                |                                  |                                                                                                         |            |           |     |              |
| $I_{DD}$                     | コア電源電流、出力ドライバは含まない               | 1 つの FOD がイネーブル、 $100MHz \leq f_{FOD} \leq 200MHz$                                                      | 57.5       | 79.9      |     | mA           |
|                              |                                  | 1 つの FOD がイネーブル、 $200MHz < f_{FOD} \leq 400MHz$                                                         | 67         | 90.7      |     | mA           |
|                              |                                  | 2 つの FOD がイネーブル、 $100MHz \leq f_{FOD} \leq 200MHz$                                                      | 81.1       | 105.8     |     | mA           |
|                              |                                  | 2 つの FOD がイネーブル、 $200MHz < f_{FOD} \leq 400MHz$                                                         | 97.8       | 125.8     |     | mA           |
| $I_{DDO}$                    | 出力チャネルごとの出力電源電流                  | 1.8V LVCMOS, $f_{out} = 50MHz$ (3)                                                                      | 4.2        | 5         |     | mA           |
|                              |                                  | 1.8V LVCMOS, $f_{out} = 200MHz$ (3)                                                                     | 11.7       | 13.4      |     | mA           |
|                              |                                  | 2.5V LVCMOS, $f_{out} = 50MHz$ (3)                                                                      | 5.6        | 6.4       |     | mA           |
|                              |                                  | 2.5V LVCMOS, $f_{out} = 200MHz$ (3)                                                                     | 15.3       | 17.3      |     | mA           |
|                              |                                  | 3.3V LVCMOS, $f_{out} = 50MHz$ (3)                                                                      | 6.8        | 7.7       |     | mA           |
|                              |                                  | 3.3V LVCMOS, $f_{out} = 200MHz$ (3)                                                                     | 19.2       | 21.7      |     | mA           |

$V_{DD} = V_{DDO} = 1.8V, 2.5V, \text{または } 3.3V \pm 5\%, T_A = T_{A,min} \sim T_{A,max}$

| パラメータ       |             | テスト条件                                 | 最小値  | 標準値  | 最大値 | 単位 |
|-------------|-------------|---------------------------------------|------|------|-----|----|
| $I_{DDREF}$ | REFCLK 電源電流 | 1.8V LVCMOS, $f_{out} = 50MHz^{(3)}$  | 3.4  | 3.9  |     | mA |
|             |             | 1.8V LVCMOS, $f_{out} = 200MHz^{(3)}$ | 9.5  | 11.7 |     | mA |
|             |             | 2.5V LVCMOS, $f_{out} = 50MHz^{(3)}$  | 4.7  | 5.3  |     | mA |
|             |             | 2.5V LVCMOS, $f_{out} = 200MHz^{(3)}$ | 12.8 | 15.8 |     | mA |
|             |             | 3.3V LVCMOS, $f_{out} = 50MHz^{(3)}$  | 5.9  | 6.6  |     | mA |
|             |             | 3.3V LVCMOS, $f_{out} = 200MHz^{(3)}$ | 16.6 | 20.2 |     | mA |

#### PSNR 特性

|                     |                                  |        |        |       |     |
|---------------------|----------------------------------|--------|--------|-------|-----|
| $PSNR_{LVC}$<br>MOS | LVCMOS 出力の電源ノイズ除去 <sup>(4)</sup> | 10kHz  | -76.7  | -58.1 | dBc |
|                     |                                  | 50kHz  | -80.9  | -57.9 | dBc |
|                     |                                  | 100kHz | -81.8  | -57   | dBc |
|                     |                                  | 500kHz | -84.3  | -61.7 | dBc |
|                     |                                  | 1MHz   | -97.6  | -78.1 | dBc |
|                     |                                  | 5MHz   | -104.3 | -79   | dBc |
|                     |                                  | 10MHz  | -108.7 | -89.5 | dBc |

#### 2ステートロジック入力特性

|                             |                                  |  |                            |                     |    |    |
|-----------------------------|----------------------------------|--|----------------------------|---------------------|----|----|
| $V_{IH-Pin2}$               | ピン 2 の入力 High 電圧                 |  | $0.7 \times V_{DD} + 0.3$  | $V_{DD} + 0.3$      | V  |    |
| $V_{IL-Pin2}$               | ピン 2 の入力 Low 電圧                  |  | GND - 0.3                  | $0.3 \times V_{DD}$ | V  |    |
| $V_{IH-Pin1}$               | ピン 1 の入力 High 電圧                 |  | 1.15                       | $V_{DD} + 0.3$      | V  |    |
| $V_{IL-Pin1}$               | ピン 1 の入力 Low 電圧                  |  | -0.3                       | 0.65                | V  |    |
| $V_{IH-Pin3,4}$             | OTP_SEL[1:0] の入力 High 電圧         |  | $0.7 \times V_{DD} + 0.3$  | $V_{DD} + 0.3$      | V  |    |
| $V_{IL-Pin3,4}$             | OTP_SEL[1:0] の入力 Low 電圧          |  | GND - 0.3                  | 0.8                 | V  |    |
| $V_{IH-Pin15}$              | ピン 15 の入力 High 電圧                |  | $0.65 \times V_{DD} + 0.3$ | $V_{DD} + 0.3$      | V  |    |
| $V_{IL-Pin15}$              | ピン 15 の入力 Low 電圧                 |  | -0.3                       | 0.4                 | V  |    |
| $R_{ext-up/down-Pin1,2}$    | ピン 1、2 の推奨外部プルアップ抵抗またはプルダウン抵抗    |  | 0                          | 1                   | 10 | kΩ |
| $R_{ext-up/down-Pin3,4,15}$ | ピン 3、4、15 の推奨外部プルアップ抵抗またはプルダウン抵抗 |  | 0                          | 10                  | 60 | kΩ |
| $t_R/t_F$                   | OE 信号の立ち上がり時間または立ち下がり時間          |  |                            | 10                  | ns |    |
| $C_{in}$                    | 入力容量                             |  |                            | 3                   | pF |    |

- (1) 10kΩ 外部プルアップ抵抗またはプルダウン抵抗でテスト
- (2) REFCLK は FOD0 または FOD1 のどちらからでも /2、/4、/8 に設定できます。どちらの FOD も 100~400MHz をサポートしています。
- (3) 5 インチのパターンで 4.7pF の容量性負荷
- (4) 電源ピンはすべて接続されています。0.1μF コンデンサは各電源ピンの近くに配置されています。50mVpp のリップルを印加し、クロック出力でスプリアス レベルを測定します。

## 5.6 I<sup>2</sup>C インターフェイス仕様

すべてのタイミング要件は、 $V_{IL-min}$  と  $V_{IL-max}$  を基準としています。チップの  $V_{DD} = I^2C V_{DD}$  となります。

| パラメータ        | テスト条件                                  | スタンダード モード                                          |                           | ファスト モード                     |                           | 単位                  |
|--------------|----------------------------------------|-----------------------------------------------------|---------------------------|------------------------------|---------------------------|---------------------|
|              |                                        | 最小値                                                 | 最大値                       | 最小値                          | 最大値                       |                     |
| $V_{IL}$     | 入力 Low 電圧                              | -0.3                                                | $0.3 \times V_{DD}$       | -0.3                         | $0.3 \times V_{DD}$       | V                   |
| $V_{IH}$     | 入力 High 電圧                             | $0.7 \times V_{DD} + 0.3$                           | $0.7 \times V_{DD} + 0.3$ | $0.7 \times V_{DD} + 0.3$    | $0.7 \times V_{DD} + 0.3$ | V                   |
| $V_{hys}$    | シュミットトリガ入力のヒステリシス                      |                                                     |                           | $0.05 \times V_{DD}$         |                           | V                   |
| $V_{OL1}$    | Low レベル出力電圧 1                          | 3mA のシンク電流の場合 $V_{DD} > 2V$                         |                           | 0                            | 0.4                       | V                   |
| $V_{OL2}$    | Low レベル出力電圧 2                          | 2mA のシンク電流の場合 $V_{DD} \leq 2V$                      |                           |                              | 0                         | $0.2 \times V_{DD}$ |
| $I_{OL}$     | Low レベル出力電流                            | $V_{OL} = 0.4 V$                                    |                           | 3                            | 3                         | mA                  |
|              |                                        | $V_{OL} = 0.6 V$                                    |                           |                              | 6                         | mA                  |
| $t_{OF}$     | $V_{IHmin}$ から $V_{ILmax}$ への出力立ち下がり時間 |                                                     | 250                       | $20 \times (V_{DD} / 5.5 V)$ | 250                       | ns                  |
| $t_{SP}$     | 入力フィルタにより抑制されるスパイクのパルス幅                |                                                     |                           | 0                            | 50                        | ns                  |
| $I_i$        | 各 I/O ピンの入力電流                          | $0.1 \times V_{DD} < V_{IN} < 0.9 \times V_{DDmax}$ | -10                       | 10                           | -10                       | 10                  |
| $C_i$        | 各 I/O ピンの静電容量                          |                                                     |                           | 10                           |                           | pF                  |
| $f_{SCL}$    | SCL クロック周波数                            |                                                     | 0                         | 100                          | 0                         | 400                 |
| $t_{HD-STA}$ | (繰り返し) START 条件のホールド時間                 | この時間が経過すると、最初のクロック パルスが生成されます                       | 4                         |                              | 0.6                       | μs                  |
| $t_{low}$    | SCL クロックの Low 期間                       |                                                     |                           | 4.7                          | 1.3                       | μs                  |
| $t_{high}$   | SCL クロックの High 期間                      |                                                     |                           | 4                            | 0.6                       | μs                  |
| $t_{SU-STA}$ | 繰り返し START 条件のセットアップ時間                 |                                                     |                           | 4.7                          | 0.6                       | μs                  |
| $t_{HD-DAT}$ | データ ホールド時間                             | $I^2C$ バス デバイス                                      |                           | 0                            | 0                         | μs                  |
| $t_{SU-DAT}$ | データ セットアップ時間                           |                                                     |                           | 0.25                         | 0.1                       | μs                  |
| $t_R$        | SDA 信号と SCL 信号の両方の立ち上がり時間 (1)          |                                                     | 300                       | 20                           | 300                       | ns                  |
| $t_F$        | SDA 信号と SCL 信号の両方の立ち下がり時間 (1)          |                                                     | 300                       | $20 \times (V_{DD} / 5.5 V)$ | 300                       | ns                  |
| $t_{SU-STO}$ | STOP 条件のセットアップ時間                       |                                                     | 4                         |                              | 0.6                       | μs                  |
| $t_{BUF}$    | STOP 条件と START 条件の間のバスフリー時間            |                                                     |                           | 4.7                          | 1.3                       | μs                  |
| $C_B$        | 各バスラインの容量性負荷                           |                                                     | 400                       |                              | 400                       | pF                  |
| $t_{VD-DAT}$ | データ有効時間                                |                                                     |                           | 3.45                         | 0.9                       | μs                  |
| $t_{VD-ACK}$ | データ有効アクリッジ時間                           |                                                     |                           | 3.45                         | 0.9                       | μs                  |
| $V_{NL}$     | Low レベルでのノイズ マージン                      | ヒステリシスを含む、接続された各デバイスについて                            | $0.1 \times V_{DD}$       | $0.1 \times V_{DD}$          |                           | V                   |
| $V_{NH}$     | High レベルでのノイズ マージン                     | ヒステリシスを含む、接続された各デバイスについて                            | $0.2 \times V_{DD}$       | $0.2 \times V_{DD}$          |                           | V                   |

## 6 パラメータ測定情報

### 6.1 出力フォーマットの構成

LMK3C0105 の LVCmos フォーマットオプションの特性テストの設定について説明します。



図 6-1. デバイス テスト時の LVCmos 出力の構成

## 7 詳細説明

### 7.1 概要

LMK3C0105 は、主に LVCmos のクロック生成に使用される 5 チャネル クロック ジェネレータで、拡散スペクトラム クロック処理 (SSC) を用いる場合でも用いない場合でも対応できます。このデバイスにはバルク弾性波 (BAW) 共振器が内蔵されており、外部水晶振動子やクロックリファレンスは必要ありません。このデバイスには、OTP ページと呼ばれる 4 つの選択可能なメモリページがあります。メモリ内にあるこれらのページの集合は EFUSE と呼ばれます。

デフォルトの出力構成は、同位相の 25MHz LVCmos クロック 4 系統に加え、もう 1 系統の 25MHz LVCmos クロックで構成されており、すべてが起動時に有効化されます。LMK3C0105 は、200MHz までのプログラム可能な出力周波数をサポートします。LMK3C0105V3 は、3.3V の電源電圧のデフォルト構成の型番です。LMK3C0105V1 は、1.8V の電源電圧のデフォルト構成の型番です。追加の構成の型番は LMK3C0105Axxx で、xxx は構成番号を示します。

LMK3C0105 は、パワーアップ時に REF\_CTRL ピンで決定される 2 つの機能モードをサポートしています。ワンタイムプログラミング (OTP) モードと I<sup>2</sup>C モードです。

1. OTP モードでは、OTP\_SEL0 ピンと OTP\_SEL1 ピンによって、4 つの OTP ページのうちの 1 つが選択されます。すべての OTP ページのデフォルトの出力周波数は 25MHz です。
2. I<sup>2</sup>C モードでは、アクティブなレジスタを変更することで LMK3C0105 が構成されます。デフォルト動作以外の構成が求められる場合は、起動時に毎回レジスタの書き込みが必要です。

デバイスピンの詳細な説明については、「[ピン構成および機能](#)」を参照してください。

LMK3C0105 には、次のような柔軟な SSC 構成が備えられています。

1. すべての出力で SSC ディスエーブル
2. いくつかの出力で SSC イネーブル
3. すべての出力で SSC イネーブル

SSC とジッタ性能の詳細については、「[拡散スペクトラム クロック処理](#)」を参照してください。

## 7.2 機能ブロック図



図 7-1. LMK3C0105 機能ブロック図

## 7.3 機能説明

### 7.3.1 デバイス ブロック レベルの説明

ThLMK3C0105 は、BAW 発振器を内蔵したリファレンスレス クロック ジェネレータです。BAW 周波数 (公称 2467MHz) は 2 つの分数出力分周器 (FOD) によって分周され、それぞれ 100MHz~400MHz の周波数を生成できます。各 FOD は 2 つのチャネル分周器のいずれかに配線でき、これによって FOD 周波数を分周して、2.5MHz~200MHz の周波数を生成します。VDD、OUTE に対応する電圧の追加の LVCMOS クロックは、オプションとして REF\_CTRL ピンで生成できます。デフォルトでは、このピンは追加クロックとして構成されています。OUTA と OUTB は出力ドライバを共有しており、同じ周波数である必要があります。OUTC と OUTD は出力ドライバを共有しており、同じ周波数である必要があります。

### 7.3.2 デバイス構成の制御

図 7-2 に、デバイスの状態、構成ピン、デバイスの初期化、デバイスの動作モードの関係を示します。OTP モードは、起動時に REF\_CTRL ピンが High になると開始されます。I<sup>2</sup>C モードは、起動時に REF\_CTRL ピンが Low になると開始されます。OTP モードでは、OTP\_SEL0/SCL ピンと OTP\_SEL1/SDA ピンの状態によって、アクティブ レジスタにロードされる OTP ページが決ります。このデバイスはワンタイム プログラマブルであり、内部 EFUSE に保存されているレジスタ設定は変更できません。REF\_CTRL ピンの状態を変更して、VDD をいったん Low にしてから再度 High にしてデバイスのパワー サイクルをトリガすると、デバイスは OTP モードから I<sup>2</sup>C モード、またはその逆に移行できます。OTP モードでは、OTP\_SEL0 ピンまたは OTP\_SEL1 ピンのレベルが変化した後に REF\_CTRL ピンを High にすると、アクティブ

な OTP ページが動的に変化します。最初に OTP\_SEL ピンが変化してから REF\_CTRL が High になるまでの時間は、350 $\mu$ s 未満でなければなりません。そうでない場合、デバイスは I<sup>2</sup>C モードに移行します。

I<sup>2</sup>C モードでは、I<sup>2</sup>C\_ADDR ピンの状態によってデバイスの I<sup>2</sup>C アドレスが判定され、OTP\_SEL0/SCL ピンと OTP\_SEL1/SDA ピンはそれぞれ I<sup>2</sup>C クロックピンとデータピンとして転用されます。I<sup>2</sup>C モードでは、ホストはアクティブなデバイス レジスタを更新できます。プログラムされた構成とは異なる構成を使用する場合、各パワー サイクルの後にレジスタを書き込む必要があります。

PDN ビット ([R10\[1\]](#)) を 1 に設定すると、デバイスを低消費電力状態にできます。PDN ビットをクリアすると、デバイスは低消費電力状態から復帰します。DEV\_IDLE\_STATE\_SEL ビット ([R10\[4\]](#)) が 0 で、出力がディスエーブルの場合、デバイスは低消費電力状態に移行します。低消費電力状態への移行は、チャネル 0 で使用される FOD の周波数の変更、SSC 構成の変更、出力フォーマットの変更を行うために必要です。テキサス・インスツルメンツでは、この低消費電力状態でのレジスタへの書き込みを推奨しています。OTP\_AUTOLOAD\_DIS ([R10\[2\]](#)) ビットを 1 に設定し、PDN を 0 に設定する前に OTP ページ 0 が自動的にロードされないようにします。

低消費電力状態から復帰したときのデバイスの状態を判定するフィールドは 2 つあります。PIN\_RESAMPLE\_DIS ([R10\[3\]](#)) は、低消費電力状態から復帰したときに I<sup>2</sup>C\_ADDR ピン、OTP\_SEL0/SCL ピン、OTP\_SEL1/SDA ピン、REF\_CTRL ピンが再サンプリングされるかどうかを制御します。これらのピンが再サンプリングされる場合、REF\_CTRL ピンが High になるとデバイスは OTP モードに移行できます。このビットを 1 に設定すると、この機能がディスエーブルになります。OTP\_AUTOLOAD\_DIS は、低消費電力状態から復帰するときに OTP ページ 0 の内容がデバイス レジスタにロードされるかどうかを制御します。OTP\_AUTOLOAD\_DIS ビットが 1 で PIN\_RESAMPLE\_DIS が 1 の場合、レジスタの内容は変更されません。OTP\_AUTOLOAD\_DIS ビットが 0 で PIN\_RESAMPLE\_DIS が 1 の場合、OTP ページ 0 の内容がレジスタにロードされます。PIN\_RESAMPLE\_DIS が 0 で、REF\_CTRL が High になると、デバイスは OTP モードに移行します。この場合、OTP\_SEL0/SCL および OTP\_SEL1/SDA が、デバイス レジスタにロードされた OTP ページを制御します。



図 7-2. LMK3C0105 デバイスのモード図

I<sup>2</sup>C モードでは、デバイス レジスタは OTP ページ 0 の内容で構成されます。OTP モードでは、これらの値は 4 つの OTP ページのいずれかから供給され、起動時の OTP\_SELx ピンの状態に基づいて選択できます。図 7-3 に、LMK3C0105 内のインターフェイスと制御ブロックを示しており、矢印はさまざまな組込みメモリからの読み取りおよび書き込みアクセスを示しています。



図 7-3. LMK3C0105 インターフェイスと制御ブロック

### 7.3.3 OTP モード

このモードでは、構成ピンで 4 つのワンタイム プログラマブル (OTP) ページのいずれかを選択したり、出力フォーマットを選択したりできます。このモードでは、I<sup>2</sup>C ピンが OTP ページ選択に転用されるため、I<sup>2</sup>C はイネーブルになりません。[表 7-1](#) に、OTP\_SEL0 ピンと OTP\_SEL1 ピンの状態に基づいて選択された OTP ページを示します。OTP モードでは、I<sup>2</sup>C\_ADDR ピンは無視されます。

表 7-1. OTP モードにおける OTP ページ選択

| OTP_SEL1 ピン | OTP_SEL0 ピン | OTP ページ |
|-------------|-------------|---------|
| 低           | 低           | 0       |
| 低           | 高           | 1       |
| 高           | 低           | 2       |
| 高           | 高           | 3       |

デバイスの EFUSE は永続的にプログラムされており、OTP\_BURNED(R0[0]) = 1 です。新しい構成が必要な場合、各起動時に I<sup>2</sup>C を介して構成をロードする必要があります。カスタムの OTP 構成の作成については、テキサス・インスツルメンツまでお問い合わせください。

以下のフィールドは、4つのOTPページで一意にすることができます。他のすべてのレジスタ設定は、OTPページで共有されます。

- **SSC\_EN:SSC** のイネーブルまたはディスエーブル。
- **OUTAB\_EN: OUTA** と **OUTB** をイネーブルまたはディセーブルにします。
- **OUTCD\_EN: OUTC** と **OUTD** をイネーブルまたはディセーブルにします。
- **OUTAB\_FMT: OUTA** および **OUTB** の出力構成については、[出力フォーマットの選択](#)を参照してください。
- **OUTCD\_FMT: OUTC** および **OUTD** の出力構成については、[出力フォーマットの選択](#)を参照してください。
- **SSC\_SETTING:SSC** 変調タイプ。[拡散スペクトラム クロッキング](#)を参照。

**OTP\_SEL1** ピンまたは **OTP\_SEL0** ピンの状態が変化すると、デバイスは自動的にパワー サイクルを行い、新しいOTPページをリロードします。新しいOTPにおいて、ピン3とピン4が安定状態に移行するまでの時間は 1.5ms 以内です。

### 7.3.4 I<sup>2</sup>C モード

このモードでは、I<sup>2</sup>C がイネーブルで、SCA ピンと SDL ピンはそれぞれ I<sup>2</sup>C クロック ピンと I<sup>2</sup>C データ ピンとして機能します。[表 7-2](#) に、I<sup>2</sup>C\_ADDR ピンで選択可能な4つのデフォルト I<sup>2</sup>C アドレスを示します。I<sup>2</sup>C アドレスの最上位 5 ビットは、I<sup>2</sup>C\_ADDR ([R12\[14:8\]](#)) の上位 5 ビットに設定されます。

**I2C\_ADDR\_LSB\_SEL** ([R12\[15\]](#)) = 0 の場合、I<sup>2</sup>C\_ADDR ピンは無視されて、I<sup>2</sup>C アドレスは I<sup>2</sup>C\_ADDR によってのみ決定されます。

**表 7-2. I<sup>2</sup>C アドレスの選択**

| REF_CTRL PIN <sup>(1)</sup> | I <sup>2</sup> C_ADDR ピン | I <sup>2</sup> C アドレス <sup>(2)</sup> |
|-----------------------------|--------------------------|--------------------------------------|
| 高                           | X                        | 該当なし<br>(I <sup>2</sup> C ディスエーブル)   |
| 低                           | 0                        | 0x68 / 0xD0                          |
| 低                           | 1                        | 0x69 / 0xD2                          |
| 低                           | SDA に接続                  | 0x6A / 0xD4                          |
| 低                           | SCL に接続                  | 0x6B / 0xD8                          |

(1) これは、パワーアップ時の REF\_CTRL ピンの状態であり、実際に動作しているときのピンの状態ではありません。

(2) 0xD0、0xD2、0xD4、0xD8 の各アドレスは、R/W ビットが 0 に設定されています。

デバイスのレジスタを変更するときは、まず **PDN** を 1 に設定し、デバイスのレジスタに書き込んだ後で、**PDN** を 0 に設定します。[図 7-4](#) にこのプロセスを示します。



図 7-4. LMK3C0105 のプログラミング シーケンス

## 7.4 デバイスの機能モード

### 7.4.1 フェイルセーフ入力

LMK3C0105 のデジタル入力ピンは、REF\_CTRL ピンを除き、フェイルセーフ入力動作をサポートするように設計されています。この機能により、VDD が印加される前に、デバイスを損傷することなくデジタル入力を駆動できます。デバイスでサポートされている最大入力電圧の詳細については、[絶対最大定格](#) を参照してください。

### 7.4.2 分数出力分周器

LMK3C0105 には、2 つの分数出力分周器が搭載されています。単一の FOD すべての出力が生成可能な場合、テキサス・インスツルメンツでは、消費電力を節約し性能を向上させるために、FOD1 をディスエーブルにすることを推奨しています。FOD1 を選択している出力チャネルがない場合、FOD1 はディスエーブルになります。

#### 7.4.2.1 FOD 動作

内部 BAW 共振器は、1 つまたは 2 つの分数出力分周器 (FOD) によって分周されます。FOD0 には SSC ジェネレータが搭載されていますが、FOD1 には SSC ジェネレータがありません。すべての出力を SSC クロックにする必要がある場合、クロックは FOD0 をソースとしている必要があります。SSC クロックと 1 つの非 SSC クロックが同時に必要である場合、SSC クロック用に FOD0 がイネーブルに、非 SSC クロック用に FOD1 がイネーブルにされます。どちらの出力クロックも SSC を必要としない場合、どちらかの FOD が使用できます。

#### 注

テキサス・インスツルメンツでは、アプリケーションで FOD が 1 つだけ必要な場合は、FOD0 をデフォルトの FOD として使用することを推奨しています。両方の FOD が使用されている場合は、TI は OUTA/OUTB を FOD0 に、FOD1 を OUTC/OUTD に使用することを推奨します。

単一の FOD によってクロック出力で生成可能な最大周波数は 200MHz です。2 つの FOD は個別に設定できるため、OUTA/OUTB と OUTC/OUTD に異なる周波数を設定することが可能です。TI は、可能な限り単一の FOD から出力を供給することを推奨しています。これは、OUTA/OUTB と OUTC/OUTD の位相関係を決定的に保ち、消費電力を最小限に抑えるためです。

LMK3C0105 の FOD は、I<sub>2</sub>C プログラミング、またはプログラミングが行われない場合にはワンタイム プログラミング (OTP) 設定により、さまざまな出力周波数に対応するように構成できます。FOD は、整数 (FOD<sub>x</sub>\_N\_DIV) と分数 (FOD<sub>x</sub>\_NUM) の分周値を設定することで構成できます。表 7-3 に、各 FOD のこれらのフィールドのレジスタ位置を示します。

**表 7-3. FOD の整数分周および分子分周の位置**

| フィールド           | 登録       |
|-----------------|----------|
| FOD0_N_DIV      | R0[9:3]  |
| FOD0_NUM[23:16] | R1[15:8] |
| FOD0_NUM[15:0]  | R2[15:0] |
| FOD1_N_DIV      | R3[15:9] |
| FOD1_NUM[23:16] | R6[12:5] |
| FOD1_NUM[15:0]  | R8[15:0] |

整数分周値と分子分周値の設定方法の例を、式 1 と式 2 に示します。

$$FODx\_N\_DIV = \text{floor}\left(\frac{F_{BAW}}{F_{FOD}}\right) \quad (1)$$

ここで

- FOD<sub>x</sub>\_N\_DIV:FOD 分周値の整数部分 (7 ビット、6~24)
- F<sub>BAW</sub>:BAW 周波数、2467MHz + オフセット、詳細は以下参照
- F<sub>FOD</sub>:目標とする FOD 周波数 (100MHz~400MHz)

$$FODx\_NUM = \text{int}\left(\left(\left(\frac{F_{BAW}}{F_{FOD}}\right) - FODx\_N\_DIV\right) \times 2^{24}\right) \quad (2)$$

ここで、FOD<sub>x</sub>\_NUM は FOD 分周値の分数部分 (24 ビット、0~16777215) です。

出力周波数 (F<sub>OUT</sub>) は、FOD の周波数に従って 式 3 に記載されているように関連付けられます。OUTDIV は 2、4、6、8、10、20、40 のいずれかです。

$$F_{OUT} = \frac{F_{FOD}}{\text{OUTDIV}} \quad (3)$$

式 4 を使用して、デバイスの BAW 周波数の実際の値を計算します。BAWFREQ\_OFFSET\_FIXEDLUT の値は、符号付き 16 ビット値である R238 を読み取ることで求めることができます。

$$F_{BAW} = 2467\text{MHz} \times (1 + (\text{BAWFREQ\_OFFSET\_FIXEDLUT} \times 128E - 9)) \quad (4)$$

#### 7.4.2.2 デジタルステートマシン

LMK3C0105 のデジタル ステートマシンには、FOD のいずれかに基づくクロックが搭載されています。CH0\_FOD\_SEL (R3[4]) で選択された FOD は、ステートマシンのクロック分周器への入力を供給します。総合的な分周値は、DIG\_CLK\_N\_DIV (R0[9:3]) フィールドに 2 を加算した値になります。DIG\_CLK\_N\_DIV を設定して、FOD 周波数をステートマシンの総合的なクロック分周値で除算した値が 40MHz~50MHz になるようにします。このクロックの設定に使用される分周器値は、保存されている値と等しくなります。たとえば、FOD0 の周波数が 200MHz で、CH0\_FOD\_SEL が 0 の場合、200MHz を 4 で分周すると 50MHz になるため、DIG\_CLK\_N\_DIV は 2 に設定する必要があります。

#### 7.4.2.3 拡散スペクトラム クロック処理

FOD0 は、拡散スペクトラム クロック処理 (SSC) をサポートしています。SSC は、出力周波数を変調することで、放射エミッഷンのピークを抑制するために使用できます。SSC\_EN (R4[0]) = 1 のとき、FOD0 がソースのすべての出力には SSC が適用されます。SSC\_MOD\_TYPE (R4[1]) は、ダウン スプレッド変調 (SSC\_MOD\_TYPE = 0) またはセンター

スプレッド変調 (**SSC\_MOD\_TYPE = 1**) のいずれかを選択します。LMK3C0105 には、4 つのダウンスプレッド SSC オプションと 1 つのカスタム SSC オプションが内蔵されています。**SSC\_CONFIG\_SEL (R9[11:9])** は、カスタムオプションまたは事前設定済みオプションを選択します。事前設定済みオプションは、FOD0 からの 200MHz 出力用に最適化されます。[表 7-4](#) に、事前設定済み SSC オプションのレジスタ設定の詳細を示します。

**表 7-4. 事前設定済み SSC の構成**

| <b>SSC_CONFIG_SEL</b> | ダウンスプレッド SSC 深度                     |
|-----------------------|-------------------------------------|
| 0x0                   | カスタム、SSC_STEPS と SSC_STEP_SIZE に基づく |
| 0x1                   | -0.10%                              |
| 0x2                   | -0.25%                              |
| 0x3                   | -0.30%                              |
| 0x4                   | -0.50%                              |
| その他すべての値              | 予約済み                                |

カスタム SSC が選択された場合、**SSC\_STEPS (R4[14:2])** と **SSC\_STEP\_SIZE (R5)** を構成して、変調深度を設定する必要があります。[式 5](#) または [式 6](#) を使用して **SSC\_STEPS (R4[14:2])** レジスタの設定を決定し、[式 7](#) または [式 8](#) を使用して **SSC\_STEP\_SIZE (R5)** の設定を決定します。[式 7](#) はダウンスプレッド SSC 用で、[式 8](#) はセンター スプレッド SSC 用です。

$$\text{Down-spread: } \text{SSC\_STEPS} = \text{int}\left(\left(\frac{F_{\text{FOD0}}}{F_{\text{MOD}}}\right) \div 2\right) \quad (5)$$

$$\text{Center-spread: } \text{SSC\_STEPS} = \text{int}\left(\left(\frac{F_{\text{FOD0}}}{F_{\text{MOD}}}\right) \div 4\right) \quad (6)$$

ここで

- $F_{\text{FOD0}}$ : FOD0 周波数
- $F_{\text{MOD}}$ : 変調周波数であり、通常 31.5kHz を使用します

$$\text{SSC\_STEP\_SIZE} = \text{floor}\left(\frac{\left(\left(\frac{F_{\text{BAW}}}{F_{\text{FOD0}}}\right) \times \left(\frac{1}{1 - \text{SSC\_DEPTH}}\right) - 1\right)}{\text{SSC\_STEPS} \times \text{DEN}}\right) \quad (7)$$

$$\text{SSC\_STEP\_SIZE} = \text{floor}\left(\frac{\left(\left(\frac{F_{\text{BAW}}}{F_{\text{FOD}}}\right) \times \left(\frac{1}{1 - \text{SSC\_DEPTH}}\right) - \left(\frac{1}{1 + \text{SSC\_DEPTH}}\right)\right)}{2 \times \text{SSC\_STEPS} \times \text{DEN}}\right) \quad (8)$$

ここで

- **SSC\_STEP\_SIZE**: SSC のステップごとの分子インクリメント値
- $F_{\text{BAW}}$ : BAW 周波数、2467MHz。 $F_{\text{BAW}}$  値はデバイスごとに異なります。
- **SSC\_DEPTH**: 変調深度、正の値で表されます。深度 -0.5% を使用する場合、この値は 0.005 になります。
- **SSC\_STEPS**: ダウンスプレッドの場合は[式 5](#)、センター スプレッドの場合は[式 6](#) から求めた結果
- **DEN**: 分数分母、 $2^{24}$

SSC を使用する出力と使用しない出力が混在する場合、2 つの出力間にクロストークが発生する可能性があります。SSC を单一出力にのみ適用するよう構成する場合、テキサス・インスツルメンツに特定の構成の測定データをリクエストしてください。

SSC 設定を変更するときは、他の SSC 設定が構成されるまで、**SSC\_EN** を 1 に設定しないでください。SSC を構成する際は、次の手順を実行します。

1. PDN を 1 に設定します。

2. OTP\_AUTOLOAD\_DIS を 1 に設定します。
3. 必要に応じて、SSC\_MOD\_TYPE、SSC\_STEP\_SIZE、SSC\_STEPS を変更します。
4. SSC\_EN を 1 に設定します。
5. PDN を 0 に設定します。

#### 7.4.2.4 整数境界スプリアス

FOD の分周値の小数部分が整数境界に近い場合、整数境界スプリアスが発生することがあります。一般的に、この「整数境界」とは、小数部分が 0.9~1 または 0~0.1 である場合です。たとえば、BAW 周波数が 2467MHz、出力が 61.44MHz である場合、FOD は 122.88MHz で動作できます。2467MHz を 122.88MHz で割った値は約 20.076 になります。分周値の小数部分は 0.076 で、0~0.1 の範囲です。これは、61.44MHz 出力が生成されると、出力クロックに 12kHz~20MHz 帯域のスプリアスが発生する可能性があることを意味します。場合によっては、適切な周波数プランニングを行うことで、FOD 周波数とチャネル分周器値を増加させ、この点に対処できます。368.64MHz の FOD 周波数と 6 個のチャネル分周器を使用すると、61.44MHz の出力周波数も得られます。ここでの FOD 分周値は約 6.692 であり、整数境界スプリアスは得られません。特定の周波数計画における整数境界スプリアスについてご不明な点がありましたら、テキサス・インスツルメンツにお問い合わせください。

#### 7.4.3 出力動作

##### 7.4.3.1 出力フォーマットの選択

このデバイスは、LVC MOS 出力のみをサポートしています。LVC MOS 出力では、VDD が 3.3V の場合、VDDO は 1.8V、2.5V、または 3.3V にすることができます。それ以外の場合は、VDDO は VDD と同じ電圧でなければなりません。

**表 7-5. レジスタを介した出力フォーマット**

| OUTAB_FMT / OUTCD_FMT | 概要                                                                                                            |
|-----------------------|---------------------------------------------------------------------------------------------------------------|
| 0x0                   | 予約済み                                                                                                          |
| 0x1                   | 予約済み                                                                                                          |
| 0x2                   | 予約済み                                                                                                          |
| 0x3                   | 予約済み                                                                                                          |
| 0x4                   | OUTA/OUTC で LVC MOS がイネーブル<br>OUTB/OUTD では、LVC MOS はディセーブルになります                                               |
| 0x5                   | OUTA/OUTC では、LVC MOS はディセーブルになります<br>OUTB/OUTD で LVC MOS がイネーブル                                               |
| 0x6                   | OUTA/OUTC で LVC MOS がイネーブル<br>OUTB/OUTD で LVC MOS がイネーブル<br>OUTA/OUTC と OUTB/OUTD の位相差は 180°です <sup>(1)</sup> |

**表 7-5. レジスタを介した出力フォーマット (続き)**

| OUTAB_FMT / OUTCD_FMT | 概要                                                                                       |
|-----------------------|------------------------------------------------------------------------------------------|
| 0x7                   | OUTA/OUTC で LVC MOS がイネーブル<br>OUTB/OUTD で LVC MOS がイネーブル<br>OUTA/OUTC と OUTB/OUTD の同相モード |

- (1) 最高の出力性能を得るには、TI では、OUTA と OUTB、または OUTC と OUTD の両方のパターンが必要な場合は、位相差 180° の LVC MOS を使用することを推奨しています。

#### 7.4.3.2 REF\_CTRL の動作

起動時、REF\_CTRL ピンは、Low のときは I<sup>2</sup>C モードを選択し、High のときは OTP モードを選択します。起動後、REF\_CTRL はデフォルトで LVC MOS REF\_CLK を出力します。これは、FOD0 または FOD1 のいずれかから生成され、その後整数分周器 (/2, /4, /8) によって分周されます。または、このピンをディスエーブルしたり、「クロックレディ」信号として機能させたりすることもできます。REF\_CTRL\_PIN\_FUNC (R7[14:13]) は REF\_CTRL ピンの機能を制御します。[表 7-6](#) に、これらのオプションを示します。

**表 7-6. 起動後の REF\_CTRL の機能**

| REF_CTRL_PIN_FUNC | REF_CTRL の機能       |
|-------------------|--------------------|
| 0x0               | ディスエーブル、強制的に Low   |
| 0x1               | ディスエーブル、トライステート    |
| 0x2 (デフォルト)       | REF_CLK LVC MOS 出力 |
| 0x3               | CLK_READY 出力       |

#### 7.4.4 出力イネーブル

##### 7.4.4.1 出力イネーブルの制御

このデバイスは、同期出力イネーブル (OE) をサポートしています。同期 OE とは、OE 信号がアサートまたはデアサートされたときに、出力にグリッチが発生しないことです。

[表 7-7](#) にピン構成および I<sup>2</sup>C を介した出力イネーブルと出力ディセーブルを示します。出力をアクティブにするには、デフォルトで OE ピンが Low でかつ OE ビットが 1 でなければなりません。出力イネーブルのビットは、OUTAB\_EN (R7[1]) と OUTCD\_EN (R7[8]) です。

**表 7-7. OE 機能**

| OE ピン | OE ピンの極性   | ソフトウェア出力イネーブル OUTx_EN | OUTx |
|-------|------------|-----------------------|------|
| 高     | アクティブ Low  | 0                     | オフ   |
| 高     | アクティブ Low  | 1                     | オフ   |
| 低     | アクティブ Low  | 0                     | オフ   |
| 低     | アクティブ Low  | 1                     | オン   |
| 高     | アクティブ High | 0                     | オフ   |
| 高     | アクティブ High | 1                     | オン   |
| 低     | アクティブ High | 0                     | オフ   |
| 低     | アクティブ High | 1                     | オフ   |

#### 7.4.4.2 出力イネーブルの極性

OE ピンの極性はプログラム可能で、デフォルトではアクティブ Low です。OE ピンがアクティブ Low のとき、内部プルダウン抵抗は自動的にイネーブルになり、内部プルアップ抵抗はディスエーブルになります。OE ピンがアクティブ High のとき、内部プルアップ抵抗は自動的にイネーブルになり、内部プルダウン抵抗はディスエーブルになります。デフォルトでは、OE ピンがフローティングのとき、クロック出力は常にイネーブルになります。OE ピンの極性は OE\_PIN\_POLARITY (R7[0]) で、アクティブ Low (デフォルト) の場合は 1、アクティブ High の場合は 0 に設定されます。

#### 7.4.4.3 独立した出力イネーブル

I2C\_ADDR ピンは、2 番目の出力イネーブル ピンとして再構成できます。この機能をイネーブルにするには、SEPARATE\_OE\_EN (R11[14]) を設定します。このビットは OTP でプログラム可能です。I2C\_ADDR を出力イネーブル ピンとして使用する場合、OE ピンは OUTA と OUTB を制御し、I2C\_ADDR ピンは OUTC と OUTD を制御します。OE\_PIN\_POLARITY (R7[0]) ビットは、この場合、OE ピンと I2C\_ADDR ピンに適用されます。

#### 7.4.4.4 出力ディスエーブルの動作

出力がディセーブルのとき、出力は Low に強制するか、トライステートになる可能性があります。出力は OUTA と OUTB の場合は OUTAB\_DISABLE\_STATE (R3[5])、OUTC と OUTD の場合は OUTCD\_DISABLE\_STATE (R3[6]) で決定されます。出力は、「0」の場合、または「1」の場合、トライステートで Low になります。

#### 7.4.5 デバイスのデフォルト設定

表 7-8 は、LMK3C0105V33 LMK3C0105V18 の 4 つの OTP ページについて、デフォルト設定をまとめます。I<sup>2</sup>C モードでは、ページ 0 の設定がロードされます。デフォルトの各レジスタ設定の一覧については、「デバイスのレジスタ」を参照してください。

**表 7-8. LMK3C0105 起動時の設定**

| パラメータ              | OTP ページ 0       | OTP ページ 1                                  | OTP ページ 2       | OTP ページ 3       |
|--------------------|-----------------|--------------------------------------------|-----------------|-----------------|
| VDD 電源電圧           |                 | 3.3V (LMK3C0105V33)<br>1.8V (LMK3C0105V18) |                 |                 |
| OUTA/OUTB 周波数      | 25MHz           | 25MHz                                      | 25MHz           | 25MHz           |
| OUTA/OUTB 出力形式     | LVC MOS、同相      | LVC MOS、同相                                 | LVC MOS、同相      | LVC MOS、同相      |
| OUTA/OUTB イネーブル    | イネーブル           | イネーブル                                      | イネーブル           | イネーブル           |
| OUTA/OUTB ディセーブル動作 | GND             | GND                                        | GND             | GND             |
| OUTC/OUTD 周波数      | 25MHz           | 25MHz                                      | 25MHz           | 25MHz           |
| OUTC/OUTD 出力形式     | LVC MOS、同相      | LVC MOS、同相                                 | LVC MOS、同相      | LVC MOS、同相      |
| OUTC/OUTD イネーブル    | イネーブル           | イネーブル                                      | イネーブル           | イネーブル           |
| OUTC/OUTD ディセーブル動作 | GND             | GND                                        | GND             | GND             |
| REF_CTRL 動作        | REF_CLK、25MHz   | REF_CLK、25MHz                              | REF_CLK、25MHz   | REF_CLK、25MHz   |
| FOD0 周波数           | 200MHz          | 200MHz                                     | 200MHz          | 200MHz          |
| FOD1 周波数           | 200MHz          | 200MHz                                     | 200MHz          | 200MHz          |
| SSC イネーブル          | 無効              | イネーブル                                      | イネーブル           | イネーブル           |
| SSC 変調タイプ          | ダウン スプレッド       | ダウン スプレッド                                  | ダウン スプレッド       | ダウン スプレッド       |
| SSC 変調深度           | 0%              | -0.1%                                      | -0.3%           | -0.5%           |
| ピン 2 の機能           | I2C アドレス LSB 選択 | I2C アドレス LSB 選択                            | I2C アドレス LSB 選択 | I2C アドレス LSB 選択 |

## 7.5 プログラミング

ホスト (DSP、マイクロコントローラ、FPGA など) は、I<sup>2</sup>C ポートを介して LMK3C0105 の設定および監視を行います。ホストは、レジスタセットと呼ばれる制御ビットの集合に対して読み取りと書き込みを行います。デバイスブロックの制御や監視は、レジスタ領域内に配置された特定のビットグループを介して行うことができます。ホストが存在しないときは、REF\_CTRL ピンと OTP\_SELx ピンの状態に応じて、LMK3C0105 は、内部 EFUSE に保存された 4 つのオンチップ OTP ページのいずれかから OTP モードで動作するように構成できます。EFUSE は、テキサス・インストゥルメンツによって一度だけプログラムされたもので、書き換えはできません。つまり、起動時に EFUSE から自動的にロードされるレジスタの値はカスタマイズできないということです。ただし、I<sup>2</sup>C レジスタインターフェイスを介して、レジスタの値はその後変更することができます。デバイスレジスタ内には、読み取り / 書き込みアクセスが可能な特定のビットが存在します。その他のビットは読み取り専用です (読み取り専用ビットに書き込みを試みても、ビットの状態は変更されません)。特定のデバイスレジスタとビットは予約済みであり、フィールドはデフォルトのリセット状態から変更できません。

### 7.5.1 I<sup>2</sup>C シリアルインターフェイス

LMK3C0105 の I<sup>2</sup>C ポートは、ペリフェラルデバイスとして機能し、100kHz のスタンダードモード動作と 400kHz のファストモード動作の両方をサポートしています。ファストモードでは、制御信号にグリッチ耐性の要件が課されます。このため、入力レシーバは持続時間 50ns 未満のパルスを無視します。I<sup>2</sup>C のタイミング要件は、[I<sup>2</sup>C インターフェイス仕様](#)に記載されています。図 7-5 に、タイミング図を示します。



図 7-5. I<sup>2</sup>C のタイミング図

LMK3C0105 は、I<sup>2</sup>C パケットの一部として送信される 7 ビットのペリフェラルアドレスを介してアクセスされます。一致するペリフェラルアドレスを持つデバイスのみが、その後の I<sup>2</sup>C コマンドに応答します。I<sup>2</sup>C モードでは、LMK3C0105 は I<sup>2</sup>C\_ADDR のピンストラップ (VDD、GND、SDA、SCL に接続) に基づいて、最大 4 つの独自のペリフェラルデバイスが I<sup>2</sup>C バスを占有できるようにします。デフォルトでは、デバイスのペリフェラルアドレスは 0b11010xx です (2 つの LSB は I<sup>2</sup>C\_ADDR ピンで決定)。完全なアドレスは I<sup>2</sup>C を介して構成可能です。

I<sup>2</sup>C インターフェイスを介したデータ転送中には、転送されるデータビットごとに 1 つのクロックパルスが生成されます。SDA ラインのデータは、クロックの High 期間中は安定している必要があります。データラインの High または Low の状態は、SCL ラインのクロック信号が Low のときのみ変化します。データ転送の開始条件は、SCL が High のときに SDA ラインが High から Low に遷移することによって特定されます。データ転送の終了条件は、SCL が High のときに SDA ラインが Low から High に遷移することによって特定されます。開始条件と終了条件は、常にコントローラによって開始されます。SDA ラインの各バイトは 8 ビット長でなければなりません。各バイトの後にはアノリッジビットが続き、バイトは MSB から送信されます。LMK3C0105 には、8 ビットのレジスタアドレスと、それに続く 16 ビットのデータワードがあります。

アノリッジビット (A) または非アノリッジビット (A') は、8 ビットのデータバイトに付随する 9 番目のビットであり、常にレシーバによって生成され、バイトが受信された (A = 0) または受信されなかった (A' = 0) ことをトランシミッタに通知します。

$A = 0$  は、9回目のクロック パルスの間に SDA ラインを **Low** にすることで実行され、 $A' = 0$  は、9回目のクロック パルスの間に SDA ラインを **High** のままにすることで実行されます。

I<sup>2</sup>C コントローラは、シリアル バスに接続されているすべてのペリフェラル デバイスからの応答を開始する開始条件をアサートすることで、データ転送を開始します。コントローラが SDA ラインを介して送信した 8 ビットのアドレス バイト (7 ビットのペリフェラル アドレス (**MSB** ファースト) と **R/W** ビットで構成) に基づき、送信されたアドレスに対応するアドレスを持つデバイスが、アクノリッジ ビットを送信することで応答します。バス上の他のすべてのデバイスは、選択されたデバイスがコントローラとのデータ転送を待機している間、アイドル状態のままでです。

データ転送が行われると、終了条件が確立されます。書き込みモードでは、コントローラは、ペリフェラルからの最後のデータ バイトのアクノリッジ ビットに続く、10回目のクロック パルスの間に、データ転送を終了するための終了条件をアサートします。読み取りモードでは、コントローラはペリフェラルから最後のデータ バイトを受信しますが、9回目のクロック パルスの間は SDA を **Low** にしません。これは非アクノリッジ ビットとして周知されています。非アクノリッジ ビットを受信することで、ペリフェラルはデータ転送が終了したことを把握して、アイドル モードに移行します。次に、コントローラは 10回目のクロック パルスの前の **Low** 期間中にデータ ラインを **Low** にし、10回目のクロック パルスの間に **High** にして終了条件をアサートします。[図 7-6](#) と [図 7-7](#) に、LMK3C0105 を使用したブロック書き込みとブロック読み取りのシーケンスをそれぞれ示します。



図 7-6. ブロック書き込みの汎用シーケンス



図 7-7. ブロック読み取りの汎用シーケンス

### 7.5.2 ウンタイム プログラミング シーケンス

上位レジスタ領域には、R13 以降のすべてのレジスタと I2C\_ADDR (R12[15:8]) が含まれています。上位レジスタ領域のロック解除は、UNLOCK\_PROTECTED\_REG (R12[7:0]) に 0x5B を書き込み、I2C\_ADDR は変更せずそのままにすることで実行されます。

デバイスの起動時にロードされる EFUSE ページに応じて、異なる値を持つ 6 つのフィールドがあります。

- OUTA/OUTB 出力形式
- OUTA/OUTB イネーブル
- OUTC/OUTD 出力形式
- OUTC/OUTD イネーブル
- SSC イネーブル
- SSC 構成 (事前設定またはカスタム)

他のすべてのフィールドは、4つの EFUSE ページすべてで同じ値を保持します。カスタム構成を生成する際は、テキサス・インストルメンツにお問い合わせください。

## 8 デバイスのレジスタ

### 8.1 レジスタマップ

表 8-1 に LMK3C0105 デバイスのレジスタを示します。表 8-1 に記載されていないレジスタ オフセット アドレスはすべて予約済みと見なすことができます。予約済み位置のレジスタ内容は変更できません。

**表 8-1. LMK3C0105 レジスタ**

| アドレス | 略称   | セクション |
|------|------|-------|
| 0x0  | R0   | R0    |
| 0x1  | R1   | R1    |
| 0x2  | R2   | R2    |
| 0x3  | R3   | R3    |
| 0x4  | R4   | R4    |
| 0x5  | R5   | R5    |
| 0x6  | R6   | R6    |
| 0x7  | R7   | R7    |
| 0x8  | R8   | R8    |
| 0x9  | R9   | R9    |
| 0xA  | R10  | R10   |
| 0xB  | R11  | R11   |
| 0xC  | R12  | R12   |
| 0xEE | R238 | R238  |

表の小さなセルに収まるように、複雑なビット アクセス タイプを記号で表記しています。表 8-2 に、このセクションでアクセス タイプに使用しているコードを示します。

**表 8-2. LMK3C0105 のアクセス タイプ コード**

| アクセス タイプ | 表記     | 概要                                                                                                      |
|----------|--------|---------------------------------------------------------------------------------------------------------|
| 読み取りタイプ  |        |                                                                                                         |
| R        | R      | 読み出し                                                                                                    |
| 書き込みタイプ  |        |                                                                                                         |
| W        | W      | 書き込み                                                                                                    |
| WL       | W<br>L | 書き込み<br>ロックされている場合、<br>ロック解除して書き込み<br>を正常に行うには、<br>UNLOCK_PROTECT<br>ED_REG (R12[7:0]) =<br>0x5B が必要です。 |

#### 8.1.1 R0 レジスタ (アドレス = 0x0) [リセット = 0x0861/0x0863]

R0 を表 8-3 に示します。

概略表に戻ります。

**表 8-3. R0 レジスタのフィールドの説明**

| ビット   | フィールド         | タイプ  | リセット                         | 概要                                                                                                                                                  |
|-------|---------------|------|------------------------------|-----------------------------------------------------------------------------------------------------------------------------------------------------|
| 15:10 | DIG_CLK_N_DIV | R/W  | 0x02                         | デジタル ステート マシンのクロック レート。CH0_FOD_SEL マルチプレクサがソースの FOD 周波数から導出されます。目標周波数は最大 50MHz です。実際の分周値は、DIG_CLK_N_DIV の値に 2 を加えた値になります。このフィールドは EFUSE に保存されます。    |
| 9:3   | FOD0_N_DIV    | R/W  | 0x0C                         | BAW 周波数と FOD0 周波数の整数比。このフィールドは EFUSE に保存されます。                                                                                                       |
| 2:1   | SUP_LVL_SEL   | R/W  | 0x0<br>(V33)<br>0x1<br>(V18) | コア電源 LDO の動作電圧。このフィールドは工場出荷時にプログラム済みのため、プログラミングされた値と異なる値で上書きしてはなりません。VDD ピンと VDDO ピンの電源電圧は、選択された電圧値 + 10% を超えてはなりません。<br>0:3.3V<br>1:1.8V<br>2:2.5V |
| 0     | OTP_BURNT     | R/WL | 0x1                          | EFUSE がプログラム済みであることを示します。このフィールドが 1 の場合、EFUSE がプログラムされています。                                                                                         |

**8.1.2 R1 レジスタ(アドレス = 0x1) [リセット = 0x5599]**R1 を [表 8-4](#) に示します。[概略表](#) に戻ります。**表 8-4. R1 レジスタのフィールドの説明**

| ビット  | フィールド           | タイプ | リセット | 概要                                                               |
|------|-----------------|-----|------|------------------------------------------------------------------|
| 15:8 | FOD0_NUM[23:16] | R/W | 0x55 | FOD0 分数分周値の上位バイト。このフィールドの値はデバイスによって異なります。このフィールドは EFUSE に保存されます。 |
| 7:0  | 予約済み            | R/W | 0x99 | 予約済み。このビットには 0x99 だけを書き込んでください。                                  |

**8.1.3 R2 レジスタ(アドレス = 0x2) [リセット = 0xC28F]**R2 を [表 8-5](#) に示します。[概略表](#) に戻ります。**表 8-5. R2 レジスタのフィールドの説明**

| ビット  | フィールド          | タイプ | リセット   | 概要                                                                  |
|------|----------------|-----|--------|---------------------------------------------------------------------|
| 15:0 | FOD0_NUM[15:0] | R/W | 0xC28F | FOD0 分数分周値の下位 2 バイト。このフィールドの値はデバイスによって異なります。このフィールドは EFUSE に保存されます。 |

**8.1.4 R3 レジスタ(アドレス = 0x3) [リセット = 0x1804]**R3 を [表 8-6](#) に示します。[概略表](#) に戻ります。**表 8-6. R3 レジスタのフィールドの説明**

| ビット  | フィールド       | タイプ | リセット | 概要                                                                                                   |
|------|-------------|-----|------|------------------------------------------------------------------------------------------------------|
| 15:9 | FOD1_N_DIV  | R/W | 0x0C | BAW 周波数と FOD1 周波数の整数比。このフィールドは EFUSE に保存されます。                                                        |
| 8    | CH1_FOD_SEL | R/W | 0x0  | チャネル分周器 1 の入力ソースとして使用する FOD を選択します。このフィールドは EFUSE に保存されます。<br>0h:FOD0 の詳細を示します。<br>1h:FOD1 の詳細を示します。 |
| 7    | 予約済み        | R/W | 0x0  | 予約済み。このビットには 0 だけを書き込んでください。                                                                         |

**表 8-6. R3 レジスタのフィールドの説明 (続き)**

| ビット | フィールド               | タイプ | リセット | 概要                                                                                                                                                                 |
|-----|---------------------|-----|------|--------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| 6   | OUTCD_DISABLE_STATE | R/W | 0x0  | OUTC と OUTD がディスエーブルの場合、このビットは OUTC ピンと OUTD ピンを強制的に GND に接続するか、トライステートにするかを選択します。このフィールドは EFUSE に保存されます。<br>0h:ディスエーブルで強制的に GND に接続<br>1h:ディスエーブル時にトライステートになります。  |
| 5   | OUTAB_DISABLE_STATE | R/W | 0x0  | OUTA と OUTB がディスエーブルの場合、このビットは OUTA ピンと OUTB ピンを強制的に GND に接続するか、トライステートにするかを選択します。このフィールドは EFUSE に保存されます。<br>0h:ディスエーブルで強制的に GND に接続<br>1h:ディスエーブル時にトライステートになります。  |
| 4   | CH0_FOD_SEL         | R/W | 0x0  | チャネル分周器 0 の入力ソースとして使用する FOD を選択します。このフィールドは EFUSE に保存されます。<br>0h:FOD0 の詳細を示します。<br>1h:FOD1 の詳細を示します。                                                               |
| 3   | 予約済み                | R/W | 0x0  | 予約済み。このビットには 0だけを書き込んでください。                                                                                                                                        |
| 2:0 | CH0_DIV             | R/W | 0x4  | チャネル分周器 0 の分周器値。このフィールドは EFUSE に保存されます。<br>0h:チャネル分周器ディスエーブル。<br>1h:FOD / 2<br>2h:FOD / 4<br>3h:FOD / 6<br>4h:FOD / 8<br>5h:FOD / 10<br>6h:FOD / 20<br>7h:FOD / 40 |

#### 8.1.5 R4 レジスタ (アドレス = 0x4) [リセット = 0x0000]

R4 を表 8-7 に示します。

概略表に戻ります。

**表 8-7. R4 レジスタのフィールドの説明**

| ビット  | フィールド        | タイプ | リセット   | 概要                                                                                                              |
|------|--------------|-----|--------|-----------------------------------------------------------------------------------------------------------------|
| 15   | 予約済み         | R   | 該当なし   | 予約済み。このフィールドに書き込まないでください。                                                                                       |
| 14:2 | SSC_STEPS    | R/W | 0x0000 | SSC の三角波プロファイルの各セグメントにおけるステップ数。この値の計算手順については、 <a href="#">拡散スペクトラム クロック処理</a> を参照してください。このフィールドは EFUSE に保存されます。 |
| 1    | SSC_MOD_TYPE | R/W | 0x0    | カスタムの SSC 構成で、ダウン スプレッド変調とセンター スプレッド変調のいずれかを選択します。このフィールドは EFUSE に保存されます。<br>0h:ダウン スプレッド変調<br>1h:センター スプレッド変調  |
| 0    | SSC_EN       | R/W | 0x0    | SSC をイネーブルにします。このフィールドは EFUSE に保存されます。<br>0h:SSC がディスエーブル。<br>1h:SSC がイネーブル。                                    |

#### 8.1.6 R5 レジスタ (アドレス = 0x5) [リセット = 0x0000]

R5 を表 8-8 に示します。

概略表に戻ります。

**表 8-8. R5 レジスタのフィールドの説明**

| ビット  | フィールド         | タイプ | リセット   | 概要                                                                                                     |
|------|---------------|-----|--------|--------------------------------------------------------------------------------------------------------|
| 15:0 | SSC_STEP_SIZE | R/W | 0x0000 | SSC のステップごとの分子インクリメント値。この値の計算手順については、 <a href="#">拡散スペクトラムクロック処理</a> を参照してください。このフィールドは EFUSE に保存されます。 |

#### 8.1.7 R6 レジスタ(アドレス = 0x6) [リセット = 0x0AA7]

R6 を表 8-9 に示します。

概略表に戻ります。

**表 8-9. R6 レジスタのフィールドの説明**

| ビット   | フィールド           | タイプ | リセット | 概要                                                                                                                                                                                                                                                                         |
|-------|-----------------|-----|------|----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| 15:13 | CH1_DIV         | R/W | 0x0  | チャネル分周器 1 の分周器値。このフィールドは EFUSE に保存されます。<br>0h:チャネル分周器ディスエーブル。<br>1h:FOD / 2<br>2h:FOD / 4<br>3h:FOD / 6<br>4h:FOD / 8<br>5h:FOD / 10<br>6h:FOD / 20<br>7h:FOD / 40                                                                                                         |
| 12:5  | FOD1_NUM[23:16] | R/W | 0x55 | FOD1 分数分周値の上位バイト。このフィールドの値はデバイスによって異なります。このフィールドは EFUSE に保存されます。                                                                                                                                                                                                           |
| 4:3   | 予約済み            | R/W | 0x0  | 予約済み。このビットには 0だけを書き込んでください。                                                                                                                                                                                                                                                |
| 2:0   | OUTAB_FMT       | R/W | 0x7  | OUTA/OUTB の出力フォーマットを選択します。このフィールドは EFUSE に保存されます。<br>0h:予約済み。<br>1h:予約済み。<br>2h:予約済み。<br>3h:予約済み。<br>4h:LVCMS、OUTA イネーブル、OUTB ディセーブル。<br>5h:LVCMS、OUTA ディセーブル、OUTB イネーブル。<br>6h:LVCMS、OUTA イネーブル、OUTB イネーブル、位相差 180°。<br>7h:LVCMS、OUTA イネーブル、OUTB イネーブル、OUTA と OUTB が同相です。 |

#### 8.1.8 R7 レジスタ(アドレス = 0x7) [リセット = 0x5D1F]

R7 を表 8-10 に示します。

概略表に戻ります。

**表 8-10. R7 レジスタのフィールドの説明**

| ビット   | フィールド             | タイプ  | リセット | 概要                                                                                                                                                                                                           |
|-------|-------------------|------|------|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| 15    | 予約済み              | 該当なし | 0x0  | 予約済み。このフィールドに書き込まないでください。                                                                                                                                                                                    |
| 14:13 | REF_CTRL_PIN_FUNC | R/W  | 0x2  | REF_CTRL ピンの機能を設定します。このフィールドは EFUSE に保存されます。<br>0h:REF_CTRL ピンはディスエーブル、GND にプルされている。<br>1h:REF_CTRL ピンはディセーブル、トライステートに移行。<br>2h:REF_CTRL ピンは追加の LVCMS REF_CLK 出力として機能する。<br>3h:REF_CTRL ピンはクロックレディ信号として機能する。 |

**表 8-10. R7 レジスタのフィールドの説明 (続き)**

| ビット   | フィールド           | タイプ | リセット | 概要                                                                                                                                                                                                                                                                           |
|-------|-----------------|-----|------|------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| 12:11 | REF_CLK_DIV     | R/W | 0x3  | REF_CTRL が REF_CLK として使用されている場合の REF_CLK 出力分周器値。このフィールドは EFUSE に保存されます。<br>0h:REF_CLK はディスエーブル。<br>1h:FOD/2<br>2h:FOD/4<br>3h:FOD/8                                                                                                                                          |
| 10    | 予約済み            | R/W | 0x1  | 予約済み。このフィールドには 1 以外の値を書き込まないでください。                                                                                                                                                                                                                                           |
| 9     | REF_CLK_FOD_SEL | R/W | 0x0  | REF_CLK 出力の生成に使用する FOD を選択します。このフィールドは EFUSE に保存されます。<br>0h:FOD0 の詳細を示します。<br>1h:FOD1 の詳細を示します。                                                                                                                                                                              |
| 8     | OUTCD_EN        | R/W | 0x1  | OUTC および OUTD の出力イネーブル ビット。このフィールドは EFUSE に保存されます。<br>0h:OUTC と OUTD はディセーブルになります。<br>1h:OUTC と OUTD がイネーブルになります。                                                                                                                                                            |
| 7     | OUTCD_CH_SEL    | R/W | 0x0  | OUTC/OUTD のソースを選択します。このフィールドは EFUSE に保存されます。<br>0h:OUTC と OUTD は、チャネル分周器 0 から供給されます。<br>1h:OUTC と OUTD は、チャネル分周器 1 から供給されます。                                                                                                                                                 |
| 6:5   | 予約済み            | R/W | 0x0  | 予約済み。このビットには 0 だけを書き込んでください。                                                                                                                                                                                                                                                 |
| 4:2   | OUTCD_FMT       | R/W | 0x7  | OUTC および OUTD の出力フォーマットを選択します。このフィールドは EFUSE に保存されます。<br>0h:予約済み。<br>1h:予約済み。<br>2h:予約済み。<br>3h:予約済み。<br>4h:LVCMS、OUTC イネーブル、OUTD ディセーブル。<br>5h:LVCMS、OUTC ディセーブル、OUTD イネーブル。<br>6h:LVCMS、OUTC イネーブル、OUTD イネーブル、位相差 180°。<br>7h:LVCMS、OUTC イネーブル、OUTD イネーブル、OUTC と OUTD が同相。 |
| 1     | OUTAB_EN        | R/W | 0x1  | OUTA および OUTB の出力イネーブル ビット。このフィールドは EFUSE に保存されます。<br>0h:OUTA と OUTB はディセーブルになります。<br>1h:OUTA と OUTB がイネーブルになります。                                                                                                                                                            |
| 0     | OE_PIN_POLARITY | R/W | 0x1  | OE ピンの極性選択。このビットは OUTx_EN ビットの極性には影響せず、OE ピンのみに影響します。このフィールドは EFUSE に保存されます。<br>0h:OE はアクティブ High (OE を VDD に接続すると出力がイネーブルになる)。<br>1h:OE はアクティブ Low (OE を GND に接続すると出力がイネーブルになる)。                                                                                            |

### 8.1.9 R8 レジスタ (アドレス = 0x8) [リセット = 0xC28F]

R8 を [表 8-11](#) に示します。

概略表に戻ります。

**表 8-11. R8 レジスタのフィールドの説明**

| ビット  | フィールド          | タイプ | リセット   | 概要                                                                  |
|------|----------------|-----|--------|---------------------------------------------------------------------|
| 15:0 | FOD1_NUM[15:0] | R/W | 0xC28F | FOD1 分数分周値の下位 2 バイト。このフィールドの値はデバイスによって異なります。このフィールドは EFUSE に保存されます。 |

### 8.1.10 R9 レジスタ(アドレス = 0x9) [リセット = 0x3000/0x1000]

R9 を表 8-12 に示します。

概略表に戻ります。

**表 8-12. R9 レジスタのフィールドの説明**

| ビット   | フィールド          | タイプ | リセット                                  | 概要                                                                                                                                                                                                                                                                                                                                                                                                                                                                                           |
|-------|----------------|-----|---------------------------------------|----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| 15:12 | OTP_ID         | R/W | 0x3<br>(V33)<br>0x1<br>(V18)<br>(V18) | OTP 構成を識別するための構成可能フィールド。I2C モードで、4 ビットの予備フィールドとして使用可能。このフィールドは EFUSE に保存されます。                                                                                                                                                                                                                                                                                                                                                                                                                |
| 11:9  | SSC_CONFIG_SEL | R/W | 0x0                                   | <p>SSC 変調構成。センター スプレッド変調が望ましい場合は、カスタム SSC 構成が必要です。4 つの事前設定済みダウൺスプレッド変調の深度も使用可能です。その他の変調深度はカスタム SSC 構成が必要です。このフィールドは EFUSE に保存されます。</p> <p>事前設定済みの SSC オプションは、特に 100MHz クロック出力用です。その他の出力周波数については、テキサス・インスツルメンツではカスタム SSC 構成の作成を推奨しています。</p> <p>0h: カスタム SSC 構成設定 - カスタム構成作成の詳細については、<a href="#">拡散スペクトラム クロック処理</a> を参照します。</p> <p>1h: -0.10% の事前設定済みダウンスプレッド</p> <p>2h: -0.25% の事前設定済みダウンスプレッド</p> <p>3h: -0.30% の事前設定済みダウンスプレッド</p> <p>4h: -0.50% の事前設定済みダウンスプレッド</p> <p>その他すべての値: 予約済み</p> |
| 8:0   | 予約済み           | R/W | 0x000                                 | 予約済み。このビットには 0 だけを書き込んでください。                                                                                                                                                                                                                                                                                                                                                                                                                                                                 |

### 8.1.11 R10 レジスタ(アドレス = 0xA) [リセット = 0x0010]

R10 を表 8-13 に示します。

概略表に戻ります。

**表 8-13. R10 レジスタのフィールドの説明**

| ビット   | フィールド      | タイプ | リセット | 概要                                                                   |
|-------|------------|-----|------|----------------------------------------------------------------------|
| 15    | 予約済み       | R/W | 0x0  | 予約済み。このビットには 0 だけを書き込んでください。                                         |
| 14:11 | PROD_REVID | R   | 該当なし | 製品リビジョン識別子                                                           |
| 10    | CLK_READY  | R   | 該当なし | CLK_READY ステータス。REF_CTRL ピンは、クロックレディ信号として機能する場合、このステータス信号をミラーリングします。 |
| 9     | 予約済み       | R   | 該当なし | 予約済み。このフィールドに書き込まないでください。                                            |
| 8     | RB_PIN_15  | R   | 該当なし | REF_CTRL ピンの読み戻し。                                                    |
| 7     | RB_PIN_4   | R   | 該当なし | OTP_SEL1/SDA ピンの読み戻し。                                                |
| 6     | RB_PIN_3   | R   | 該当なし | OTP_SEL0/SCL ピンの読み戻し。                                                |
| 5     | RB_PIN_2   | R   | 該当なし | I2C_ADDR ピンの読み戻し。                                                    |

**表 8-13. R10 レジスタのフィールドの説明 (続き)**

| ビット | フィールド              | タイプ | リセット | 概要                                                                                                                                                                                                                                                                                                                                                                                                                                               |
|-----|--------------------|-----|------|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| 4   | DEV_IDLE_STATE_SEL | R/W | 0x1  | <p>このビットは、両方の出力がディスエーブルのときにデバイスの動作を制御します。クロックを再度イネーブルにするまでの時間が延長されるため、タイムクリティカルなアプリケーションではデバイスを低消費電力状態にすることは推奨されません。このフィールドは EFUSE に保存されます。</p> <p>0h:両方の出力がディスエーブルのとき、出力はミュートされ、デバイスは低消費電力状態になります。</p> <p>1h:両方の出力がディスエーブルのとき、出力はミュートされます。デバイスは低消費電力状態にはなりません。</p>                                                                                                                                                                              |
| 3   | PIN_RESAMPLE_DIS   | R/W | 0x0  | <p>このビットは、低消費電力モードを終了するときにデバイスピンの再サンプリングを制御します。低消費電力モードの間にこのビットを書き込んでください。テキサス・インスツルメンツでは、この機能が具体的に必要な場合を除いて、このビットを 1 のままにしておくことを推奨しています。</p> <p>0h:ピンの再サンプリングがイネーブルです。低消費電力モードを終了するとき、I2C_ADDR ピン、OTP_SEL0/SCL ピン、OTP_SEL1/SDA ピン、I2C_ADDR ピンが再サンプリングされます。I2C_ADDR が High の場合、本デバイスは OTP モードに入ります。</p> <p>1h:ピンの再サンプリングがディスエーブルです。低消費電力モードを終了するとき、I2C_ADDR ピン、OTP_SEL0/SCL ピン、OTP_SEL1/SDA ピン、I2C_ADDR ピンは再サンプリングされません。デバイスは I2C モードのままでです。</p> |
| 2   | OTP_AUTOLOAD_DIS   | R/W | 0x0  | <p>このビットは、低消費電力モードを終了するときにデバイスの動作を制御します。低消費電力モードの間にこのビットを書き込んでください。テキサス・インスツルメンツでは、この機能が具体的に必要な場合を除いて、このビットを 1 のままにしておくことを推奨しています。</p> <p>0h:OTP 自動ロードがイネーブルです。低消費電力モードを終了するとき、OTP ページ 0 の内容がデバイスのレジスタに書き込まれます。</p> <p>1h:OTP 自動ロードがディスエーブルです。低消費電力モードを終了するとき、OTP ページ 0 の内容はデバイスのレジスタに書き込まれません。</p>                                                                                                                                              |
| 1   | PDN                | R/W | 0x0  | このビットに 1 を書き込むと、デバイスは低消費電力状態になります。                                                                                                                                                                                                                                                                                                                                                                                                               |
| 0   | 予約済み               | R/W | 0x0  | 予約済み。このビットには 0 だけを書き込んでください。                                                                                                                                                                                                                                                                                                                                                                                                                     |

### 8.1.12 R11 レジスタ (アドレス = 0xB) [リセット = 0x0000]

R11 を表 8-14 に示します。

概略表に戻ります。

**表 8-14. R11 レジスタのフィールドの説明**

| ビット  | フィールド          | タイプ | リセット   | 概要                                                                                                                                                                                                                                             |
|------|----------------|-----|--------|------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| 15   | 予約済み           | R/W | 0x0    | 予約済み。このビットには 0 だけを書き込んでください。                                                                                                                                                                                                                   |
| 14   | SEPARATE_OE_EN | R/W | 0x0    | <p>このビットにより、デバイスの個別の出力イネーブル機能がイネーブルになります。このビットが 1 の場合、I2C_ADDR LSB_SEL を 0 に設定する必要があります。このフィールドは EFUSE に保存されます。</p> <p>0h:ピン 1 は OUTA、OUTB、OUTC、OUTD の出力イネーブルです。</p> <p>1h:ピン 1 は OUTA および OUTB の出力イネーブルで、ピン 2 は OUTC および OUTD の出力イネーブルです。</p> |
| 13:0 | 予約済み           | R/W | 0x0000 | 予約済み。このフィールドに書き込まないでください。                                                                                                                                                                                                                      |

### 8.1.13 R12 レジスタ (アドレス = 0xC) [リセット = 0xE800]

R12 を表 8-15 に示します。

概略表に戻ります。

**表 8-15. R12 レジスタのフィールドの説明**

| ビット  | フィールド                | タイプ  | リセット | 概要                                                                                                                                                                                                                          |
|------|----------------------|------|------|-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| 15   | I2C_ADDR_LSB_SEL     | R/WL | 0x1  | I2C のペリフェラル アドレスソース。このビットが 1 の場合、SEPARATE_OE_EN は 0 でなければなりません。このフィールドは EFUSE に保存されます。<br>0h:I2C のペリフェラル アドレスは、すべて I2C_ADDR フィールドから取得されます。<br>1h:I2C のペリフェラル アドレスの最下位 2 ビットは FMT_ADDR ピンから、その他のビットはすべて R12[14:10] から取得されます。 |
| 14:8 | I2C_ADDR             | R/WL | 0x68 | I2C のペリフェラル アドレス。このフィールドへの書き込み後、デバイスは新しい I2C アドレスに応答します。このフィールドは EFUSE に保存されます。                                                                                                                                             |
| 7:0  | UNLOCK_PROTECTED_REG | R/W  | 0x00 | このフィールドは、R12[15:8] に加え、R13 以降のすべてのレジスタをロックします。レジスタ R13 以降は、主にデバイスのキャリブレーション用レジスタであり、その内容は変更できません。これらのレジスタは、ロック解除ステータスに関係なく、通常、読み取りが可能です。<br>5Bh:R12[15:8] 以上のレジスタ書き込みのロックを解除します。<br>その他の値:R12[15:8] 以上では、すべての書き込みを無視します。    |

**8.1.14 R238 レジスタ (アドレス = 0xEE) [リセット = 0x0000]**

R246 を表 8-16 に示します。

概略表に戻ります。

**表 8-16. R246 レジスタのフィールドの説明**

| ビット  | フィールド                   | タイプ  | リセット   | 概要                                                                                                                                                                                                        |
|------|-------------------------|------|--------|-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| 15:0 | BAWFREQ_OFFSET_FIXEDLUT | R/WL | 0x0000 | BAW 周波数の 2467MHz からのオフセット値。符号付き 16 ビット整数値。このフィールドは EFUSE に保存されます。<br>このフィールドの各ビットは、周波数偏差 128ppm に対応しています。このフィールドは部品によって異なります。<br>このフィールドは計算のみを目的としており、デバイスがこのレジスタを内部計算に使用することはありません。このフィールドには書き込まないでください。 |

## 9 アプリケーションと実装

### 注

以下のアプリケーション情報は、テキサス・インスツルメンツの製品仕様に含まれるものではなく、テキサス・インスツルメンツはその正確性も完全性も保証いたしません。個々の目的に対する製品の適合性については、お客様の責任で判断していただくことになります。また、お客様は自身の設計実装を検証しテストすることで、システムの機能を確認する必要があります。

### 9.1 アプリケーション情報

LMK3C0105 は基準不要の BAW ベースのクロック ジェネレータであり、水晶発振器の代替や、1Gb/10Gb イーサネットスイッチを含むさまざまなアプリケーションにリファレンス クロックを提供するために使用できます。

### 9.2 代表的なアプリケーション

#### 9.2.1 アプリケーションのブロック図の例

図 9-1 は、ギガビット・イーサネット・スイッチ・アプリケーションにおいて、水晶振動子および水晶発振器の代替として LMK3C0105 を使用する例を示しています。



図 9-1. 水晶と発振器の代替例

#### 9.2.2 設計要件

一般的な ギガビット イーサネット スイッチ アプリケーションを考えてみましょう。このようなシステムでは、追加のデバイス レベルのプログラミングを必要とせず、要求に応じてクロックが利用可能であることが期待されます。デフォルトのデバイス 構成では、5 系統の 25MHz LVC MOS クロックが出力され、すべてがデフォルトで有効になっています。このアプリケーションにおける一般的な出力クロック要件は、PHY 用に 25MHz の LVC MOS クロックを 2 系統、および FPGA 用に 25MHz と 100MHz の LVC MOS クロックです。以下のセクションでは、LMK3C0105 を使用して、上記のシナリオで必要な出力周波数を生成するための詳細な設計手順について説明します。

#### 9.2.3 詳細な設計手順

LMK3C0105 では、あらゆる側面の設計がわかりやすく、周波数プランニングや部品プログラミングを支援するソフトウェア サポートが利用できます。この設計手順では、プロセスの概要をわかりやすく説明しています。

##### 1. 周波数プランニング

- LMK3C0105 の構成を設計する第一歩は、必要な出力周波数を生成するために求められる FOD 周波数を決定することです。プロセスは次のとおりです。
  - 両方の出力周波数が同じで、SSC 設定も同じ場合（つまり、両方とも SSC を使用しているか、両方とも SSC を使用していない場合）、1 つの FOD だけが必要です。
  - 両方の出力周波数が異なる場合でも、SSC 設定が同じであれば、両出力を FOD で共有し、電流を節約できます。両方の周波数が、単一の有効な FOD 周波数をチャネル分周器オプションで分周することで生成で

きる場合、2番目のFODはディスエーブルにできます。それ以外の場合は、両方のFODを使用する必要があります。両方の出力でSSCが必要な場合は、この周波数計画はLMK3C0105デバイスではサポートできません。

- iii. 一方の出力でSSCが必要で、もう一方の出力でSSCが必要でない場合、SSC出力はFOD0を使用し、非SSC出力はFOD1を使用する必要があります。
  - b. SSCが使用されている場合、アプリケーションに事前設定済みダウンスプレッド変調、カスタムのダウンスプレッド変調、センター スプレッド変調が必要かどうかを決定します。カスタム構成が必要な場合は、「[拡散スペクトラムクロック処理](#)」に規制されているステップに従ってください。
  - c. デジタルクロック周波数ができるだけ 50MHz に近い値になるように、デジタルクロック分周器を設定します。
  - d. REF\_CTRLピンの機能を決定します。追加のLVC MOSリファレンスクロックとして使用する場合は、REF\_CLK出力の分周器の範囲が /2, /4、または /8 のいずれかに限られているため、FOD0とFOD1の周波数に基づいて目標とする周波数が生成できることを確認します。
    - i. FOD0でSSCを使用し、REF\_CLKソースがFOD0である場合、この出力にもSSCが含まれることに注意してください。
2. 出力フォーマットの設定
- a. 必要な出力フォーマットは、システムで必要とされるクロックの数に基づいています。水晶振動子の代替としては、24MHz、25MHz、27MHz、または 50MHz のLVC MOSクロックが用いられることが最も一般的です。
  - b. OUTAとOUTB、またはOUTCとOUTDは、同位相、逆位相、または個別に有効化/無効化できます。OUTAとOUTCは常に同位相です。これにより、最大で5系統のLVC MOSクロックを同時に生成でき、そのうち最大4系統までを同位相にすることができます。
    - i. LVC MOS出力の場合、VDDO\_X電圧は、VDDが1.8Vまたは2.5Vのときは、VDD電圧と一致している必要があります。
3. 出力イネーブル動作
- a. 出力イネーブルピンはデフォルトではアクティブ Low で、GNDへの内部プルダウン抵抗が備わっています。この機能が不要な場合は、OE\_PIN\_POLARITYを0に設定して、OEピンの動作をアクティブ High に変更できます。これを行うと、内部プルダウンはディスエーブルになり、VDDへの内部プルアップが使用されます。
  - b. 両方の出力がディスエーブルになっていることが、デバイスが低消費電力モードに移行していることを意味するかどうかを判定します。これは電流の節約にはなりますが、CPUのクロック供給など、クロックをすばやく再起動する必要があるアプリケーションには、ローパワーモードは推奨されません。

10GB PHY用には、次の設定が必要です。

1. 1つのFODを使用して、すべての出力を生成できます。したがって、FOD0は出力周波数が200MHzに、チャネル分周器0は8分周に設定できます。同一のデバイスで同じ周波数のクロックが2系統必要な場合、それらのクロックは同位相である必要があることがあります。どちらの出力ドライバも、チャネル分周器0を選択します。出力ドライバ0はLVC MOS同位相に設定されており、出力ドライバ1はLVC MOS(OUTDのみ)に設定されています。OUTDのみに構成されている場合、OUTDはOUTAと位相となります。
  - a. ステートマシンのクロックを適切に設定するには、DIG\_CLK\_N\_DIVを2に設定する必要があります。ステートマシンのクロックは、この周波数を超えない範囲で、できるだけ 50MHz に近い値にする必要があります。この場合、DIG\_CLK\_N\_DIVを2に設定すると、合計分周値は4になります。[式9](#)に、デジタルステートマシンの周波数、CH0\_FOD\_SELマルチプレクサで選択された周波数、DIG\_CLK\_N\_DIVフィールドの関係を示します。デバイスが低電力状態にある場合にのみ、DIG\_CLK\_N\_DIVフィールドを書き込みます。
2. REF\_CTRLピンは、100MHz LVC MOSクロックの生成に使用されます。REF\_CLK\_FOD\_SELを0に設定して、REF\_CTRLクロックソースとしてFOD0を選択します。FOD0から2分周するには、REF\_CLK\_DIVを1に設定する必要があります。REF\_CTRL\_PIN\_FUNCを2に設定すると、REF\_CTRLピンを出力クロックとして設定します。

$$F_{DIG} = \frac{F_{CHO\_FOD\_SEL}}{2 + DIG\_CLK\_N\_DIV} \quad (9)$$

ここで、 $F_{DIG}$  はデジタル ステート マシン クロック周波数、 $F_{CHO\_FOD\_SEL}$  は CHO\_FOD\_SEL マルチプレクサによって選択された周波数です。

#### 9.2.4 例：出力周波数の変更

ユーザーが OUTA、OUTB、および OUTD の出力を 25MHz の LVC MOS から、すべての出力を 24MHz の差動 LVC MOS クロック に変更したい場合、以下の例でその手順を詳しく示しています。この例における BAWFREQ\_OFFSET\_FIXEDLUT フィールドの値は 0x3701 です。周波数の変更ステップは次のとおりです。

1. デバイスの BAW 周波数を決定します。これは、その後のすべての計算に重要です。[式 4](#) から、BAWFREQ\_OFFSET\_FIXEDLUT が 0x3701 の場合、このデバイスの BAW 周波数は約 2471.446441856MHz となります。
2. チャネル分周器の設定と必要な FOD 周波数を決定します。出力周波数が 24MHz で、FOD の範囲が 100MHz~400MHz の場合、出力の生成には、チャネル分周器の値として少なくとも 5 が必要です。5 で分周するオプションがなく、REF\_CLK にクロックが必要であるため ([CH0\\_DIV](#), [CH1\\_DIV](#), [REF\\_CLK\\_DIV](#) を参照)、8 で分周する必要があります。これにより、24MHz × 8 で、FOD 出力周波数は 192MHz となります。OUTC/OUTD の周波数が異なる場合、両方の周波数を同じ FOD 周波数から分周して生成できない場合は FOD1 を使用する必要があります。
3. FOD 分周値を設定します。[式 1](#) を使用して整数分周値を計算します。 $FOD0\_N\_DIV = \text{floor}(2471.446441856/192) = 12$  となります。[式 2](#) により求められる分子分周値は  $FOD0\_NUM = \text{int}((2471.446441856/192) - 12) \times 2^4 = 14631693$  となります
4. デバイスのレジスタに設定を書き込みます。これには、上述の分周の設定と、出力ドライバの設定が含まれます。[図 7-4](#) に示す手順を行います。
  - a. PDN = 1 を設定します。
  - b. FOD0\_N\_DIV = 12, FOD0\_NUM = 14631693 を設定します。
  - c. CH0\_DIV と REF\_CLK\_DIV を 8 分周に設定します (デフォルトでは、OUTCD\_CH\_SEL はチャネル分周器 0 を選択するように設定されています)。
  - d. 出力フォーマットとして差動 LVC MOS を選択するように OUTAB\_FMT と OUTCD\_FMT を設定します。
  - e. REF\_CLK を出力するように REF\_CTRL\_PIN\_FUNC を設定します。
  - f. OTP\_AUTOLOAD\_DIS を 1 に設定します (OTP ページ 0 の自動ロード機能を ディスエーブルにします)。
  - g. DIG\_CLK\_N\_DIV = 2 を設定して、[式 9](#) に基づいてデジタルステート マシン クロックを 48MHz に設定します。
  - h. PDN = 0 を設定します

周波数の変更が有効になるまでには、PDN = 0 の発行から、出力クロックが希望する周波数で開始されるまで、通常 1ms 程度が必要です。

#### 9.2.5 クロストーク

LMK3C0105 では、異なる周波数で出力が動作しているときに、デバイスのクロストークにより性能が低下する可能性があります。[表 9-1](#) に、一般的な LVC MOS 周波数における LMK3C0105 の出力性能を示します。クロストークが出力性能に及ぼす影響に関して、その他の組み合わせの測定については、テキサス・インスツルメンツにお問い合わせください。

**表 9-1. LMK3C0105 LVC MOS 出力クロストーク**

| FOD0 周波数 (MHz) | FOD1 周波数 (MHz) | OUTA 周波数 (MHz)<br><a href="#">(2)</a> | OUTC 周波数 (MHz)<br><a href="#">(2)</a> | 標準的な OUTA RMS<br>ジッタ (fs) <sup>(1) (3)</sup> | 標準的な OUTC RMS<br>ジッタ (fs) <sup>(1) (3)</sup> |
|----------------|----------------|---------------------------------------|---------------------------------------|----------------------------------------------|----------------------------------------------|
| 240            | 250            | 24                                    | 25                                    | 852                                          | 716                                          |
| 240            | 270            | 24                                    | 27                                    | 457                                          | 371                                          |
| 240            | 200            | 24                                    | 50                                    | 832                                          | 779                                          |
| 250            | 240            | 25                                    | 24                                    | 784                                          | 717                                          |
| 250            | 270            | 25                                    | 27                                    | 757                                          | 787                                          |
| 250            | 200            | 25                                    | 50                                    | 215                                          | 516                                          |

**表 9-1. LMK3C0105 LVC MOS 出力クロストーク (続き)**

| FOD0 周波数 (MHz) | FOD1 周波数 (MHz) | OUTA 周波数 (MHz)<br>(2) | OUTC 周波数 (MHz)<br>(2) | 標準的な OUTA RMS<br>ジッタ (fs) <sup>(1) (3)</sup> | 標準的な OUTC RMS<br>ジッタ (fs) <sup>(1) (3)</sup> |
|----------------|----------------|-----------------------|-----------------------|----------------------------------------------|----------------------------------------------|
| 270            | 240            | 27                    | 24                    | 429                                          | 367                                          |
| 270            | 250            | 27                    | 25                    | 913                                          | 641                                          |
| 270            | 200            | 27                    | 50                    | 865                                          | 930                                          |
| 200            | 240            | 50                    | 24                    | 806                                          | 548                                          |
| 200            | 250            | 50                    | 25                    | 559                                          | 287                                          |
| 200            | 270            | 50                    | 27                    | 913                                          | 704                                          |

(1) VDD = VDDO\_x = 3.3V、SSC なし、差動 LVC MOS 出力フォーマットを使用して 25°C~105°Cで測定。

(2) OUTA と OUTC はそれぞれ FOD0 と FOD1 を使用して生成。

(3) RMS ジッタは、積分帯域幅 12kHz~5MHz の範囲で測定。

## 9.3 電源に関する推奨事項

### 9.3.1 パワーアップシーケンシング

LMK3C0105 は、複数の電源ピンを備えています。各電源は、1.8V、2.5V、または 3.3V をサポートしています。内蔵の低ドロップアウトレギュレータ (LDO) は、内部ブロックのソースとなり、各ピンに個別の電源電圧を供給できます。VDD ピンは、制御ピン、シリアルインターフェイス、REF\_CTRL ピンに電源を供給します。したがって、プルアップ抵抗は VDD と同じドメインに接続する必要があります。

出力が使用されていない場合、対応する VDDO\_x レールを VDD レールに接続します。VDD レールと VDDO\_x レールの電圧が同じである場合、テキサス・インスツルメンツではこれらを直接接続することを推奨しています。VDD レールと VDDO\_x レールの電圧が異なる場合、VDD が最初に上昇し、VDDO\_x はそれから 5ms 以内に上昇する必要があります。

2.5V または 1.8V の VDD を使用する場合、VDDO\_x は VDD と一致する必要があります。LVC MOS 出力の場合、VDD とは異なる VDDO\_x を使用することは推奨されていません。LVC MOS 出力で VDD と VDDO\_x の電圧が異なる場合、ドライバの出力インピーダンスは  $17\Omega$  よりも大きくなることがあります。シングルエンド LVC MOS および差動 LVC MOS の場合、 $33\Omega$  直列抵抗の代わりに  $20\Omega$  または  $25\Omega$  の直列抵抗を使用して、 $50\Omega$  のインピーダンス一致を維持します。VDDO\_x が VDD と一致しない場合は、位相内 LVC MOS を使用しないでください。

### 9.3.2 電源入力のデカップリング

VDD ピンと VDDO ピンをグランドに接続しないでください。VDD 電源と VDDO 電源の分離には、個別のフェライトビーズを使用してください。OUTA/OUTB と OUTC/OUTD の周波数が異なる場合は、VDDO 電源ごとに個別のフェライトビーズを使用する必要があります。各電源電圧ピンについては、 $0.1\mu\text{F}$  または  $1\mu\text{F}$  のコンデンサをピンのすぐ近くに配置する必要があります。

## 9.4 レイアウト

### 9.4.1 レイアウトのガイドライン

この例では、以下のガイドラインに従ってください。

- GND シールドを使用して、出力を分離します。すべての出力を差動ペアとして配線します。
- 複数の周波数を生成するときは、出力を隣接出力と分離します。
- 可能な場合は、ファンインおよびファンアウト領域でインピーダンスのジャンプを回避するようにします。
- 5 つのビアを使用して、サーマル パッドをソリッドな GND プレーンに接続します。フルスルービアが推奨されます。
- 電源ピンに非常に近い場所に、容量値の小さいデカップリング コンデンサを配置します。デカップリング コンデンサは、同じ層またはデバイスの直下の最下層に配置します。値がより大きい場合は、より遠くに配置できます。異なる出力電源と VDD 電源の分離には、フェライト ビーズが推奨されます。
- 複数のビアを使用して、幅広の供給パターンをそれぞれの電源プレーンに接続します。

### 9.4.2 レイアウト例

以下は、熱設計手法のアプリケーションと、デバイスの DAP と PCB 間の低インダクタンスのグランド接続を示すプリント基板 (PCB) レイアウトの例です。



図 9-2. LMK3C0105 の PCB レイアウト例、最上層



図 9-3. LMK3C0105 の PCB レイアウト例、最下層

## 10 デバイスおよびドキュメントのサポート

テキサス・インスツルメンツでは、幅広い開発ツールを提供しています。デバイスの性能の評価、コードの生成、ソリューションの開発を行うためのツールとソフトウェアを以下で紹介します。

### 10.1 ドキュメントのサポート

#### 10.1.1 関連資料

- テキサス・インスツルメンツ、『[LMK3C0105 構成ガイド](#)』

### 10.2 ドキュメントの更新通知を受け取る方法

ドキュメントの更新についての通知を受け取るには、[www.tij.co.jp](http://www.tij.co.jp) のデバイス製品フォルダを開いてください。[通知] をクリックして登録すると、変更されたすべての製品情報に関するダイジェストを毎週受け取ることができます。変更の詳細については、改訂されたドキュメントに含まれている改訂履歴をご覧ください。

### 10.3 サポート・リソース

テキサス・インスツルメンツ E2E™ サポート・フォーラムは、エンジニアが検証済みの回答と設計に関するヒントをエキスパートから迅速かつ直接得ることができる場所です。既存の回答を検索したり、独自の質問をしたりすることで、設計で必要な支援を迅速に得ることができます。

リンクされているコンテンツは、各寄稿者により「現状のまま」提供されるものです。これらはテキサス・インスツルメンツの仕様を構成するものではなく、必ずしもテキサス・インスツルメンツの見解を反映したものではありません。テキサス・インスツルメンツの[使用条件](#)を参照してください。

### 10.4 商標

テキサス・インスツルメンツ E2E™ is a trademark of Texas Instruments.

すべての商標は、それぞれの所有者に帰属します。

### 10.5 静電気放電に関する注意事項



この IC は、ESD によって破損する可能性があります。テキサス・インスツルメンツは、IC を取り扱う際には常に適切な注意を払うことを推奨します。正しい取り扱いおよび設置手順に従わない場合、デバイスを破損するおそれがあります。

ESD による破損は、わずかな性能低下からデバイスの完全な故障まで多岐にわたります。精密な IC の場合、パラメータがわずかに変化するだけで公表されている仕様から外れる可能性があるため、破損が発生しやすくなっています。

### 10.6 用語集

#### テキサス・インスツルメンツ用語集

この用語集には、用語や略語の一覧および定義が記載されています。

## 11 改訂履歴

資料番号末尾の英字は改訂を表しています。その改訂履歴は英語版に準じています。

| Changes from Revision * (December 2024) to Revision A (October 2025) | Page |
|----------------------------------------------------------------------|------|
| 表現の一貫性を維持するように『特長』セクションを更新                                           | 1    |
| 『概要』セクションで、SSC クロック生成に関する記述を変更、ピンの動作を明確化、DC/DC を電源として使用できることを明確化     | 1    |
| ドキュメント全体にわたって表、図、相互参照の採番方法を更新                                        | 3    |
| REF_CTRL が OUTE であることを示すようにブロック図を更新                                  | 11   |
| OUTE の動作を明確化                                                         | 11   |

## 12 メカニカル、パッケージ、および注文情報

以降のページには、メカニカル、パッケージ、および注文に関する情報が記載されています。この情報は、指定のデバイスに使用できる最新のデータです。このデータは、予告なく、このドキュメントを改訂せずに変更される場合があります。本データシートのブラウザ版を使用されている場合は、画面左側の説明をご覧ください。

**RER0016A****PACKAGE OUTLINE****TQFN - 1.2 mm max height**

PLASTIC QUAD FLATPACK - NO LEAD



## NOTES:

1. All linear dimensions are in millimeters. Any dimensions in parenthesis are for reference only. Dimensioning and tolerancing per ASME Y14.5M.
2. This drawing is subject to change without notice.
3. The package thermal pad must be soldered to the printed circuit board for optimal thermal and mechanical performance.

## EXAMPLE BOARD LAYOUT

RER0016A

TQFN - 1.2 mm max height

PLASTIC QUAD FLATPACK - NO LEAD



LAND PATTERN EXAMPLE  
EXPOSED METAL SHOWN  
SCALE:25X



SOLDER MASK DETAILS

4229122/B 06/2024

NOTES: (continued)

4. This package is designed to be soldered to a thermal pad on the board. For more information, see Texas Instruments literature number SLUA271 ([www.ti.com/lit/slua271](http://www.ti.com/lit/slua271)).
5. Vias are optional depending on application, refer to device data sheet. It is recommended that vias under paste be filled, plugged or tented.

**EXAMPLE STENCIL DESIGN****RER0016A****TQFN - 1.2 mm max height**

PLASTIC QUAD FLATPACK - NO LEAD



SOLDER PASTE EXAMPLE  
BASED ON 0.125 mm THICK STENCIL

EXPOSED PAD 17:  
90% PRINTED SOLDER COVERAGE BY AREA UNDER PACKAGE  
SCALE:25X

4229122/B 06/2024

NOTES: (continued)

6. Laser cutting apertures with trapezoidal walls and rounded corners may offer better paste release. IPC-7525 may have alternate design recommendations.

## TAPE AND REEL INFORMATION



|    |                                                           |
|----|-----------------------------------------------------------|
| A0 | Dimension designed to accommodate the component width     |
| B0 | Dimension designed to accommodate the component length    |
| K0 | Dimension designed to accommodate the component thickness |
| W  | Overall width of the carrier tape                         |
| P1 | Pitch between successive cavity centers                   |

### QUADRANT ASSIGNMENTS FOR PIN 1 ORIENTATION IN TAPE



\*All dimensions are nominal

| Device           | Package Type | Package Drawing | Pins | SPQ  | Reel Diameter (mm) | Reel Width W1 (mm) | A0 (mm) | B0 (mm) | K0 (mm) | P1 (mm) | W (mm) | Pin1 Quadrant |
|------------------|--------------|-----------------|------|------|--------------------|--------------------|---------|---------|---------|---------|--------|---------------|
| LMK3C0105A03RERR | TQFN         | RER             | 16   | 3000 | 330.0              | 12.4               | 3.3     | 3.3     | 1.35    | 8.0     | 12.0   | Q1            |
| LMK3C0105A04RERR | TQFN         | RER             | 16   | 3000 | 330.0              | 12.4               | 3.3     | 3.3     | 1.35    | 8.0     | 12.0   | Q1            |
| LMK3C0105A05RERR | TQFN         | RER             | 16   | 3000 | 330.0              | 12.4               | 3.3     | 3.3     | 1.35    | 8.0     | 12.0   | Q1            |
| LMK3C0105V18RERR | TQFN         | RER             | 16   | 3000 | 330.0              | 12.4               | 3.3     | 3.3     | 1.35    | 8.0     | 12.0   | Q1            |
| LMK3C0105V33RERR | TQFN         | RER             | 16   | 3000 | 330.0              | 12.4               | 3.3     | 3.3     | 1.35    | 8.0     | 12.0   | Q1            |

**TAPE AND REEL BOX DIMENSIONS**


\*All dimensions are nominal

| Device           | Package Type | Package Drawing | Pins | SPQ  | Length (mm) | Width (mm) | Height (mm) |
|------------------|--------------|-----------------|------|------|-------------|------------|-------------|
| LMK3C0105A03RERR | TQFN         | RER             | 16   | 3000 | 346.0       | 346.0      | 33.0        |
| LMK3C0105A04RERR | TQFN         | RER             | 16   | 3000 | 346.0       | 346.0      | 33.0        |
| LMK3C0105A05RERR | TQFN         | RER             | 16   | 3000 | 346.0       | 346.0      | 33.0        |
| LMK3C0105V18RERR | TQFN         | RER             | 16   | 3000 | 346.0       | 346.0      | 33.0        |
| LMK3C0105V33RERR | TQFN         | RER             | 16   | 3000 | 346.0       | 346.0      | 33.0        |

## 重要なお知らせと免責事項

TIは、技術データと信頼性データ(データシートを含みます)、設計リソース(リファレンス デザインを含みます)、アプリケーションや設計に関する各種アドバイス、Webツール、安全性情報、その他のリソースを、欠陥が存在する可能性のある「現状のまま」提供しており、商品性および特定目的に対する適合性の默示保証、第三者の知的財産権の非侵害保証を含むいかなる保証も、明示的または默示的にかわらず拒否します。

これらのリソースは、TI 製品を使用する設計の経験を積んだ開発者への提供を意図したもので、(1)お客様のアプリケーションに適した TI 製品の選定、(2)お客様のアプリケーションの設計、検証、試験、(3)お客様のアプリケーションに該当する各種規格や、他のあらゆる安全性、セキュリティ、規制、または他の要件への確実な適合に関する責任を、お客様のみが単独で負うものとします。

上記の各種リソースは、予告なく変更される可能性があります。これらのリソースは、リソースで説明されている TI 製品を使用するアプリケーションの開発の目的でのみ、TI はその使用をお客様に許諾します。これらのリソースに関して、他の目的で複製することや掲載することは禁止されています。TI や第三者の知的財産権のライセンスが付与されている訳ではありません。お客様は、これらのリソースを自身で使用した結果発生するあらゆる申し立て、損害、費用、損失、責任について、TI およびその代理人を完全に補償するものとし、TI は一切の責任を拒否します。

TI の製品は、[TI の販売条件](#)、[TI の総合的な品質ガイドライン](#)、[ti.com](#) または TI 製品などに関連して提供される他の適用条件に従い提供されます。TI がこれらのリソースを提供することは、適用される TI の保証または他の保証の放棄の拡大や変更を意味するものではありません。TI がカスタム、またはカスタマー仕様として明示的に指定していない限り、TI の製品は標準的なカタログに掲載される汎用機器です。

お客様がいかなる追加条項または代替条項を提案する場合も、TI はそれらに異議を唱え、拒否します。

Copyright © 2026, Texas Instruments Incorporated

最終更新日：2025 年 10 月