

# AFE8030 フィードバック パス搭載、オクタルチャネル RF トランシーバ

## 1 特長

- オクタル RF サンプリング 12GSPS 送信 DAC
- オクタル RF サンプリング 3GSPS 受信 ADC
- デュアル RF サンプリング 3GSPS フィードバック ADC
- 最大 RF 信号帯域幅:
  - TX/FB: 800MHz
  - (4 チャネル モードの場合 1200MHz)
  - RX: 600MHz
- RF 周波数範囲: 最大 6GHz
- デジタルステップ アッテネータ (DSA):
  - TX: 40dB レンジ、1dB アナログステップ および 0.125dB デジタルステップ
  - RX/FB: 31/25dB レンジ、1dB ステップ
- シングルまたはデュアルバンド DUC/DDC
- チーンごとに装備したデュアル NCO による周波数の高速切り換え
- TX と RX の高速切り換えによる TDD 動作をサポート
- 内蔵 PLL/VCO により DAC/ADC クロックを生成
- 外部 CLK (オプション) による DAC または ADC レート生成
- SerDes データインターフェイス:
  - JESD204B, JESD204C
  - 8つの SerDes トランシーバ (最大 32.5Gbps)
  - 8b/10b および 64b/66b エンコード
  - 12ビット、16ビット、24ビット、32ビットの分解能
  - サブクラス 1 のマルチデバイス同期
- パッケージ:
  - 17mm × 17mm FCBGA、0.8mm ピッチ

## 2 アプリケーション

- マクロ・リモート無線ユニット (RRU)
- アクティブ・アンテナ・システム (AAS) の mMIMO
- スマート・セル基地局
- 分散型アンテナ・システム (DAS)
- リピータ

## 3 説明

AFE8030 は高性能で広帯域のマルチチャネルトランシーバであり、8つの RF サンプリングトランスマッタ チェーン、8つの RF サンプリングレシーバ チェーン、および補助 チェーン (フィードバック パス) のための 2つの独立した RF フロントエンドを統合しています。トランスマッタおよびレシーバ チェーンのダイナミックレンジが広いので、無線基地局用の 3G、4G、5G 信号を生成および受信できます。また、帯域幅が広いため、AFE8030 デバイスはマルチバンド 4G および 5G 基地局に適しています。

各レシーバ チェーンは、3GSPS の ADC (A/D コンバータ) に接続された 31dB レンジの DSA (デジタルステップアッテネータ) を備えています。各レシーバ チャネルは、外部または内部の自律的な AGC (自動ゲイン制御) で使用するための、アナログのピーク電力検出器とデジタルのピークおよび電力検出器を持ち、デバイスの信頼性を確保するための RF 過負荷検出器も内蔵しています。シングルまたはデュアルのデジタルダウンコンバータ (DDC) により、最大 600MHz の結合信号帯域幅を実現。TDD モードでは、TDD RX (トライフィック レシーバ) と TDD FB (広帯域フィードバック レシーバ) が動的に切り替わるようにレシーバ チャネルを構成し、両方の目的で同じアナログ入力を再使用できます。

フィードバック パスは、3GSPS の RF サンプリング ADC を駆動する 25dB レンジの DSA を内蔵しています。この DSA は、最大 800MHz の結合帯域幅 (4 チャネル モードの場合、最大 1200 MHz) を持つシングル ワイドまたはデュアル ナローの複数のが接続されています。

### パッケージ情報

| 部品番号    | パッケージ <sup>(1)</sup> | パッケージ サイズ <sup>(2)</sup> |
|---------|----------------------|--------------------------|
| AFE8030 | ABJ (FCBGA、400)      | 17.00mm × 17.00mm        |
|         | ALK (FCBGA、400)      | 17.00mm × 17.00mm        |

(1) 利用可能なすべてのパッケージについては、データシートの末尾にある注文情報を参照してください。

(2) パッケージ サイズ (長さ × 幅) は公称値であり、該当する場合はピンを含みます。



このリソースの元の言語は英語です。翻訳は概要を便宜的に提供するもので、自動化ツール (機械翻訳) を使用していることがあり、TI では翻訳の正確性および妥当性につきましては一切保証いたしません。実際の設計などの前には、ti.com で必ず最新の英語版をご参照くださいますようお願いいたします。

## 4 AFE8030 機能ブロック図



## 目次

|                        |   |                       |   |
|------------------------|---|-----------------------|---|
| 1 特長                   | 1 | 5.3 サポート・リソース         | 4 |
| 2 アプリケーション             | 1 | 5.4 商標                | 4 |
| 3 説明                   | 1 | 5.5 静電気放電に関する注意事項     | 4 |
| 4 AFE8030 機能ブロック図      | 2 | 5.6 用語集               | 4 |
| 5 デバイスおよびドキュメントのサポート   | 4 | 6 改訂履歴                | 4 |
| 5.1 デバイス サポート          | 4 | 7 メカニカル、パッケージ、および注文情報 | 4 |
| 5.2 ドキュメントの更新通知を受け取る方法 | 4 |                       |   |

## 5 デバイスおよびドキュメントのサポート

### 5.1 デバイス サポート

### 5.2 ドキュメントの更新通知を受け取る方法

ドキュメントの更新についての通知を受け取るには、[www.tij.co.jp](http://www.tij.co.jp) のデバイス製品フォルダを開いてください。[通知] をクリックして登録すると、変更されたすべての製品情報に関するダイジェストを毎週受け取ることができます。変更の詳細については、改訂されたドキュメントに含まれている改訂履歴をご覧ください。

### 5.3 サポート・リソース

テキサス・インスツルメンツ E2E™ サポート・フォーラムは、エンジニアが検証済みの回答と設計に関するヒントをエキスパートから迅速かつ直接得ることができる場所です。既存の回答を検索したり、独自の質問をしたりすることで、設計で必要な支援を迅速に得ることができます。

リンクされているコンテンツは、各寄稿者により「現状のまま」提供されるものです。これらはテキサス・インスツルメンツの仕様を構成するものではなく、必ずしもテキサス・インスツルメンツの見解を反映したものではありません。テキサス・インスツルメンツの [使用条件](#) を参照してください。

### 5.4 商標

テキサス・インスツルメンツ E2E™ is a trademark of Texas Instruments.

すべての商標は、それぞれの所有者に帰属します。

### 5.5 静電気放電に関する注意事項



この IC は、ESD によって破損する可能性があります。テキサス・インスツルメンツは、IC を取り扱う際には常に適切な注意を払うことをお勧めします。正しい取り扱いおよび設置手順に従わない場合、デバイスを破損するおそれがあります。

ESD による破損は、わずかな性能低下からデバイスの完全な故障まで多岐にわたります。精密な IC の場合、パラメータがわずかに変化するだけで公表されている仕様から外れる可能性があるため、破損が発生しやすくなっています。

### 5.6 用語集

#### テキサス・インスツルメンツ用語集

この用語集には、用語や略語の一覧および定義が記載されています。

## 6 改訂履歴

資料番号末尾の英字は改訂を表しています。その改訂履歴は英語版に準じています。

#### Changes from Revision A (September 2022) to Revision B (June 2025)

Page

- 4GSPS ADC クロックのサポートを削除..... 1

#### Changes from Revision \* (December 2021) to Revision A (September 2022)

Page

- データシートに ALK (FCBGA) パッケージを追加..... 1
- 「製品情報」表を「パッケージ情報」に変更..... 1

## 7 メカニカル、パッケージ、および注文情報

以降のページには、メカニカル、パッケージ、および注文に関する情報が記載されています。この情報は、指定のデバイスに使用できる最新のデータです。このデータは、予告なく、このドキュメントを改訂せずに変更される場合があります。本データシートのブラウザ版を使用されている場合は、画面左側の説明をご覧ください。

**ABJ0400A**



**PACKAGE OUTLINE**

**FCCBGA - 2.65 mm max height**

BALL GRID ARRAY



NOTES:

1. All linear dimensions are in millimeters. Any dimensions in parenthesis are for reference only. Dimensioning and tolerancing per ASME Y14.5M.
2. This drawing is subject to change without notice.
3. Dimension is measured at the maximum solder ball diameter, parallel to primary datum C.
4. Primary datum C and seating plane are defined by the spherical crowns of the solder balls.

## EXAMPLE BOARD LAYOUT

**ABJ0400A**
**FCBGA - 2.65 mm max height**

BALL GRID ARRAY



NOTES: (continued)

5. Final dimensions may vary due to manufacturing tolerance considerations and also routing constraints.  
For more information, see Texas Instruments literature number SPRU811 ([www.ti.com/lit/spru811](http://www.ti.com/lit/spru811)).

## EXAMPLE STENCIL DESIGN

**ABJ0400A**

**FCBGA - 2.65 mm max height**

BALL GRID ARRAY



4221311/B 04/2020

NOTES: (continued)

6. Laser cutting apertures with trapezoidal walls and rounded corners may offer better paste release.

## PACKAGE OUTLINE

**ALK0400A**

**FCCBGA - 2.65 mm max height**

BALL GRID ARRAY



4225930/A 05/2020

## NOTES:

1. All linear dimensions are in millimeters. Any dimensions in parenthesis are for reference only. Dimensioning and tolerancing per ASME Y14.5M.
2. This drawing is subject to change without notice.
3. Dimension is measured at the maximum solder ball diameter, parallel to primary datum C.
4. Primary datum C and seating plane are defined by the spherical crowns of the solder balls.
5. Pb-Free die bump and SnPb solder ball.

## EXAMPLE BOARD LAYOUT

**ALK0400A**

**FCCBGA - 2.65 mm max height**

BALL GRID ARRAY



NOTES: (continued)

6. Final dimensions may vary due to manufacturing tolerance considerations and also routing constraints.  
For more information, see Texas Instruments literature number SPRU811 (www.ti.com/lit/spru811).

## EXAMPLE STENCIL DESIGN

**ALK0400A**
**FCBGA - 2.65 mm max height**

BALL GRID ARRAY



4225930/A 05/2020

NOTES: (continued)

7. Laser cutting apertures with trapezoidal walls and rounded corners may offer better paste release.

## 重要なお知らせと免責事項

テキサス・インスツルメンツは、技術データと信頼性データ（データシートを含みます）、設計リソース（リファレンス デザインを含みます）、アプリケーションや設計に関する各種アドバイス、Web ツール、安全性情報、その他のリソースを、欠陥が存在する可能性のある「現状のまま」提供しており、商品性および特定目的に対する適合性の默示保証、第三者の知的財産権の非侵害保証を含むいかなる保証も、明示的または默示的にかかわらず拒否します。

これらのリソースは、テキサス・インスツルメンツ製品を使用する設計の経験を積んだ開発者への提供を意図したものです。(1) お客様のアプリケーションに適した テキサス・インスツルメンツ製品の選定、(2) お客様のアプリケーションの設計、検証、試験、(3) お客様のアプリケーションに該当する各種規格や、その他のあらゆる安全性、セキュリティ、規制、または他の要件への確実な適合に関する責任を、お客様のみが単独で負うものとします。

上記の各種リソースは、予告なく変更される可能性があります。これらのリソースは、リソースで説明されている テキサス・インスツルメンツ製品を使用するアプリケーションの開発の目的でのみ、テキサス・インスツルメンツはその使用をお客様に許諾します。これらのリソースに関して、他の目的で複製することや掲載することは禁止されています。テキサス・インスツルメンツや第三者の知的財産権のライセンスが付与されている訳ではありません。お客様は、これらのリソースを自身で使用した結果発生するあらゆる申し立て、損害、費用、損失、責任について、テキサス・インスツルメンツおよびその代理人を完全に補償するものとし、テキサス・インスツルメンツは一切の責任を拒否します。

テキサス・インスツルメンツの製品は、[テキサス・インスツルメンツの販売条件](#)、または [ti.com](http://ti.com) やかかる テキサス・インスツルメンツ製品の関連資料などのいづれかを通じて提供する適用可能な条項の下で提供されています。テキサス・インスツルメンツがこれらのリソースを提供することは、適用されるテキサス・インスツルメンツの保証または他の保証の放棄の拡大や変更を意味するものではありません。

お客様がいかなる追加条項または代替条項を提案した場合でも、テキサス・インスツルメンツはそれらに異議を唱え、拒否します。

郵送先住所: Texas Instruments, Post Office Box 655303, Dallas, Texas 75265

Copyright © 2025, Texas Instruments Incorporated

**PACKAGING INFORMATION**

| Orderable part number | Status<br>(1) | Material type<br>(2) | Package   Pins    | Package qty   Carrier    | RoHS<br>(3) | Lead finish/<br>Ball material<br>(4) | MSL rating/<br>Peak reflow<br>(5) | Op temp (°C) | Part marking<br>(6) |
|-----------------------|---------------|----------------------|-------------------|--------------------------|-------------|--------------------------------------|-----------------------------------|--------------|---------------------|
| AFE8030EDIABJ         | Active        | Production           | FCBGA (ABJ)   400 | 90   JEDEC<br>TRAY (5+1) | Yes         | SNAGCU                               | Level-3-260C-168 HR               | -40 to 85    | AFE8030             |
| AFE8030EDIALK         | Active        | Production           | FCBGA (ALK)   400 | 90   JEDEC<br>TRAY (5+1) | No          | SNPB                                 | Level-3-220C-168 HR               | -40 to 85    | AFE8030<br>SNPB     |
| AFE8030IABJ           | Active        | Production           | FCBGA (ABJ)   400 | 90   JEDEC<br>TRAY (5+1) | Yes         | SNAGCU                               | Level-3-260C-168 HR               | -40 to 85    | AFE8030             |

<sup>(1)</sup> **Status:** For more details on status, see our [product life cycle](#).

<sup>(2)</sup> **Material type:** When designated, preproduction parts are prototypes/experimental devices, and are not yet approved or released for full production. Testing and final process, including without limitation quality assurance, reliability performance testing, and/or process qualification, may not yet be complete, and this item is subject to further changes or possible discontinuation. If available for ordering, purchases will be subject to an additional waiver at checkout, and are intended for early internal evaluation purposes only. These items are sold without warranties of any kind.

<sup>(3)</sup> **RoHS values:** Yes, No, RoHS Exempt. See the [TI RoHS Statement](#) for additional information and value definition.

<sup>(4)</sup> **Lead finish/Ball material:** Parts may have multiple material finish options. Finish options are separated by a vertical ruled line. Lead finish/Ball material values may wrap to two lines if the finish value exceeds the maximum column width.

<sup>(5)</sup> **MSL rating/Peak reflow:** The moisture sensitivity level ratings and peak solder (reflow) temperatures. In the event that a part has multiple moisture sensitivity ratings, only the lowest level per JEDEC standards is shown. Refer to the shipping label for the actual reflow temperature that will be used to mount the part to the printed circuit board.

<sup>(6)</sup> **Part marking:** There may be an additional marking, which relates to the logo, the lot trace code information, or the environmental category of the part.

Multiple part markings will be inside parentheses. Only one part marking contained in parentheses and separated by a "~" will appear on a part. If a line is indented then it is a continuation of the previous line and the two combined represent the entire part marking for that device.

**Important Information and Disclaimer:** The information provided on this page represents TI's knowledge and belief as of the date that it is provided. TI bases its knowledge and belief on information provided by third parties, and makes no representation or warranty as to the accuracy of such information. Efforts are underway to better integrate information from third parties. TI has taken and continues to take reasonable steps to provide representative and accurate information but may not have conducted destructive testing or chemical analysis on incoming materials and chemicals. TI and TI suppliers consider certain information to be proprietary, and thus CAS numbers and other limited information may not be available for release.

In no event shall TI's liability arising out of such information exceed the total purchase price of the TI part(s) at issue in this document sold by TI to Customer on an annual basis.

**TRAY**


Chamfer on Tray corner indicates Pin 1 orientation of packed units.

\*All dimensions are nominal

| Device        | Package Name | Package Type | Pins | SPQ | Unit array matrix | Max temperature (°C) | L (mm) | W (mm) | KO (µm) | P1 (mm) | CL (mm) | CW (mm) |
|---------------|--------------|--------------|------|-----|-------------------|----------------------|--------|--------|---------|---------|---------|---------|
| AFE8030EDIABJ | ABJ          | FCBGA        | 400  | 90  | 6 x 15            | 150                  | 315    | 135.9  | 7620    | 19.5    | 21      | 19.2    |
| AFE8030EDIALK | ALK          | FCBGA        | 400  | 90  | 6 x 15            | 150                  | 315    | 135.9  | 7620    | 19.5    | 21      | 19.2    |
| AFE8030IABJ   | ABJ          | FCBGA        | 400  | 90  | 6 x 15            | 150                  | 315    | 135.9  | 7620    | 19.5    | 21      | 19.2    |

## PACKAGE OUTLINE

ABJ0400A



## **FCBGA - 2.65 mm max height**

## BALL GRID ARRAY



4221311/D 03/2023

## NOTES:

1. All linear dimensions are in millimeters. Any dimensions in parenthesis are for reference only. Dimensioning and tolerancing per ASME Y14.5M.
  2. This drawing is subject to change without notice.
  3. Dimension is measured at the maximum solder ball diameter, parallel to primary datum C.
  4. Primary datum C and seating plane are defined by the spherical crowns of the solder balls.
  5. The lids are electrically floating (e.g. not tied to GND).

# EXAMPLE BOARD LAYOUT

ABJ0400A

FCBGA - 2.65 mm max height

BALL GRID ARRAY



LAND PATTERN EXAMPLE  
EXPOSED METAL SHOWN  
SCALE:6X



4221311/D 03/2023

NOTES: (continued)

- Final dimensions may vary due to manufacturing tolerance considerations and also routing constraints. For more information, see Texas Instruments literature number SPRU811 ([www.ti.com/lit/spru811](http://www.ti.com/lit/spru811)).

# EXAMPLE STENCIL DESIGN

ABJ0400A

FCBGA - 2.65 mm max height

BALL GRID ARRAY



SOLDER PASTE EXAMPLE  
BASED ON 0.15 mm THICK STENCIL  
SCALE:6X

4221311/D 03/2023

NOTES: (continued)

7. Laser cutting apertures with trapezoidal walls and rounded corners may offer better paste release.

## PACKAGE OUTLINE

**ALK0400A**



## **FCBGA - 2.65 mm max height**

## BALL GRID ARRAY



4225930/C 03/2023

## NOTES:

1. All linear dimensions are in millimeters. Any dimensions in parenthesis are for reference only. Dimensioning and tolerancing per ASME Y14.5M.
  2. This drawing is subject to change without notice.
  3. Dimension is measured at the maximum solder ball diameter, parallel to primary datum C.
  4. Primary datum C and seating plane are defined by the spherical crowns of the solder balls.
  5. Pb-Free die bump and SnPb solder ball.
  6. The lids are electrically floating (e.g. not tied to GND).

# EXAMPLE BOARD LAYOUT

ALK0400A

FCBGA - 2.65 mm max height

BALL GRID ARRAY



LAND PATTERN EXAMPLE  
EXPOSED METAL SHOWN  
SCALE:6X



4225930/C 03/2023

NOTES: (continued)

7. Final dimensions may vary due to manufacturing tolerance considerations and also routing constraints. For more information, see Texas Instruments literature number SPRU811 ([www.ti.com/lit/spru811](http://www.ti.com/lit/spru811)).

# EXAMPLE STENCIL DESIGN

**ALK0400A**

**FCBGA - 2.65 mm max height**

BALL GRID ARRAY



**SOLDER PASTE EXAMPLE**  
BASED ON 0.15 mm THICK STENCIL  
SCALE:6X

4225930/C 03/2023

NOTES: (continued)

8. Laser cutting apertures with trapezoidal walls and rounded corners may offer better paste release.

## 重要なお知らせと免責事項

TI は、技術データと信頼性データ (データシートを含みます)、設計リソース (リファレンス デザインを含みます)、アプリケーションや設計に関する各種アドバイス、Web ツール、安全性情報、その他のリソースを、欠陥が存在する可能性のある「現状のまま」提供しており、商品性および特定目的に対する適合性の默示保証、第三者の知的財産権の非侵害保証を含むいかなる保証も、明示的または默示的にかかわらず拒否します。

これらのリソースは、TI 製品を使用する設計の経験を積んだ開発者への提供を意図したもので、(1) お客様のアプリケーションに適した TI 製品の選定、(2) お客様のアプリケーションの設計、検証、試験、(3) お客様のアプリケーションに該当する各種規格や、他のあらゆる安全性、セキュリティ、規制、または他の要件への確実な適合に関する責任を、お客様のみが単独で負うものとします。

上記の各種リソースは、予告なく変更される可能性があります。これらのリソースは、リソースで説明されている TI 製品を使用するアプリケーションの開発の目的でのみ、TI はその使用をお客様に許諾します。これらのリソースに関して、他の目的で複製することや掲載することは禁止されています。TI や第三者の知的財産権のライセンスが付与されている訳ではありません。お客様は、これらのリソースを自身で使用した結果発生するあらゆる申し立て、損害、費用、損失、責任について、TI およびその代理人を完全に補償するものとし、TI は一切の責任を拒否します。

TI の製品は、[TI の販売条件](#)、[TI の総合的な品質ガイドライン](#)、[ti.com](#) または TI 製品などに関連して提供される他の適用条件に従い提供されます。TI がこれらのリソースを提供することは、適用される TI の保証または他の保証の放棄の拡大や変更を意味するものではありません。TI がカスタム、またはカスタマー仕様として明示的に指定していない限り、TI の製品は標準的なカタログに掲載される汎用機器です。

お客様がいかなる追加条項または代替条項を提案する場合も、TI はそれらに異議を唱え、拒否します。

Copyright © 2026, Texas Instruments Incorporated

最終更新日：2025 年 10 月