

# OPAx328 高精度、40MHz 1.0pA、低ノイズ、RRIO、CMOS オペアンプ、シャットダウン機能付き

## 1 特長

- ゼロクロスオーバー歪みで高精度:
  - 低いオフセット電圧:  $50\mu\text{V}$  (最大値)
  - 高い CMRR:  $120 \text{ dB}$
  - レールツーレール I/O
- 広い帯域幅:  $40\text{MHz}$
- 低い入力バイアス電流:  $1\text{pA}$  (最大値)
- 低ノイズ:  $10\text{kHz}$  で  $6.1\text{nV}/\sqrt{\text{Hz}}$
- スルーレート:  $30\text{V}/\mu\text{s}$
- 速い 0.01% セtring タイム:  $180\text{ns}$
- 単一電源電圧範囲:  $2.2\text{V} \sim 5.5\text{V}$
- ユニティゲイン安定

## 2 アプリケーション

- 光学モジュール
- 位置センサ
- マルチパラメータ メディカル モニタ
- CT および PET スキャナ
- 化学およびガス分析器
- 400V および 800V と LV (低電圧) との双方向変換
- 商用ネットワークとサーバーの電源
- ストリング インバータ
- 太陽光発電オプティマイザ



ブロック図

## 3 説明

シングル チャネル OPA328、デュアル チャネル OPA2328、およびクワッド チャネル OPA4328 (OPAx328) は、超低ノイズと広帯域幅に最適化された高精度、低電圧 CMOS オペアンプの新世代ファミリです。

OPAx328 のリニア入力段は、ゼロクロスオーバー歪みを特長とし、入力範囲全体で  $120\text{dB}$  (標準値) の優れた同相除去比 (CMRR) を実現しています。入力同相範囲は、負および正の電源レールよりも  $100\text{mV}$  拡張されています。出力電圧のスイングは通常、レールから  $10\text{mV}$  の範囲内です。

また、OPAx328 は、テキサス・インスツルメンツ独自の e-trim™ オペアンプ技術を採用しており、入力スイッチングやオートゼロ技術を必要とせずに、超低オフセットと低入力オフセットドリフトという独自の組み合わせを実現します。

低ノイズ ( $6.1\text{nV}/\sqrt{\text{Hz}}$ ) と高速動作 ( $40\text{MHz}$ 、 $30\text{V}/\mu\text{s}$ ) により、これらのデバイスはサンプリング A/D コンバータ (ADC) の駆動にも適しています。

OPAx328 は、高インピーダンス入力、単一電源アプリケーションにも最適です。入力バイアス電流が小さく入力容量も小さいため、低い光電流 ( $1\text{nA}$  未満) で高周波数のトランシスインピーダンス ゲインを実現できます。

### 製品情報

| 部品番号       | チャネル / シャットダウン | パッケージ (1)       |
|------------|----------------|-----------------|
| OPA328     | シングル / なし      | DBV (SOT-23, 5) |
| OPA328S(2) | シングル / あり      | DBV (SOT-23, 6) |
| OPA2328    | デュアル / なし      | D (SOIC, 8)     |
|            |                | DGK (VSSOP, 8)  |
|            | デュアル / あり      | DRG (WSON, 8)   |
|            |                | YBJ (DSBGA, 24) |
| OPA4328    | クワッド / なし      | PW (TSSOP, 14)  |

(1) 詳細については、[セクション 10](#) を参照してください。

(2) 開発中製品情報 (量産データではありません)。



このリソースの元の言語は英語です。翻訳は概要を便宜的に提供するもので、自動化ツール (機械翻訳) を使用していることがあり、TI では翻訳の正確性および妥当性につきましては一切保証いたしません。実際の設計などの前には、[ti.com](http://ti.com) で必ず最新の英語版をご参照くださいますようお願いいたします。

## 目次

|                       |           |                                   |           |
|-----------------------|-----------|-----------------------------------|-----------|
| <b>1 特長</b>           | <b>1</b>  | 6.4 デバイスの機能モード                    | <b>20</b> |
| <b>2 アプリケーション</b>     | <b>1</b>  | <b>7 アプリケーションと実装</b>              | <b>21</b> |
| <b>3 説明</b>           | <b>1</b>  | 7.1 アプリケーション情報                    | <b>21</b> |
| <b>4 ピン構成および機能</b>    | <b>3</b>  | 7.2 代表的なアプリケーション                  | <b>21</b> |
| <b>5 仕様</b>           | <b>7</b>  | 7.3 電源に関する推奨事項                    | <b>25</b> |
| 5.1 絶対最大定格            | 7         | 7.4 レイアウト                         | <b>25</b> |
| 5.2 ESD 定格            | 7         | <b>8 デバイスおよびドキュメントのサポート</b>       | <b>26</b> |
| 5.3 推奨動作条件            | 7         | 8.1 デバイスのサポート                     | <b>26</b> |
| 5.4 熱に関する情報 - OPA328  | 8         | 8.2 ドキュメントのサポート                   | <b>27</b> |
| 5.5 熱に関する情報 - OPA2328 | 8         | 8.3 ドキュメントの更新通知を受け取る方法            | <b>27</b> |
| 5.6 熱に関する情報 - OPA4328 | 8         | 8.4 サポート・リソース                     | <b>27</b> |
| 5.7 電気的特性             | 9         | 8.5 商標                            | <b>27</b> |
| 5.8 代表的特性             | 11        | 8.6 静電気放電に関する注意事項                 | <b>27</b> |
| <b>6 詳細説明</b>         | <b>18</b> | 8.7 用語集                           | <b>27</b> |
| 6.1 概要                | 18        | <b>9 改訂履歴</b>                     | <b>27</b> |
| 6.2 機能ブロック図           | 18        | <b>10 メカニカル、パッケージ、および注文に関する情報</b> | <b>28</b> |
| 6.3 機能説明              | 19        |                                   |           |

## 4 ピン構成および機能



図 4-1. OPA328 DBV パッケージ、  
5 ピン SOT-23  
(上面図)



図 4-2. OPA328S DBV パッケージ (開発中製品)  
6 ピン SOT-23  
(上面図)

### ピンの機能 : OPA328 および OPA328S

| ピン           |        |         | タイプ | 説明                  |
|--------------|--------|---------|-----|---------------------|
| 名称           | OPA328 | OPA328S |     |                     |
| -IN          | 4      | 4       | 入力  | 負 (反転) 入力           |
| +IN          | 3      | 3       | 入力  | 正 (非反転) 入力          |
| OUT、<br>VOUT | 1      | 1       | 出力  | 出力                  |
| SHDN         | —      | 5       | 入力  | シャットダウン、アクティブ "Low" |
| V-           | 2      | 2       | 電源  | 負 (最低) 電源           |
| V+           | 5      | 6       | 電源  | 正 (最高) 電源           |



図 4-3. OPA2328 D および DGK パッケージ、  
8 ピン SOIC および VSSOP  
(上面図)



図 4-4. OPA2328 DRG パッケージ、  
8 ピン WSON  
(上面図)



図 4-5. OPA2328 YBJ パッケージ  
24 ピン DSBGA  
(上面図)

#### ピンの機能 : OPA2328

| 名称    | ピン                              |                | タイプ | 説明                                                                                |
|-------|---------------------------------|----------------|-----|-----------------------------------------------------------------------------------|
|       | D (SOIC), DGK (VSSOP), P (WSON) | YBJ (DSBGA)    |     |                                                                                   |
| -IN A | 2                               | A1             | 入力  | 反転入力、チャネル A                                                                       |
| +IN A | 3                               | A3             | 入力  | 非反転入力、チャネル A                                                                      |
| -IN B | 6                               | E1             | 入力  | 反転入力、チャネル B                                                                       |
| +IN B | 5                               | E3             | 入力  | 非反転入力、チャネル B                                                                      |
| OUT A | 1                               | A2             | 出力  | 出力、チャネル A                                                                         |
| OUT B | 7                               | E2             | 出力  | 出力、チャネル B                                                                         |
| SHDN  | —                               | D5             | 入力  | チャネル A とチャネル B の両方のシャットダウン制御。ロジック レベル Low = アンプがイネーブル。ロジック レベル high = アンプがディセーブル。 |
| V-    | 4                               | C5, E5         | 電源  | 負(最低)電源                                                                           |
| V+    | 8                               | A4, A5, B5, E4 | 電源  | 正(最高)電源                                                                           |

ピンの機能 : OPA2328 (続き)

| 名称  | ピン                               |                                              | タイプ | 説明    |
|-----|----------------------------------|----------------------------------------------|-----|-------|
|     | D (SOIC)、DGK<br>(VSSOP)、P (WSON) | YBJ (DSBGA)                                  |     |       |
| DNC | —                                | B1、B2、B3、<br>B4、C1、C2、<br>C4、D1、D2、<br>D3、D4 | —   | 接続しない |



**図 4-6. OPA4328 PW パッケージ  
14 ピン TSSOP  
(上面図)**

**表 4-1. ピンの機能 : OPA4328**

| ピン         |    | タイプ | 説明           |
|------------|----|-----|--------------|
| 名称         | 番号 |     |              |
| PW (TSSOP) |    |     |              |
| -IN A      | 2  | 入力  | 反転入力、チャネル A  |
| +IN A      | 3  | 入力  | 非反転入力、チャネル A |
| -IN B      | 6  | 入力  | 反転入力、チャネル B  |
| +IN B      | 5  | 入力  | 非反転入力、チャネル B |
| -IN C      | 9  | 入力  | 反転入力、チャネル C  |
| +IN C      | 10 | 入力  | 非反転入力、チャネル C |
| -IN D      | 13 | 入力  | 反転入力、チャネル D  |
| +IN D      | 12 | 入力  | 非反転入力、チャネル D |
| OUT A      | 1  | 出力  | 出力、チャネル A    |
| OUT B      | 7  | 出力  | 出力、チャネル B    |
| OUT C      | 8  | 出力  | 出力、チャネル C    |
| OUT D      | 14 | 出力  | 出力、チャネル D    |
| V-         | 11 | 電源  | 負(最低)電源      |
| V+         | 4  | 電源  | 正(最高)電源      |

## 5 仕様

### 5.1 絶対最大定格

自由空気での動作温度範囲内 (特に記述のない限り)<sup>(1)</sup>

|           |                                                                         | 最小値          | 最大値          | 単位 |
|-----------|-------------------------------------------------------------------------|--------------|--------------|----|
| $V_S$     | 電源電圧、 $V_S = (V+) - (V-)$                                               | -0.3         | 6            | V  |
|           | 入力電圧、すべてのピン                                                             | $(V-) - 0.3$ | $(V+) + 0.3$ | V  |
|           | 入力電流 ( $INA+$ 、 $INA-$ 、 $INB+$ 、 $INB-$ 、 $INSA/B$ 、 $OUTSA/B/1/2/3$ ) | -10          | 10           | mA |
|           | 出力短絡 <sup>(2)</sup>                                                     | 連続           | 連続           |    |
| $T_A$     | 動作温度                                                                    | -55          | 150          | °C |
| $T_J$     | 接合部温度                                                                   | -55          | 150          | °C |
| $T_{stg}$ | 保存温度                                                                    | -65          | 150          | °C |

- (1) 「絶対最大定格」の範囲外の動作は、デバイスの永続的な損傷の原因となる可能性があります。「絶対最大定格」は、これらの条件において、または「推奨動作条件」に示された値を超える他のいかなる条件でも、本製品が正しく動作することを意味するものではありません。「絶対最大定格」の範囲内であっても「推奨動作条件」の範囲外で使用すると、デバイスが完全に機能しない可能性があり、デバイスの信頼性、機能、性能に影響を及ぼし、デバイスの寿命を縮める可能性があります。

- (2) グラウンドへの短絡、パッケージあたり 1 台のアンプ。

### 5.2 ESD 定格

|             |      |                                                          | 値    | 単位 |
|-------------|------|----------------------------------------------------------|------|----|
| $V_{(ESD)}$ | 静電放電 | 人体モデル (HBM)、ANSI/ESDA/JEDEC JS-001 準拠 <sup>(1)</sup>     | 2000 | V  |
|             |      | デバイス帯電モデル (CDM)、ANSI/ESDA/JEDEC JS-002 準拠 <sup>(2)</sup> | 500  |    |

- (1) JEDEC ドキュメント JEP155 には、500V HBM であれば標準的な ESD 管理プロセスにより安全な製造が可能であると記載されています。

- (2) JEDEC ドキュメント JEP157 には、250V CDM であれば標準的な ESD 管理プロセスにより安全な製造が可能であると記載されています。

### 5.3 推奨動作条件

自由気流での動作温度範囲内 (特に記述のない限り)

|       |      |     | 最小値       | 公称値        | 最大値        | 単位 |
|-------|------|-----|-----------|------------|------------|----|
| $V_S$ | 電源電圧 | 単電源 | 2.2       | 5.5        | 5.5        | V  |
|       |      | 両電源 | $\pm 1.1$ | $\pm 2.75$ | $\pm 2.75$ | V  |
| $T_A$ | 規定温度 |     | -40       | 125        | 125        | °C |

## 5.4 熱に関する情報 - OPA328

| 熱評価基準 <sup>(1)</sup>  |                   | OPA328       | 単位   |
|-----------------------|-------------------|--------------|------|
|                       |                   | DBV (SOT-23) |      |
|                       |                   | 5 ピン         |      |
| R <sub>θJA</sub>      | 接合部から周囲への熱抵抗      | 163.2        | °C/W |
| R <sub>θJC(top)</sub> | 接合部からケース(上面)への熱抵抗 | 97.6         | °C/W |
| R <sub>θJB</sub>      | 接合部から基板への熱抵抗      | 62.8         | °C/W |
| Ψ <sub>JT</sub>       | 接合部から上面への特性パラメータ  | 40.7         | °C/W |
| Ψ <sub>JB</sub>       | 接合部から基板への特性パラメータ  | 62.5         | °C/W |
| R <sub>θJC(bot)</sub> | 接合部からケース(底面)への熱抵抗 | 該当なし         | °C/W |

(1) 従来および最新の熱評価基準の詳細については、[「半導体およびICパッケージの熱評価基準」](#)アプリケーションノートを参照してください。

## 5.5 熱に関する情報 - OPA2328

| 熱評価基準 <sup>(1)</sup>  |                   | OPA2328  | OPA2328     | OPA2328    | OPA2328     | 単位   |
|-----------------------|-------------------|----------|-------------|------------|-------------|------|
|                       |                   | D (SOIC) | DGK (VSSOP) | DRG (WSON) | YBJ (DSBGA) |      |
|                       |                   | 8 ピン     | 8 ピン        | 8 ピン       | 24 ピン       |      |
| R <sub>θJA</sub>      | 接合部から周囲への熱抵抗      | 123.9    | 165         | 50.3       | 66.4        | °C/W |
| R <sub>θJC(top)</sub> | 接合部からケース(上面)への熱抵抗 | 63.1     | 53          | 50.2       | 0.2         | °C/W |
| R <sub>θJB</sub>      | 接合部から基板への熱抵抗      | 67.4     | 87          | 23.4       | 15.6        | °C/W |
| Ψ <sub>JT</sub>       | 接合部から上面への特性パラメータ  | 15.7     | 4.9         | 0.8        | 0.1         | °C/W |
| Ψ <sub>JB</sub>       | 接合部から基板への特性パラメータ  | 66.6     | 85          | 23.4       | 15.6        | °C/W |
| R <sub>θJC(bot)</sub> | 接合部からケース(底面)への熱抵抗 | 該当なし     | 該当なし        | 7.3        | 該当なし        | °C/W |

(1) 従来および最新の熱評価基準の詳細については、[「半導体およびICパッケージの熱評価基準」](#)アプリケーションノートを参照してください。

## 5.6 熱に関する情報 - OPA4328

| 熱評価基準 <sup>(1)</sup>  |                   | OPA4328    | 単位   |
|-----------------------|-------------------|------------|------|
|                       |                   | PW (TSSOP) |      |
|                       |                   | 14 ピン      |      |
| R <sub>θJA</sub>      | 接合部から周囲への熱抵抗      | 95.5       | °C/W |
| R <sub>θJC(top)</sub> | 接合部からケース(上面)への熱抵抗 | 29.3       | °C/W |
| R <sub>θJB</sub>      | 接合部から基板への熱抵抗      | 49.0       | °C/W |
| Ψ <sub>JT</sub>       | 接合部から上面への特性パラメータ  | 1.0        | °C/W |
| Ψ <sub>JB</sub>       | 接合部から基板への特性パラメータ  | 48.4       | °C/W |
| R <sub>θJC(bot)</sub> | 接合部からケース(底面)への熱抵抗 | 該当なし       | °C/W |

(1) 従来および最新の熱評価基準の詳細については、[「半導体およびICパッケージの熱評価基準」](#)アプリケーションノートを参照してください。

## 5.7 電気的特性

$T_A = 25^\circ\text{C}$  の場合、 $V_S = \pm 1.1\text{V} \sim \pm 2.75\text{V}$  ( $V_S = 2.2\text{V} \sim 5.5\text{V}$ )、 $R_L = 10\text{k}\Omega$  を  $V_S/2$  に接続、 $V_{CM} = V_{OUT} = V_S/2$ 、製造最終テストで規定された最小および最大仕様 (特に記述のない限り)

| パラメータ           |                             | テスト条件                                                                                          |                                                            | 最小値          | 標準値          | 最大値        | 単位                                   |
|-----------------|-----------------------------|------------------------------------------------------------------------------------------------|------------------------------------------------------------|--------------|--------------|------------|--------------------------------------|
| <b>オフセット電圧</b>  |                             |                                                                                                |                                                            |              |              |            |                                      |
| $V_{OS}$        | 入力オフセット電圧                   | $OPA2328D, DGK, DRG$                                                                           |                                                            | $\pm 3$      | $\pm 50$     |            | $\mu\text{V}$                        |
|                 |                             | $OPA328DBV$                                                                                    |                                                            | $\pm 3$      | $\pm 75$     |            |                                      |
| $dV_{OS}/dT$    | 入力オフセット電圧ドリフト               | $T_A = -40^\circ\text{C} \sim +125^\circ\text{C}$                                              | $OPA328DBV, OPA2328D, DGK$                                 | $\pm 0.15$   | $\pm 1$      |            | $\mu\text{V}/^\circ\text{C}$         |
|                 |                             |                                                                                                | $OPA2328DRG$                                               | $\pm 0.15$   | $\pm 1.5$    |            |                                      |
| $PSRR$          | 電源除去比                       | $V_S = \pm 1.1\text{V} \sim \pm 2.75\text{V}$                                                  |                                                            | $\pm 1$      | $\pm 10$     |            | $\mu\text{V}/\text{V}$               |
|                 |                             | $V_S = \pm 1.1\text{V} \sim \pm 2.75\text{V}, T_A = -40^\circ\text{C} \sim +125^\circ\text{C}$ |                                                            | $\pm 15$     | $\pm 40$     |            |                                      |
|                 | チャネル セパレーション<br>(デュアル、クワッド) | $f = dc$                                                                                       |                                                            |              | 140          |            | $\text{dB}$                          |
|                 |                             | $f = 100\text{kHz}$                                                                            |                                                            |              | 75           |            |                                      |
| <b>入力バイアス電流</b> |                             |                                                                                                |                                                            |              |              |            |                                      |
| $I_B$           | 入力バイアス電流 <sup>(1)</sup>     |                                                                                                |                                                            | $\pm 0.2$    | $\pm 1$      |            | $\text{pA}$                          |
|                 |                             | $T_A = 0^\circ\text{C} \sim 85^\circ\text{C}$                                                  |                                                            |              | 10           |            |                                      |
|                 |                             | $T_A = -40^\circ\text{C} \sim +125^\circ\text{C}$                                              |                                                            |              | 100          |            |                                      |
| $I_{OS}$        | 入力オフセット電流 <sup>(1)</sup>    |                                                                                                |                                                            | $\pm 0.2$    | $\pm 1$      |            | $\text{pA}$                          |
|                 |                             | $T_A = 0^\circ\text{C} \sim 85^\circ\text{C}$                                                  |                                                            |              | 10           |            |                                      |
|                 |                             | $T_A = -40^\circ\text{C} \sim +125^\circ\text{C}$                                              |                                                            |              | 100          |            |                                      |
| <b>ノイズ</b>      |                             |                                                                                                |                                                            |              |              |            |                                      |
|                 | 入力電圧ノイズ                     | $f = 0.1\text{Hz} \sim 10\text{Hz}$                                                            |                                                            |              | 3            |            | $\mu\text{V}_{PP}$                   |
| $e_N$           | 入力電圧ノイズ密度                   | $f = 100\text{Hz}$                                                                             |                                                            |              | 25           |            | $\text{nV}/\sqrt{\text{Hz}}$         |
|                 |                             | $f = 1\text{kHz}$                                                                              |                                                            |              | 9.8          |            |                                      |
|                 |                             | $f = 10\text{kHz}$                                                                             |                                                            |              | 6.1          |            |                                      |
| $i_N$           | 入力電流ノイズ                     | $f = 10\text{kHz}$                                                                             |                                                            |              | 0.125        |            | $\text{pA}/\sqrt{\text{Hz}}$         |
| <b>入力電圧</b>     |                             |                                                                                                |                                                            |              |              |            |                                      |
| $V_{CM}$        | 同相電圧                        |                                                                                                |                                                            | $(V-) - 0.1$ | $(V+) + 0.1$ | $\text{V}$ |                                      |
| $CMRR$          | 同相除去比                       | $(V-) - 0.1\text{V} < V_{CM} < (V+) + 0.1\text{V}$                                             | $T_A = -40^\circ\text{C} \sim +125^\circ\text{C}$          |              | 106          | 120        | $\text{dB}$                          |
|                 |                             |                                                                                                | $T_A = -40^\circ\text{C} \sim +125^\circ\text{C}, OPA4328$ |              | 96           | 110        |                                      |
|                 |                             |                                                                                                |                                                            |              | 92.5         | 110        |                                      |
| <b>入力容量</b>     |                             |                                                                                                |                                                            |              |              |            |                                      |
| $Z_{ID}$        | 差動                          |                                                                                                |                                                            |              | 1    4       |            | $\text{T}\Omega \parallel \text{pF}$ |
| $Z_{ICM}$       | 同相                          |                                                                                                |                                                            |              | 1    2       |            | $\text{T}\Omega \parallel \text{pF}$ |
| <b>開ループゲイン</b>  |                             |                                                                                                |                                                            |              |              |            |                                      |
| $A_{OL}$        | 開ループ電圧ゲイン                   | $(V-) + 100\text{mV} < V_O < (V+) - 100\text{mV}$                                              | $T_A = -40^\circ\text{C} \sim +125^\circ\text{C}$          |              | 108          | 132        | $\text{dB}$                          |
|                 |                             |                                                                                                | $T_A = -40^\circ\text{C} \sim +125^\circ\text{C}$          |              | 96           | 130        |                                      |
|                 |                             | $(V-) + 200\text{mV} < V_O < (V+) - 200\text{mV}, R_L = 2\text{k}\Omega$                       | $T_A = -40^\circ\text{C} \sim +125^\circ\text{C}$          |              | 106          | 123        |                                      |
|                 |                             |                                                                                                | $T_A = -40^\circ\text{C} \sim +125^\circ\text{C}$          |              | 90           |            |                                      |
| <b>周波数応答</b>    |                             |                                                                                                |                                                            |              |              |            |                                      |
| $GBW$           | ゲイン帯域幅積                     | $\text{ゲイン} = 100$                                                                             |                                                            |              | 40           |            | $\text{MHz}$                         |
| $SR$            | スルーレート                      | $4\text{V}$ ステップ、 $\text{ゲイン} = +1$                                                            |                                                            |              | 30           |            | $\text{V}/\mu\text{s}$               |

## 5.7 電気的特性 (続き)

$T_A = 25^\circ\text{C}$  の場合、 $V_S = \pm 1.1\text{V} \sim \pm 2.75\text{V}$  ( $V_S = 2.2\text{V} \sim 5.5\text{V}$ )、 $R_L = 10\text{k}\Omega$  を  $V_S/2$  に接続、 $V_{CM} = V_{OUT} = V_S/2$ 、製造最終テストで規定された最小および最大仕様 (特に記述のない限り)

| パラメータ                               |                    | テスト条件                                                              | 最小値                                                 | 標準値             | 最大値 | 単位                            |
|-------------------------------------|--------------------|--------------------------------------------------------------------|-----------------------------------------------------|-----------------|-----|-------------------------------|
| $t_S$                               | セッティング タイム         | 0.1% まで、1-V ステップ、ゲイン = +1                                          |                                                     | 0.1             |     | $\mu\text{s}$                 |
|                                     |                    | 0.01% まで、1-V ステップ、ゲイン = +1                                         |                                                     | 0.18            |     |                               |
|                                     | 過負荷回復時間            | $V_{IN} \times \text{ゲイン} > V_S$                                   |                                                     | 0.5             |     | $\mu\text{s}$                 |
| THD+N                               | 全高調波歪み + ノイズ       | $V_O = 1\text{V}_{RMS}$ 、ゲイン = +1、 $f = 1\text{kHz}$               |                                                     | 0.0001          |     | %                             |
| 出力                                  |                    |                                                                    |                                                     |                 |     |                               |
|                                     | 両方のレールからの電圧出力スイング  | $V_S = 2.2\text{V}$                                                |                                                     | 5               |     | $\text{mV}$                   |
|                                     |                    |                                                                    | $R_L = 2\text{k}\Omega$                             | 15              |     |                               |
|                                     |                    | $V_S = 5.5\text{V}$                                                | OPA328DBV、<br>OPA2328D、DGK                          | 5               |     |                               |
|                                     |                    |                                                                    | OPA2328DRG、<br>OPA4328                              | 10              |     |                               |
|                                     |                    | $R_L = 2\text{k}\Omega$ 、<br>OPA328DBV、<br>OPA2328D、DGK            |                                                     | 15              |     |                               |
|                                     |                    |                                                                    | $R_L = 2\text{k}\Omega$ 、<br>OPA2328DRG、<br>OPA4328 | 20              |     |                               |
| $I_{SC}$                            | 短絡電流               | シンク、 $V_S = 5.5\text{V}$                                           |                                                     | -65             |     | $\text{mA}$                   |
|                                     |                    | ソース、 $V_S = 5.5\text{V}$                                           |                                                     | 55              |     |                               |
| $C_{LOAD}$                          | 容量性負荷駆動能力          | ゲイン = +1                                                           |                                                     | 28              |     | $\text{pF}$                   |
| $R_O$                               | オープンループ出力インピーダンス   | $f = 10\text{kHz}$                                                 |                                                     | 55              |     | $\Omega$                      |
| 電源                                  |                    |                                                                    |                                                     |                 |     |                               |
| $I_Q$                               | アンプごとの静止電流         | $I_Q = 0\text{A}$                                                  |                                                     | 3.8             | 4.5 | $\text{mA}$                   |
|                                     |                    | $I_Q = 0\text{A}, T_A = -40^\circ\text{C} \sim +125^\circ\text{C}$ |                                                     |                 | 5.0 |                               |
| シャットダウン (OPA328SDBV および OPA4328RUM) |                    |                                                                    |                                                     |                 |     |                               |
| $I_{QSD}$                           | シャットダウン時の静止電流      | すべてのアンプがディセーブル                                                     |                                                     | 30              | 50  | $\mu\text{A}$                 |
| $Z_{OFF}$                           | シャットダウン時の出力インピーダンス | すべてのアンプがディセーブル                                                     |                                                     | 100    16       |     | $\text{G}\Omega    \text{pF}$ |
| $V_{IH}$                            | High レベル入力電圧       | アンプがイネーブル                                                          |                                                     | ( $V_+$ ) - 0.5 |     | $\text{V}$                    |
| $V_{IL}$                            | Low レベル入力電圧        | アンプがディセーブル                                                         |                                                     | ( $V_-$ ) + 0.5 |     | $\text{V}$                    |
| $t_{ON}$                            | 出力イネーブル時間          | $G = 1, V_{OUT} = 0.9 \times V_S/2$ 、すべてのアンプがイネーブル                 |                                                     | 10              |     | $\mu\text{s}$                 |
| $t_{OFF}$                           | 出力ディスエーブル時間        | $G = 1, V_{OUT} = 0.1 \times V_S/2$ 、すべてのアンプがディセーブル                |                                                     | 3               |     | $\mu\text{s}$                 |
|                                     | EN ピン入力リーケーク電流     | $V_{IH} = V_+$                                                     |                                                     | 0.02            |     | $\mu\text{A}$                 |
|                                     |                    | $V_{IL} = V_-$                                                     |                                                     | 1               |     |                               |

(1) 複数のロットにわたるデバイスの母集団ベンチシステムの測定から確立された仕様。

## 5.8 代表的特性

$T_A = 25^\circ\text{C}$ ,  $V_S = 5.5\text{V}$ ,  $V_{CM} = V_{OUT}$  = 中電圧,  $C_L = 20\text{pF}$ , および  $R_L = 10\text{k}\Omega$  (特に記述のない限り)



図 5-1. オフセット電圧の生産分布



図 5-2. オフセット電圧の生産分布



図 5-3. オフセット電圧と同相電圧との関係



図 5-4. オフセット電圧と同相電圧との関係



図 5-5. 開ループ ゲインおよび位相と周波数との関係



図 5-6. 開ループ ゲインと温度との関係

## 5.8 代表的特性 (続き)

$T_A = 25^\circ\text{C}$ 、 $V_S = 5.5\text{V}$ 、 $V_{CM} = V_{OUT}$  = 中電圧、 $C_L = 20\text{pF}$ 、および  $R_L = 10\text{k}\Omega$  (特に記述のない限り)



図 5-7. 入力バイアス電流と同相電圧との関係



図 5-8. 入力バイアス電流と温度との関係



図 5-9. 静止電流と電源電圧との関係



図 5-10. 正の入力バイアス電流の分布



図 5-11. 負の入力バイアス電流の分布



図 5-12. 入力バイアスオフセット電流の分布

## 5.8 代表的特性 (続き)

$T_A = 25^\circ\text{C}$ 、 $V_S = 5.5\text{V}$ 、 $V_{CM} = V_{OUT}$  = 中電圧、 $C_L = 20\text{pF}$ 、および  $R_L = 10\text{k}\Omega$  (特に記述のない限り)



図 5-13. PSRR と温度との関係



図 5-14. CMRR と温度との関係



図 5-15. CMRR および PSRR と周波数との関係



図 5-16. 入力電圧ノイズスペクトル密度と周波数との関係



図 5-17. 0.1Hz~10Hz の入力電圧ノイズ



図 5-18. 最大出力電圧と周波数との関係

## 5.8 代表的特性 (続き)

$T_A = 25^\circ\text{C}$ 、 $V_S = 5.5\text{V}$ 、 $V_{CM} = V_{OUT}$  = 中電圧、 $C_L = 20\text{pF}$ 、および  $R_L = 10\text{k}\Omega$  (特に記述のない限り)



図 5-19. 出力電圧スイングと出力電流との関係



図 5-20. 出力電圧スイングと出力電流との関係



図 5-21. 出力電圧スイングと出力電流との関係



図 5-22. 出力電圧スイングと出力電流との関係



図 5-23. 出力電圧スイングと出力電流との関係



図 5-24. 開ループ出力インピーダンスと周波数との関係

## 5.8 代表的特性 (続き)

$T_A = 25^\circ\text{C}$ ,  $V_S = 5.5\text{V}$ ,  $V_{CM} = V_{OUT}$  = 中電圧,  $C_L = 20\text{pF}$ , および  $R_L = 10\text{k}\Omega$  (特に記述のない限り)



図 5-25. 開ループ ゲインと電源電圧デルタへの出力との関係



図 5-26. 開ループ ゲインと電源電圧デルタへの出力との関係



図 5-27. 小信号のオーバーシュートと負荷容量との関係



図 5-28. 小信号のオーバーシュートと負荷容量との関係



図 5-29. THD+N と振幅との関係



図 5-30. THD+N と周波数との関係

## 5.8 代表的特性 (続き)

$T_A = 25^\circ\text{C}$ ,  $V_S = 5.5\text{V}$ ,  $V_{CM} = V_{OUT}$  = 中電圧、 $C_L = 20\text{pF}$ 、および  $R_L = 10\text{k}\Omega$  (特に記述のない限り)



図 5-31. 閉ループ ゲインと周波数との関係



図 5-32. 小信号ステップ応答



図 5-33. 小信号ステップ応答



図 5-34. 大信号ステップ応答

## 5.8 代表的特性 (続き)

$T_A = 25^\circ\text{C}$ 、 $V_S = 5.5\text{V}$ 、 $V_{CM} = V_{OUT} = \text{中電圧}$ 、 $C_L = 20\text{pF}$ 、および  $R_L = 10\text{k}\Omega$  (特に記述のない限り)



図 5-35. 大信号ステップ応答

## 6 詳細説明

### 6.1 概要

OPAx328 ファミリは、高速で高精度のアンプを搭載しているため、このオペアンプ ファミリは高分解能 A/D コンバータ(ADC)の駆動に最適です。フラットな周波数特性とゼロ クロスオーバー歪み回路を備えた低出力インピーダンスにより、入力同相範囲全体にわたって高い直線性を実現し、2.2V~5.5V の単一電源で真のレール ツー レール入力を実現します。

### 6.2 機能ブロック図



## 6.3 機能説明

### 6.3.1 入力およびESD保護

OPAx328には、すべてのピンに内部静電気放電(ESD)保護回路が組み込まれています。入力ピンおよび出力ピンの場合、主にこの保護回路は、入力ピンと電源ピンの間に接続された電流ステアリングダイオードで構成されます。これらのESD保護ダイオードは、電流が10mAに制限されている限り、回路内で入力オーバードライブも保護します。多くの入力信号は、本質的に10mA未満に制限された電流であり、制限抵抗は必要はありません。[図6-1](#)に、入力電流を制限するために駆動入力に直列入力抵抗( $R_{IN}$ )を追加する方法を示します。追加された抵抗はアンプ入力で熱ノイズを引き起こすため、ノイズに敏感なアプリケーションではこの値を最小限に抑える必要があります。



図6-1. 入力電流保護

### 6.3.2 レールツー レール入力

OPAx328は真のレールツー レール入力動作を特長とし、最小 $\pm 1.1V$ (2.2V)の電源電圧で動作します。OPAx328アンプの設計には内部チャージポンプが含まれており、外部電源( $V_{S+}$ )より約1.6V高い電圧で内部電源レールを使用してアンプの入力段に電力を供給します。この内部電源レールにより、単一の差動入力ペアを動作させ、非常に広い入力同相範囲にわたって非常に線形性の高い状態を維持できます。独自のゼロクロスオーバー入力トポロジにより、多くのレールツー レール相補入力段オペアンプ特有の、入力オフセット遷移領域が除去されます。このトポロジにより、OPAx328は同相入力範囲全体にわたって優れた同相性能( $CMRR > 120\text{dB}$ 、標準値)を実現し、両方の電源レールを100mV上回る範囲まで拡張できます。A/Dコンバータ(ADC)を駆動する場合、OPAx328の高い線形 $V_{CM}$ 範囲により、最大の直線性と最小の歪みを実現します。

### 6.3.3 位相反転

OPAx328オペアンプは、入力ピンが電源電圧を超えた場合に位相反転の影響を受けないように設計されているため、システム内での安定性と予測可能性がさらに向上します。[図6-2](#)は、入力電圧が位相反転なしで電源電圧を超えていることを示します。



図6-2. 位相反転が発生しない

## 6.4 デバイスの機能モード

OPAx328 オペアンプは、2.2V~5.5V の電源電圧が印加されたときに動作します。S 接尾辞付きのデバイスは、シャットダウン機能を備えています。

## 7 アプリケーションと実装

### 注

以下のアプリケーション情報は、TI の製品仕様に含まれるものではなく、TI ではその正確性または完全性を保証いたしません。個々の目的に対する製品の適合性については、お客様の責任で判断していただくことになります。お客様は自身の設計実装を検証しテストすることで、システムの機能を確認する必要があります。

### 7.1 アプリケーション情報

OPAx328 は、優れた DC および AC 性能を実現します。これらのデバイスは最大 5.5V の電源で動作し、超低入力バイアス電流と 40MHz の帯域幅を実現します。これらの特長から、OPAx328 ファミリの堅牢なオペアンプは、通信と産業用の両方のアプリケーションに最適です。

#### 7.1.1 容量性負荷および安定度

OPAx328 は、トランスインピーダンス アンプ (TIA) および ADC 入力駆動アンプの高速アプリケーションで使用するよう設計されています。すべてのオペアンプと同様に、OPAx328 が不安定になる特定の場合があり得ます。アンプが動作時に安定するかどうか判断するには、オペアンプの回路構成、レイアウト、ゲイン、出力負荷など、いくつかの要因を考慮します。容量性負荷を駆動するユニティ ゲイン (1V/V) バッファ構成のオペアンプは、より高いノイズ ゲインで動作するアンプよりも不安定になる傾向があります (図 5-28 を参照)。容量性負荷は、オペアンプの出力抵抗と相まって、位相マージンを劣化させる極をループ ゲイン内に形成します。容量性負荷が大きくなるにつれて、位相マージンの劣化は大きくなります。ユニティ ゲイン構成で動作している場合、OPAx328 は最大 100pF までの純容量性負荷で安定した状態を維持します。

図 7-1 に、ユニティ ゲイン構成で動作するアンプの容量性負荷駆動能力を高める 1 つの手法として、一般的に  $10\Omega$ ～ $50\Omega$  の小さな抵抗 ( $R_S$ ) を出力と直列に挿入することを示しています。この抵抗は、大きな容量性負荷に伴うオーバーシュートとリングングを大幅に低減します。



図 7-1. 容量性負荷駆動の向上

### 7.2 代表的なアプリケーション

#### 7.2.1 双方向電流センシング

この単一電源、ローサイド、双方向電流センシングの設計例は、 $-1A$ ～ $+1A$  の負荷電流を検出します。シングルエンド出力の範囲は  $110mV$ ～ $3.19V$  です。この設計では、オフセット電圧が低く、レール ツー レールの入出力が小さいため、OPAx328 を使用します。一方のアンプは差動アンプとして構成され、もう一方のアンプは基準電圧を供給します。

図 7-2 に回路図を示します。



図 7-2. 双方向電流センシング回路図

### 7.2.1.1 設計要件

この設計例には、次の要件があります。

- 電源電圧: 3.3V
- 入力: -1A ~ +1A
- 出力: 1.65V ± 1.54V (110mV ~ 3.19V)

### 7.2.1.2 詳細な設計手順

負荷電流  $I_{LOAD}$  はシャント抵抗  $R_{SHUNT}$  を通ってシャント電圧  $V_{SHUNT}$  を発生させます。その後、シャント電圧は  $U1A$  と  $R_1 \sim R_4$  で構成される差動アンプによって増幅されます。この差動アンプのゲインは、 $R_4$  と  $R_3$  の比によって設定されます。誤差を最小化するため、 $R_2 = R_4$  かつ  $R_1 = R_3$  に設定します。リファレンス電圧  $V_{REF}$  は、 $U1B$  を使用して抵抗デバイダをバッファリングすることで供給されます。伝達関数は式 1 で与えられます。

$$V_{OUT} = V_{SHUNT} \times \text{Gain}_{\text{Diff\_Amp}} + V_{REF} \quad (1)$$

ここで、

- $V_{SHUNT} = I_{LOAD} \times R_{SHUNT}$
- $\text{Gain}_{\text{Diff\_Amp}} = \frac{R_4}{R_3}$
- $V_{REF} = V_{CC} \times \left[ \frac{R_6}{R_5 + R_6} \right]$

この設計には、オフセットとゲインという 2 種類の誤差があります。ゲイン誤差は、シャント抵抗の許容誤差と  $R_4$  と  $R_3$  の比、および同様に  $R_2$  と  $R_1$  の比によって発生します。分圧器 ( $R_5$  と  $R_6$ ) によってオフセット誤差が発生し、 $R_4/R_3$  の比が  $R_2/R_1$  との程度近いかがわかります。後者の値は差動アンプの CMRR に影響を及ぼし、最終的にオフセット誤差につながります。

$V_{SHUNT}$  はローサイド測定であるため、 $V_{SHUNT}$  の値はシステム負荷のグランド電位です。したがって、最大値を  $V_{SHUNT}$  に配置する必要があります。この設計では、 $V_{SHUNT}$  の最大値を 100mV に設定します。式 2 では、最大シャント電圧が 100mV、最大負荷電流が 1A の場合のシャント抵抗の最大値を計算します。

$$R_{SHUNT(\text{Max})} = \frac{V_{SHUNT(\text{Max})}}{I_{LOAD(\text{Max})}} = \frac{100 \text{ mV}}{1 \text{ A}} = 100 \text{ m}\Omega \quad (2)$$

$R_{SHUNT}$  の許容誤差は、コストに正比例します。この設計では、許容誤差 0.5% のシャント抵抗を選択します。より高い精度が必要な場合は、0.1% 以下の抵抗を選択してください。

負荷電流は双方向であるため、シャント電圧範囲は -100mV～+100mV です。この電圧は、オペアンプ U1A に達する前に、 $R_1$  と  $R_2$  で分割されます。U1A の非反転ノードに存在する電圧が、デバイスの同相範囲内であることを確認します。そのため、OPAx328 などのオペアンプを使用します。このオペアンプは、負の電源電圧を下回る同相範囲を備えています。最後に、オフセット誤差を最小限に抑えるため、OPAx328 の標準オフセット電圧はわずか  $\pm 3\mu V$  (最大  $\pm 25\mu V$ ) です。

対称負荷電流が -1A～+1A の場合、分圧抵抗 ( $R_5$  と  $R_6$ ) は等しくする必要があります。シャント抵抗と整合するように、許容誤差 0.5% を選択します。消費電力を最小限に抑えるために、10k $\Omega$  の抵抗を使用します。

差動アンプのゲインを設定するには、OPAx328 の同相範囲と出力スイングを考慮する必要があります。式 3 および 式 4 に、3.3V 電源での OPAx328 の一般的な同相範囲と最大出力スイングをそれぞれ示します。

$$-100 \text{ mV} < V_{CM} < 3.4 \text{ V} \quad (3)$$

$$100 \text{ mV} < V_{OUT} < 3.2 \text{ V} \quad (4)$$

差動アンプのゲインは、式 5 に示すように計算できるようになりました。

$$\text{Gain}_{Diff\_Amp} = \frac{V_{OUT\_Max} - V_{OUT\_Min}}{R_{SHUNT} \times (I_{MAX} - I_{MIN})} = \frac{3.2 \text{ V} - 100 \text{ mV}}{100 \text{ m}\Omega \times [1 \text{ A} - (-1 \text{ A})]} = 15.5 \frac{\text{V}}{\text{V}} \quad (5)$$

$R_1$  と  $R_3$  に選択される抵抗値は 1k $\Omega$  です。 $R_2$  と  $R_4$  には 15.4k $\Omega$  の値を選択します。この値は最も近い標準値だからです。したがって、差動アンプの計算上のゲインは 15.4 V/V です。

回路のゲイン誤差は主に、 $R_1$ ～ $R_4$  に依存します。この依存性の結果、0.1% の抵抗が選択されます。この構成により、設計で 2 点較正が必要になる可能性が低くなります。必要に応じて、単純な 1 点較正により、0.5% の抵抗によって生じるオフセット誤差を除去します。

### 7.2.1.3 アプリケーション曲線



図 7-3. 双方向電流センシング回路の性能：出力電圧と入力電流との関係

### 7.2.2 トランスインピーダンスアンプ

広ゲイン帯域幅、低入力バイアス電流、低入力電圧、低電流ノイズによって、OPAx328 は優れた広帯域フォトダイオードトランスインピーダンスアンプとなっています。フォトダイオード容量によって、回路の実効ノイズゲインが高周波で大きくなるため、低電圧ノイズは重要です。

図 7-4 は、トランスインピーダンス設計の主要な要素が次のとおりであることを示しています。

- 寄生入力同相電圧と差動モード入力容量を含む予期ダイオード容量 ( $C_D$ )
- 目的のトランスインピーダンス ゲイン ( $R_F$ )
- ゲイン帯域幅 (GBW) = 40 MHz

これらの 3 つの変数セットを使用して、フィードバック容量 ( $C_F$ ) の値を設定し、周波数応答を制御できます。 $C_F$  には、標準的な表面実装抵抗で 0.2 pF となる  $R_F$  の浮遊容量も含まれます。



注:  $C_F$  はゲインのピークを防止するためのオプションであり、 $R_F$  の浮遊容量も含まれます。

図 7-4. デュアル電源のトランスインピーダンス アンプ

周波数応答を最適化するには、式 6 を使用してフィードバック極を設定します。

$$\frac{1}{2\pi R_F C_F} = \sqrt{\frac{GBW}{4\pi R_F C_D}} \quad (6)$$

式 7 は次の帯域幅を計算します。

$$f_{-3dB} = \sqrt{\frac{GBW}{2\pi R_F C_D}} \quad (\text{Hz}) \quad (7)$$

単一電源アプリケーションの場合は、+IN 入力を正 DC 電圧でバイアスをかけて、フォトダイオードが光に露出していないければ出力を正確に 0 にし、負のレールから生じる遅延を追加せずに応答させることができます。この構成を 図 7-5 に示します。このバイアス電圧は、フォトダイオード全体にも見られ、高速動作では逆バイアスがかかります。



注:  $C_F$  はゲインのピークを防止するためのオプションであり、 $R_F$  の浮遊容量も含まれます。

図 7-5. 単一電源のトランスインピーダンス アンプ

詳細については、『[トランジンピーダンスアンプの直感的な補償](#)』アプリケーションレポートを参照してください。

## 7.3 電源に関する推奨事項

OPAx328 は 2.2V~5.5V ( $\pm 1.1V \sim \pm 2.75V$ ) で動作が規定されており、多くの仕様は -40°C~+125°C で適用されます。動作電圧または温度に関して大きな変動を示す可能性があるパラメータについては、[セクション 5.8](#) を参照してください。

### 注意

6V を超える電源電圧を印加すると、デバイスに永続的な損傷を与える可能性があります。[セクション 5.1](#) を参照してください。

電源ピンの近くに  $0.1\mu F$  のバイパスコンデンサを配置すると、ノイズの多い電源や高インピーダンスの電源からの誤差を低減できます。バイパスコンデンサの配置の詳細については、[セクション 7.4](#) を参照してください。

## 7.4 レイアウト

### 7.4.1 レイアウトのガイドライン

OPA328 は広帯域アンプです。デバイスの完全な動作性能を実現するには、良好な高周波 PCB レイアウト手法を使用します。各電源ピンとグランドとの間に、バイパスコンデンサを可能な限りデバイスの近くに接続します。インダクタンスが最小になるようにバイパスコンデンサのトレースを設計します。

### 7.4.2 レイアウト例



(Schematic Representation)



図 7-6. 非反転構成のオペアンプ基板のレイアウト

## 8 デバイスおよびドキュメントのサポート

### 8.1 デバイスのサポート

#### 8.1.1 開発サポート

##### 8.1.1.1 PSpice® for TI

PSpice® for TI は、アナログ回路の性能評価に役立つ設計およびシミュレーション環境です。レイアウトと製造に移る前に、サブシステムの設計とプロトタイプの設計を作成することで、開発コストを削減し、市場投入までの期間を短縮できます。

##### 8.1.1.2 TINA-TI™ シミュレーション ソフトウェア (無償ダウンロード)

TINA-TI™ シミュレーション ソフトウェアは、SPICE エンジンをベースにした単純かつ強力な、使いやすい回路シミュレーション プログラムです。TINA-TI シミュレーション ソフトウェアは、TINA™ ソフトウェアのすべての機能を持つ無償バージョンで、パッシブ モデルとアクティブ モデルに加えて、マクロモデルのライブラリがプリロードされています。TINA-TI シミュレーション ソフトウェアには、SPICE の標準的な DC 解析、過渡解析、周波数ドメイン解析などの全機能に加え、追加の設計機能が搭載されています。

TINA-TI シミュレーション ソフトウェアは [設計およびシミュレーション ツール Web](#) ページから [無料でダウンロード](#) でき、ユーザーが結果をさまざまな形式で処理できる、広範な後処理機能を備えています。仮想計測器により、入力波形を選択し、回路ノード、電圧、および波形をプローブして、動的なクイック スタートツールを作成できます。

#### 注

これらのファイルを使用するには、TINA ソフトウェアまたは TINA-TI ソフトウェアがインストールされている必要があります。[TINA-TI™ ソフトウェア フォルダ](#) から、無償の TINA-TI シミュレーション ソフトウェアをダウンロードしてください。

##### 8.1.1.3 DIP アダプタ評価基板

DIP アダプタ評価基板は、オペアンプの迅速なプロトタイプ製作とテストを可能にする評価基板です。小型の表面実装デバイスとのインターフェイスを迅速、容易、低成本で実現します。付属の Samtec 端子ストリップか、直接配線により既存の回路へサポートされているオペアンプを接続します。DIP アダプタ評価基板キットは、以下の業界標準パッケージをサポートしています。D または U (SOIC-8)、PW (TSSOP-8)、DGK (VSSOP-8)、DBV (SOT-23-6、SOT-23-5、および SOT-23-3)、DCK (SC70-6 および SC70-5)、および DRL (SOT563-6)。

##### 8.1.1.4 DIYAMP-EVM

DIYAMP-EVM は、実際のアンプ回路を提供する独自の評価基板 (EVM) であり、設計コンセプトの迅速な評価とシミュレーションの検証を実現します。この評価基板は、3 つの業界標準パッケージ (SC70、SOT23、SOIC) で供給されており、シングル / デュアル電源向けに、アンプ、フィルタ、安定性補償、コンパレータの各構成など、12 の一般的なアンプ構成が可能です。

##### 8.1.1.5 Analog Filter Designer

Analog Filter Designer は、[設計およびシミュレーション ツール Web](#) ページから Web ベースのツールとして利用でき、包括的な複数段アクティブ フィルタの設計、最適化、シミュレーションをわずか数分で行えます。

## 8.2 ドキュメントのサポート

### 8.2.1 関連資料

このデバイスの参考文献として、次のドキュメントをお勧めします。これは [www.tij.co.jp](http://www.tij.co.jp) からダウンロードできます。

- テキサス インスツルメンツ、『ソフトウェアベースメーカー検出』設計ガイド
- テキサス・インスツルメンツ、『TIDA-00378 の回路図とブロック図』
- テキサス インスツルメンツ、『大気環境監視向け PM2.5/PM10 粒子センサ アナログフロントエンド』設計ガイド
- テキサス・インスツルメンツ、『QFN/SON の PCB 実装』アプリケーション ノート
- テキサス・インスツルメンツ、『クワッド フラットパックリード端子なしロジック パッケージ』アプリケーション ノート
- テキサス インスツルメンツ、『トランスインピーダンスアンプの直感的な補償』アプリケーション ノート
- テキサス インスツルメンツ、『FET トランスインピーダンスアンプのノイズ解析』アプリケーション ノート
- テキサス インスツルメンツ、『高速オペアンプのノイズ解析』アプリケーション ノート

## 8.3 ドキュメントの更新通知を受け取る方法

ドキュメントの更新についての通知を受け取るには、[www.tij.co.jp](http://www.tij.co.jp) のデバイス製品フォルダを開いてください。[通知] をクリックして登録すると、変更されたすべての製品情報に関するダイジェストを毎週受け取ることができます。変更の詳細については、改訂されたドキュメントに含まれている改訂履歴をご覧ください。

## 8.4 サポート・リソース

テキサス・インスツルメンツ E2E™ サポート・フォーラムは、エンジニアが検証済みの回答と設計に関するヒントをエキスパートから迅速かつ直接得ることができる場所です。既存の回答を検索したり、独自の質問をしたりすることで、設計で必要な支援を迅速に得ることができます。

リンクされているコンテンツは、各寄稿者により「現状のまま」提供されるものです。これらはテキサス・インスツルメンツの仕様を構成するものではなく、必ずしもテキサス・インスツルメンツの見解を反映したものではありません。テキサス・インスツルメンツの使用条件を参照してください。

## 8.5 商標

e-trim™, TINA-TI™, and テキサス・インスツルメンツ E2E™ are trademarks of Texas Instruments.

TINA™ is a trademark of DesignSoft, Inc.

PSpice® is a registered trademark of Cadence Design Systems, Inc.

すべての商標は、それぞれの所有者に帰属します。

## 8.6 静電気放電に関する注意事項

この IC は、ESD によって破損する可能性があります。テキサス・インスツルメンツは、IC を取り扱う際には常に適切な注意を払うことを推奨します。正しい取り扱いおよび設置手順に従わない場合、デバイスを破損するおそれがあります。

ESD による破損は、わずかな性能低下からデバイスの完全な故障まで多岐にわたります。精密な IC の場合、パラメータがわずかに変化するだけで公表されている仕様から外れる可能性があるため、破損が発生しやすくなっています。

## 8.7 用語集

### テキサス・インスツルメンツ用語集

この用語集には、用語や略語の一覧および定義が記載されています。

## 9 改訂履歴

資料番号末尾の英字は改訂を表しています。その改訂履歴は英語版に準じています。

### Changes from Revision E (January 2025) to Revision F (October 2025)

Page

- OPA4328 デバイスのステータスをプレビューから量産データに変更..... 1
- データシートから OPA4328 RUM (WQFN、16) プレビュー パッケージ オプションを削除..... 1
- OPA2328 (WCSP、24) のピン配置の方向を更新し、シャットダウン機能を追加..... 3

|                                                                       |   |
|-----------------------------------------------------------------------|---|
| • 入力バイアス電流の最大値に以下の脚注を追加:「複数のロットにわたるデバイスの母集団ベンチシステムの測定から確立された仕様」.....  | 9 |
| • 入力オフセット電流の最大値に以下の脚注を追加:「複数のロットにわたるデバイスの母集団ベンチシステムの測定から確立された仕様」..... | 9 |

---

| <b>Changes from Revision D (December 2023) to Revision E (January 2025)</b> | <b>Page</b> |
|-----------------------------------------------------------------------------|-------------|
| • 「製品情報」に OPA2328 YBJ パッケージを追加しました.....                                     | 1           |
| • OPA2328 YBJ (WCSP、14) のピン構成とピン機能の表を追加しました.....                            | 3           |
| • 「熱に関する情報」セクションに YBJ パッケージを追加しました.....                                     | 8           |

---

| <b>Changes from Revision C (May 2023) to Revision D (December 2023)</b>                  | <b>Page</b> |
|------------------------------------------------------------------------------------------|-------------|
| • OPA2328 D (SOIC、8) および DRG (WSON、8) パッケージのステータスをレビューから量産データ(アクティブ)に変更し、関連コンテンツを追加..... | 1           |

---

| <b>Changes from Revision B (November 2022) to Revision C (May 2023)</b> | <b>Page</b> |
|-------------------------------------------------------------------------|-------------|
| • OPA328 の DBV (SOT-23、5) パッケージを事前情報(開発中製品)から量産データ(アクティブ)に変更.....       | 1           |
| • OPA4328 PW (TSSOP、14) および RUM (WQFN、16) のピン構成とピン機能の表を追加.....          | 3           |

---

| <b>Changes from Revision A (June 2022) to Revision B (November 2022)</b> | <b>Page</b> |
|--------------------------------------------------------------------------|-------------|
| • OPA328 デバイスのステータスを開発中製品から事前情報に変更.....                                  | 1           |
| • 「絶対最大定格」に接合部温度を追加 .....                                                | 7           |

---

| <b>Changes from Revision * (February 2022) to Revision A (June 2022)</b> | <b>Page</b> |
|--------------------------------------------------------------------------|-------------|
| • OPA2328 を事前情報(レビュー)から量産データ(アクティブ)に変更.....                              | 1           |

---

## 10 メカニカル、パッケージ、および注文に関する情報

以降のページには、メカニカル、パッケージ、および注文に関する情報が記載されています。この情報は、指定のデバイスに対して提供されている最新のデータです。このデータは予告なく変更されることがあります。ドキュメントが改訂される場合もあります。本データシートのブラウザ版を使用されている場合は、画面左側の説明をご覧ください。

**PACKAGING INFORMATION**

| Orderable part number       | Status<br>(1) | Material type<br>(2) | Package   Pins   | Package qty   Carrier | RoHS<br>(3) | Lead finish/<br>Ball material<br>(4) | MSL rating/<br>Peak reflow<br>(5) | Op temp (°C) | Part marking<br>(6) |
|-----------------------------|---------------|----------------------|------------------|-----------------------|-------------|--------------------------------------|-----------------------------------|--------------|---------------------|
| <a href="#">OPA2328DGKR</a> | Active        | Production           | VSSOP (DGK)   8  | 2500   LARGE T&R      | Yes         | NIPDAU                               | Level-2-260C-1 YEAR               | -40 to 125   | 2K6S                |
| OPA2328DGKR.A               | Active        | Production           | VSSOP (DGK)   8  | 2500   LARGE T&R      | Yes         | NIPDAU                               | Level-2-260C-1 YEAR               | -40 to 125   | 2K6S                |
| <a href="#">OPA2328DGKT</a> | Active        | Production           | VSSOP (DGK)   8  | 250   SMALL T&R       | Yes         | NIPDAU                               | Level-2-260C-1 YEAR               | -40 to 125   | 2K6S                |
| OPA2328DGKT.A               | Active        | Production           | VSSOP (DGK)   8  | 250   SMALL T&R       | Yes         | NIPDAU                               | Level-2-260C-1 YEAR               | -40 to 125   | 2K6S                |
| <a href="#">OPA2328DR</a>   | Active        | Production           | SOIC (D)   8     | 3000   LARGE T&R      | Yes         | NIPDAU                               | Level-2-260C-1 YEAR               | -40 to 125   | 2328W               |
| OPA2328DR.A                 | Active        | Production           | SOIC (D)   8     | 3000   LARGE T&R      | Yes         | NIPDAU                               | Level-2-260C-1 YEAR               | -40 to 125   | 2328W               |
| <a href="#">OPA2328DRGR</a> | Active        | Production           | SON (DRG)   8    | 5000   LARGE T&R      | Yes         | NIPDAU                               | Level-1-260C-UNLIM                | -40 to 125   | 2328W               |
| OPA2328DRGR.A               | Active        | Production           | SON (DRG)   8    | 5000   LARGE T&R      | Yes         | NIPDAU                               | Level-1-260C-UNLIM                | -40 to 125   | 2328W               |
| <a href="#">OPA2328YBJR</a> | Active        | Production           | DSBGA (YBJ)   24 | 3000   LARGE T&R      | Yes         | SNAGCU                               | Level-1-260C-UNLIM                | -40 to 125   | OPA2328             |
| OPA2328YBJR.A               | Active        | Production           | DSBGA (YBJ)   24 | 3000   LARGE T&R      | Yes         | SNAGCU                               | Level-1-260C-UNLIM                | -40 to 125   | OPA2328             |
| <a href="#">OPA328DBVR</a>  | Active        | Production           | SOT-23 (DBV)   5 | 3000   LARGE T&R      | Yes         | SN                                   | Level-1-260C-UNLIM                | -40 to 125   | OP328               |
| OPA328DBVR.A                | Active        | Production           | SOT-23 (DBV)   5 | 3000   LARGE T&R      | Yes         | SN                                   | Level-1-260C-UNLIM                | -40 to 125   | OP328               |
| <a href="#">OPA4328PWR</a>  | Active        | Production           | TSSOP (PW)   14  | 3000   LARGE T&R      | Yes         | NIPDAU                               | Level-1-260C-UNLIM                | -40 to 125   | O4328PW             |

<sup>(1)</sup> **Status:** For more details on status, see our [product life cycle](#).

<sup>(2)</sup> **Material type:** When designated, preproduction parts are prototypes/experimental devices, and are not yet approved or released for full production. Testing and final process, including without limitation quality assurance, reliability performance testing, and/or process qualification, may not yet be complete, and this item is subject to further changes or possible discontinuation. If available for ordering, purchases will be subject to an additional waiver at checkout, and are intended for early internal evaluation purposes only. These items are sold without warranties of any kind.

<sup>(3)</sup> **RoHS values:** Yes, No, RoHS Exempt. See the [TI RoHS Statement](#) for additional information and value definition.

<sup>(4)</sup> **Lead finish/Ball material:** Parts may have multiple material finish options. Finish options are separated by a vertical ruled line. Lead finish/Ball material values may wrap to two lines if the finish value exceeds the maximum column width.

<sup>(5)</sup> **MSL rating/Peak reflow:** The moisture sensitivity level ratings and peak solder (reflow) temperatures. In the event that a part has multiple moisture sensitivity ratings, only the lowest level per JEDEC standards is shown. Refer to the shipping label for the actual reflow temperature that will be used to mount the part to the printed circuit board.

<sup>(6)</sup> **Part marking:** There may be an additional marking, which relates to the logo, the lot trace code information, or the environmental category of the part.

Multiple part markings will be inside parentheses. Only one part marking contained in parentheses and separated by a "~" will appear on a part. If a line is indented then it is a continuation of the previous line and the two combined represent the entire part marking for that device.

**Important Information and Disclaimer:** The information provided on this page represents TI's knowledge and belief as of the date that it is provided. TI bases its knowledge and belief on information provided by third parties, and makes no representation or warranty as to the accuracy of such information. Efforts are underway to better integrate information from third parties. TI has taken and continues to take reasonable steps to provide representative and accurate information but may not have conducted destructive testing or chemical analysis on incoming materials and chemicals. TI and TI suppliers consider certain information to be proprietary, and thus CAS numbers and other limited information may not be available for release.

In no event shall TI's liability arising out of such information exceed the total purchase price of the TI part(s) at issue in this document sold by TI to Customer on an annual basis.

**TAPE AND REEL INFORMATION**

|    |                                                           |
|----|-----------------------------------------------------------|
| A0 | Dimension designed to accommodate the component width     |
| B0 | Dimension designed to accommodate the component length    |
| K0 | Dimension designed to accommodate the component thickness |
| W  | Overall width of the carrier tape                         |
| P1 | Pitch between successive cavity centers                   |

**QUADRANT ASSIGNMENTS FOR PIN 1 ORIENTATION IN TAPE**

\*All dimensions are nominal

| Device      | Package Type | Package Drawing | Pins | SPQ  | Reel Diameter (mm) | Reel Width W1 (mm) | A0 (mm) | B0 (mm) | K0 (mm) | P1 (mm) | W (mm) | Pin1 Quadrant |
|-------------|--------------|-----------------|------|------|--------------------|--------------------|---------|---------|---------|---------|--------|---------------|
| OPA2328DGKR | VSSOP        | DGK             | 8    | 2500 | 330.0              | 12.4               | 5.3     | 3.4     | 1.4     | 8.0     | 12.0   | Q1            |
| OPA2328DR   | SOIC         | D               | 8    | 3000 | 330.0              | 12.4               | 6.4     | 5.2     | 2.1     | 8.0     | 12.0   | Q1            |
| OPA2328DRGR | SON          | DRG             | 8    | 5000 | 330.0              | 12.4               | 3.3     | 3.3     | 1.1     | 8.0     | 12.0   | Q2            |
| OPA2328YBJR | DSBGA        | YBJ             | 24   | 3000 | 180.0              | 8.4                | 2.24    | 2.24    | 0.45    | 4.0     | 8.0    | Q1            |
| OPA328DBVR  | SOT-23       | DBV             | 5    | 3000 | 180.0              | 8.4                | 3.2     | 3.2     | 1.4     | 4.0     | 8.0    | Q3            |
| OPA4328PWR  | TSSOP        | PW              | 14   | 3000 | 330.0              | 12.4               | 6.9     | 5.6     | 1.6     | 8.0     | 12.0   | Q1            |

**TAPE AND REEL BOX DIMENSIONS**


\*All dimensions are nominal

| Device      | Package Type | Package Drawing | Pins | SPQ  | Length (mm) | Width (mm) | Height (mm) |
|-------------|--------------|-----------------|------|------|-------------|------------|-------------|
| OPA2328DGKR | VSSOP        | DGK             | 8    | 2500 | 353.0       | 353.0      | 32.0        |
| OPA2328DR   | SOIC         | D               | 8    | 3000 | 353.0       | 353.0      | 32.0        |
| OPA2328DRGR | SON          | DRG             | 8    | 5000 | 367.0       | 367.0      | 35.0        |
| OPA2328YBJR | DSBGA        | YBJ             | 24   | 3000 | 182.0       | 182.0      | 20.0        |
| OPA328DBVR  | SOT-23       | DBV             | 5    | 3000 | 210.0       | 185.0      | 35.0        |
| OPA4328PWR  | TSSOP        | PW              | 14   | 3000 | 353.0       | 353.0      | 32.0        |

D0008A



# PACKAGE OUTLINE

## SOIC - 1.75 mm max height

SMALL OUTLINE INTEGRATED CIRCUIT



4214825/C 02/2019

### NOTES:

- Linear dimensions are in inches [millimeters]. Dimensions in parenthesis are for reference only. Controlling dimensions are in inches. Dimensioning and tolerancing per ASME Y14.5M.
- This drawing is subject to change without notice.
- This dimension does not include mold flash, protrusions, or gate burrs. Mold flash, protrusions, or gate burrs shall not exceed .006 [0.15] per side.
- This dimension does not include interlead flash.
- Reference JEDEC registration MS-012, variation AA.

# EXAMPLE BOARD LAYOUT

D0008A

SOIC - 1.75 mm max height

SMALL OUTLINE INTEGRATED CIRCUIT



LAND PATTERN EXAMPLE  
EXPOSED METAL SHOWN  
SCALE:8X



SOLDER MASK DETAILS

4214825/C 02/2019

NOTES: (continued)

6. Publication IPC-7351 may have alternate designs.

7. Solder mask tolerances between and around signal pads can vary based on board fabrication site.

# EXAMPLE STENCIL DESIGN

D0008A

SOIC - 1.75 mm max height

SMALL OUTLINE INTEGRATED CIRCUIT



SOLDER PASTE EXAMPLE  
BASED ON .005 INCH [0.125 MM] THICK STENCIL  
SCALE:8X

4214825/C 02/2019

NOTES: (continued)

8. Laser cutting apertures with trapezoidal walls and rounded corners may offer better paste release. IPC-7525 may have alternate design recommendations.
9. Board assembly site may have different recommendations for stencil design.

# PACKAGE OUTLINE

**YBJ0024**



**DSBGA - 0.35 mm max height**

DIE SIZE BALL GRID ARRAY



4226700/A 03/2021

NOTES:

1. All linear dimensions are in millimeters. Any dimensions in parenthesis are for reference only. Dimensioning and tolerancing per ASME Y14.5M.
2. This drawing is subject to change without notice.

# EXAMPLE BOARD LAYOUT

YBJ0024

DSBGA - 0.35 mm max height

DIE SIZE BALL GRID ARRAY



LAND PATTERN EXAMPLE  
EXPOSED METAL SHOWN  
SCALE: 30X



4226700/A 03/2021

NOTES: (continued)

3. Final dimensions may vary due to manufacturing tolerance considerations and also routing constraints.  
See Texas Instruments Literature No. SNVA009 ([www.ti.com/lit/snva009](http://www.ti.com/lit/snva009)).

# EXAMPLE STENCIL DESIGN

YBJ0024

DSBGA - 0.35 mm max height

DIE SIZE BALL GRID ARRAY



SOLDER PASTE EXAMPLE  
BASED ON 0.1 mm THICK STENCIL  
SCALE: 30X

4226700/A 03/2021

NOTES: (continued)

4. Laser cutting apertures with trapezoidal walls and rounded corners may offer better paste release.

# PACKAGE OUTLINE

PW0014A



TSSOP - 1.2 mm max height

SMALL OUTLINE PACKAGE



NOTES:

- All linear dimensions are in millimeters. Any dimensions in parenthesis are for reference only. Dimensioning and tolerancing per ASME Y14.5M.
- This drawing is subject to change without notice.
- This dimension does not include mold flash, protrusions, or gate burrs. Mold flash, protrusions, or gate burrs shall not exceed 0.15 mm per side.
- This dimension does not include interlead flash. Interlead flash shall not exceed 0.25 mm per side.
- Reference JEDEC registration MO-153.

# EXAMPLE BOARD LAYOUT

PW0014A

TSSOP - 1.2 mm max height

SMALL OUTLINE PACKAGE



LAND PATTERN EXAMPLE  
EXPOSED METAL SHOWN  
SCALE: 10X



4220202/B 12/2023

NOTES: (continued)

6. Publication IPC-7351 may have alternate designs.

7. Solder mask tolerances between and around signal pads can vary based on board fabrication site.

# EXAMPLE STENCIL DESIGN

PW0014A

TSSOP - 1.2 mm max height

SMALL OUTLINE PACKAGE



SOLDER PASTE EXAMPLE  
BASED ON 0.125 mm THICK STENCIL  
SCALE: 10X

4220202/B 12/2023

NOTES: (continued)

8. Laser cutting apertures with trapezoidal walls and rounded corners may offer better paste release. IPC-7525 may have alternate design recommendations.
9. Board assembly site may have different recommendations for stencil design.

## **PACKAGE OUTLINE**

**DBV0005A**



## **SOT-23 - 1.45 mm max height**

## SMALL OUTLINE TRANSISTOR



4214839/K 08/2024

## NOTES:

1. All linear dimensions are in millimeters. Any dimensions in parenthesis are for reference only. Dimensioning and tolerancing per ASME Y14.5M.
  2. This drawing is subject to change without notice.
  3. Reference JEDEC MO-178.
  4. Body dimensions do not include mold flash, protrusions, or gate burrs. Mold flash, protrusions, or gate burrs shall not exceed 0.25 mm per side.
  5. Support pin may differ or may not be present.

# EXAMPLE BOARD LAYOUT

DBV0005A

SOT-23 - 1.45 mm max height

SMALL OUTLINE TRANSISTOR



LAND PATTERN EXAMPLE  
EXPOSED METAL SHOWN  
SCALE:15X



SOLDER MASK DETAILS

4214839/K 08/2024

NOTES: (continued)

6. Publication IPC-7351 may have alternate designs.
7. Solder mask tolerances between and around signal pads can vary based on board fabrication site.

# EXAMPLE STENCIL DESIGN

DBV0005A

SOT-23 - 1.45 mm max height

SMALL OUTLINE TRANSISTOR



SOLDER PASTE EXAMPLE  
BASED ON 0.125 mm THICK STENCIL  
SCALE:15X

4214839/K 08/2024

NOTES: (continued)

8. Laser cutting apertures with trapezoidal walls and rounded corners may offer better paste release. IPC-7525 may have alternate design recommendations.
9. Board assembly site may have different recommendations for stencil design.

DGK0008A



# PACKAGE OUTLINE

VSSOP - 1.1 mm max height

SMALL OUTLINE PACKAGE



NOTES:

PowerPAD is a trademark of Texas Instruments.

1. All linear dimensions are in millimeters. Any dimensions in parenthesis are for reference only. Dimensioning and tolerancing per ASME Y14.5M.
2. This drawing is subject to change without notice.
3. This dimension does not include mold flash, protrusions, or gate burrs. Mold flash, protrusions, or gate burrs shall not exceed 0.15 mm per side.
4. This dimension does not include interlead flash. Interlead flash shall not exceed 0.25 mm per side.
5. Reference JEDEC registration MO-187.

# EXAMPLE BOARD LAYOUT

DGK0008A

™ VSSOP - 1.1 mm max height

SMALL OUTLINE PACKAGE



LAND PATTERN EXAMPLE  
EXPOSED METAL SHOWN  
SCALE: 15X



4214862/A 04/2023

NOTES: (continued)

6. Publication IPC-7351 may have alternate designs.
7. Solder mask tolerances between and around signal pads can vary based on board fabrication site.
8. Vias are optional depending on application, refer to device data sheet. If any vias are implemented, refer to their locations shown on this view. It is recommended that vias under paste be filled, plugged or tented.
9. Size of metal pad may vary due to creepage requirement.

# EXAMPLE STENCIL DESIGN

DGK0008A

™ VSSOP - 1.1 mm max height

SMALL OUTLINE PACKAGE



SOLDER PASTE EXAMPLE  
SCALE: 15X

4214862/A 04/2023

NOTES: (continued)

11. Laser cutting apertures with trapezoidal walls and rounded corners may offer better paste release. IPC-7525 may have alternate design recommendations.
12. Board assembly site may have different recommendations for stencil design.

## GENERIC PACKAGE VIEW

**DRG 8**

**WSON - 0.8 mm max height**

**3 x 3, 0.5 mm pitch**

PLASTIC SMALL OUTLINE - NO LEAD

This image is a representation of the package family, actual package may vary.  
Refer to the product data sheet for package details.



4225794/A

# PACKAGE OUTLINE

**DRG0008B**



**WSON - 0.8 mm max height**

PLASTIC SMALL OUTLINE - NO LEAD



4218886/A 01/2020

**NOTES:**

1. All linear dimensions are in millimeters. Any dimensions in parenthesis are for reference only. Dimensioning and tolerancing per ASME Y14.5M.
2. This drawing is subject to change without notice.
3. The package thermal pad must be soldered to the printed circuit board for thermal and mechanical performance.

# EXAMPLE BOARD LAYOUT

DRG0008B

WSON - 0.8 mm max height

PLASTIC SMALL OUTLINE - NO LEAD



4218886/A 01/2020

NOTES: (continued)

4. This package is designed to be soldered to a thermal pad on the board. For more information, see Texas Instruments literature number SLUA271 ([www.ti.com/lit/slua271](http://www.ti.com/lit/slua271)).
5. Vias are optional depending on application, refer to device data sheet. If any vias are implemented, refer to their locations shown on this view. It is recommended that vias under paste be filled, plugged or tented.

# EXAMPLE STENCIL DESIGN

DRG0008B

WSON - 0.8 mm max height

PLASTIC SMALL OUTLINE - NO LEAD



SOLDER PASTE EXAMPLE  
BASED ON 0.125 mm THICK STENCIL

EXPOSED PAD  
82% PRINTED SOLDER COVERAGE BY AREA  
SCALE:25X

4218886/A 01/2020

NOTES: (continued)

6. Laser cutting apertures with trapezoidal walls and rounded corners may offer better paste release. IPC-7525 may have alternate design recommendations.

## 重要なお知らせと免責事項

TIは、技術データと信頼性データ(データシートを含みます)、設計リソース(リファレンス デザインを含みます)、アプリケーションや設計に関する各種アドバイス、Web ツール、安全性情報、その他のリソースを、欠陥が存在する可能性のある「現状のまま」提供しており、商品性および特定目的に対する適合性の默示保証、第三者の知的財産権の非侵害保証を含むいかなる保証も、明示的または默示的にかかわらず拒否します。

これらのリソースは、TI 製品を使用する設計の経験を積んだ開発者への提供を意図したもので、(1)お客様のアプリケーションに適した TI 製品の選定、(2)お客様のアプリケーションの設計、検証、試験、(3)お客様のアプリケーションに該当する各種規格や、その他のあらゆる安全性、セキュリティ、規制、または他の要件への確実な適合に関する責任を、お客様のみが単独で負うものとします。

上記の各種リソースは、予告なく変更される可能性があります。これらのリソースは、リソースで説明されている TI 製品を使用するアプリケーションの開発の目的でのみ、TI はその使用をお客様に許諾します。これらのリソースに関して、他の目的で複製することや掲載することは禁止されています。TI や第三者の知的財産権のライセンスが付与されている訳ではありません。お客様は、これらのリソースを自身で使用した結果発生するあらゆる申し立て、損害、費用、損失、責任について、TI およびその代理人を完全に補償するものとし、TI は一切の責任を拒否します。

TI の製品は、[TI の販売条件](#)、[TI の総合的な品質ガイドライン](#)、[ti.com](#) または TI 製品などに関連して提供される他の適用条件に従い提供されます。TI がこれらのリソースを提供することは、適用される TI の保証または他の保証の放棄の拡大や変更を意味するものではありません。TI がカスタム、またはカスタマー仕様として明示的に指定していない限り、TI の製品は標準的なカタログに掲載される汎用機器です。

お客様がいかなる追加条項または代替条項を提案する場合も、TI はそれらに異議を唱え、拒否します。

Copyright © 2025, Texas Instruments Incorporated

最終更新日：2025 年 10 月