비디오 시리즈
LMK03328 초저지터 클록 제너레이터 단계별 설계 프로세스
이 3부작 비디오 시리즈에서는 LMK03328 초저지터 클록 생성기의 설계 프로세스를 설명합니다. 이 시리즈에서는 WEBENCH 클록 아키텍트 설계 및 시뮬레이션 프로세스를 다루며, TICS Pro EVM GUI 소프트웨어와 WEBENCH 설계 보고서를 사용하여 LMK03328 EVM을 구성하고, 주파수 계획 기법을 사용하고, TICS Pro를 사용하여 여러 시작 프로파일을 디바이스 EEPROM에 프로그래밍하는 방법을 설명합니다. 이 비디오 시리즈에서는 네트워킹 스위치 클록킹 예제를 통해 시스템 성능/마진 개선을 위한 초저 위상 잡음/지터, 다중 스타트업 프로파일 및 시스템 검증 테스트를 지원하는 EEPROM 핀 모드, 유연한 주파수 계획 및 주파수 마진 기능 등 LMK03328 듀얼 PLL 클록 생성기의 주요 기능과 이점을 강조하며, 이 설계 프로세스는 LMK03318(단일 PLL 버전인 LMK03328에도 적용 가능)에도 적용할 수 있습니다.
LMK03328 EVM Setup and Programming with TICS Pro GUI
|
발표자
리소스
/content/texas-instruments/ko-kr/video/series/lmk03328-ultra-low-jitter-clock-generator-step-by-step-design-in
View series