TSW12QJ1600EVM ADC12QJ1600-Q1 8-ch (two synchronized 4-ch) 12-bit 1.6-GSPS JESD204C interface ADC evaluation module angled board image

TSW12QJ1600EVM

ADC12QJ1600-Q1 8-Kanal (zwei synchronisierte 4-Kanal) 12-Bit 1,6-GSPS JESD204C Schnittstelle ADC-Eva

Preis

Menge Preis
+

Merkmale von TSW12QJ1600EVM

  • Flexibler transformatorgekoppelter Analogeingang und Takteingang zur Aufnahme von Daten einer Vielzahl von Quellen und Frequenzen
  • Benutzerfreundliche Software-GUI zur Konfiguration von zwei ADC12QJ1600-Q1-Bausteinen für eine Vielzahl von Konfigurationen über eine USB-Schnittstelle
  • Schnelle Evaluierung der ADC-Leistung mit der High Speed Data Converter Pro-Software (DATACONVERTERPRO-SW)

Beschreibung von TSW12QJ1600EVM

Das TSW12QJ1600-Evaluierungsmodul (EVM) wird zur Evaluierung des ADC12QJ1600-Q1-Analog-Digital-Wandlers (ADC) mit verschiedenen Frontend-Optionen verwendet. Der ADC12QJ1600-Q1 ist ein 12-Bit-ADC mit Abtastraten von bis zu 1,6 Gigasamples pro Sekunde (GSPS) und vier analogen Eingangskanälen.

Dieses Design verfügt über zwei ADC12QJ1600-Q1-Bausteine auf derselben Leiterplatte (PCB), die verwendet werden können, um mehrere ADC-Synchronisierungen und deterministische Latenz zu demonstrieren sowie die Leistung des ADC mit verschiedenen Frontend-Optionen zu testen (AC-gekoppelter Transformator; DC-gekoppelte Option mit LMH32401). Das Design demonstriert auch, wie das Taktschema vereinfacht werden kann, indem der PLL-Referenzausgang (PLLREFO+, PLLREFO-) von einem ADC zu einem anderen verkettet wird. Dadurch wird der Taktverteilungschip, der normalerweise von JESD-Bausteinen benötigt wird, überflüssig.

Die Ausgangsdaten des TSW12QJ1600EVM werden über eine standardmäßige serielle Hochgeschwindigkeitsschnittstelle JESD204C übertragen.

ADC12QJ1600-Q1 und LMH32401 werden über eine benutzerfreundliche Software-GUI gesteuert, um eine schnelle Konfiguration für eine Vielzahl von Anwendungen zu ermöglichen.

Preis

Menge Preis
+