24-pin (DBQ) package image

CDC5801ADBQ ACTIVO

Multiplicador de reloj de baja fluctuación y divisor con retardo programable y alineación de fase

Precios

Cant. Precio
+

Cant. paquetes adicionales | Opciones de empresa de transporte Estos productos son exactamente los mismos pero vienen en un tipo de transportador diferente

CDC5801ADBQR ACTIVO custom-reels PERSONALIZADO El carrete personalizado puede estar disponible
Cant. de paquetes | Transportador 2,500 | LARGE T&R
Inventario
Cant. | Precio 1ku | +

Exportar clasificación

*Solo para referencia

  • US ECCN: EAR99

Información de empaque

Encapsulado | Pines SSOP (DBQ) | 24
Rango de temperatura de funcionamiento (℃) -40 to 85
Cant. de paquetes | Transportador 50 | TUBE

Características para CDC5801A

  • Low Jitter Clock Multiplier by x4, x6, x8. Input Frequency Range (19 MHz to 125 MHz). Supports Output Frequency From 150 MHz to 500 MHz
  • Fail-Safe Power Up Initialization
  • Low Jitter Clock Divider by /2, /3, /4. Input Frequency Range (50 MHz to 125 MHz). Supports Ranges of Output Frequency From 12.5 MHz to 62.5 MHz
  • 2.6 mUI Programmable Bidirectional Delay Steps
  • Typical 8-ps Phase Jitter (12 kHz to 20 MHz) at 500 MHz
  • Typical 2.1-ps RMS Period Jitter (Entire Frequency Band) at 500 MHz
  • One Single-Ended Input and One Differential Output Pair
  • Output Can Drive LVPECL, LVDS, and LVTTL
  • Three Power Operating Modes to Minimize Power
  • Low Power Consumption (Typical 200 mW at 500 MHz)
  • Packaged in a Shrink Small-Outline Package (DBQ)
  • No External Components Required for PLL
  • Spread Spectrum Clock Tracking Ability to Reduce EMI
  • Applications: Video Graphics, Gaming Products, Datacom, Telecom
  • Accepts LVCMOS, LVTTL Inputs for REFCLK Terminal
  • Accepts Other Single-Ended Signal Levels at REFCLK Terminal by Programming Proper VDDREF Voltage Level (For Example, HSTL 1.5 if VDDREF = 1.6 V)
  • Supports Industrial Temperature Range of -40°C to 85°C

Descripción de CDC5801A

The CDC5801A device provides clock multiplication and division from a single-ended reference clock (REFCLK) to a differential output pair (CLKOUT/CLKOUTB). The multiply and divide terminals (MULT/DIV0:1) provide selection for frequency multiplication and division ratios, generating CLKOUT/CLOUTKB frequencies ranging from 12.5 MHz to 500 MHz with a clock input reference (REFCLK) ranging from 19 MHz to 125 MHz.

The implemented phase aligner provides the possibility to phase align (zero delay) between CLKOUT/CLKOUTB and REFCLK or any other CLK in the system by feeding the clocks that need to be aligned to the DLYCTRL and the LEADLAG terminals.

The phase aligner also allows the user to delay or advance the CLKOUT/CLKOUTB with steps of 2.6 mUI (unit interval). For every rising edge on the DLYCTRL terminal, the output clocks are delayed by 2.6-mUI step size as long as there is low on the LEADLAG terminal. Similarly, for every rising edge on the DLYCTRL terminal, the output clocks are advanced by 2.6-mUI step size as long as there is high on the LEADLAG terminal. The CDC5801A has a fail-safe power up initialization state-machine which supports proper operation under all power up conditions. As the phase between REFCLK and CLKOUT/CLKOUTB is random after power up, the application may implement a self calibration routine at power up to produce a certain phase start position, before programming a fixed delay with the clock on the DLYCTRL terminal.

Depending on the selection of the mode terminals (P0:2), the device behaves as a multiplier (by 4, 6, or 8) with the phase aligner bypassed or as a multiplier or divider with programmable delay and phase aligner functionality. Through the select terminals (P0:2) user can also bypass the phase aligner and the PLL (test mode) and output the REFCLK directly on the CLKOUT/CLKOUTB terminals. Through P0:2 terminals the outputs could be in a high impedance state. This device has another unique capability to be able to function with a wide band of voltages on the REFCLK terminal by varying the voltage on the VDDREF terminal.

The CDC5801A has a fail-safe power up initialization state-machine which supports proper operation under all power up conditions.

The CDC5801A device is characterized for operation over free-air temperatures of –40°C to 85°C.

Precios

Cant. Precio
+

Cant. paquetes adicionales | Opciones de empresa de transporte Estos productos son exactamente los mismos pero vienen en un tipo de transportador diferente

CDC5801ADBQR ACTIVO custom-reels PERSONALIZADO El carrete personalizado puede estar disponible
Cant. de paquetes | Transportador 2,500 | LARGE T&R
Inventario
Cant. | Precio 1ku | +

Opciones de transportador

Puede elegir diferentes opciones de transportador según la cantidad de piezas, incluido carrete completo, carrete personalizado, cinta cortada, tubo o bandeja.

Un carrete personalizado es un trozo continuo de cinta cortada de un carrete para mantener la trazabilidad del código de lote y fecha, construido para la cantidad exacta solicitada. Siguiendo los estándares de la industria, una chapa de latón conecta una cabecera y cola de 18 pulgadas a ambos extremos de la cinta cortada para alimentar directamente las máquinas de ensamblaje automatizadas. TI incluye una tarifa de preparación de carretes para los pedidos de carretes personalizados.

La cinta cortada es un trozo de cinta cortada de un carrete. TI puede cumplir con los pedidos utilizando múltiples tiras de cintas cortadas o cajas para satisfacer la cantidad solicitada.

TI suele enviar los dispositivos de tubo o bandeja dentro de una caja o en el tubo o la bandeja, dependiendo de la disponibilidad de inventario. Embalamos todas las cintas, tubos o cajas de muestras de acuerdo con los requisitos de descarga electrostática interna y de protección del nivel de sensibilidad a la humedad.

Más información

La selección del código de lote y fecha puede estar disponible

Agregue una cantidad a su carro y comience el proceso de pago para ver las opciones disponibles para seleccionar los códigos de lote o de fecha del inventario existente.

Más información