SMJ320VC5416HFGW10 DSP de punto fijo de calidad militar C54x: encapsulado cerámico | HFG | 164 | -55 to 115 package image

SMJ320VC5416HFGW10 COMPRA POR ÚLTIMA VEZ

DSP de punto fijo de calidad militar C54x: encapsulado cerámico

COMPRA POR ÚLTIMA VEZ barcode LOTE/FECHA La selección del código de lote y fecha puede estar disponible
Igual que: 5962-0153001QXA Este número de pieza es idéntico al número de pieza indicado anteriormente. Solo puede pedir cantidades del número de pieza indicado anteriormente.

Precios

Cant. Precio
+

Cant. paquetes adicionales | Opciones de empresa de transporte Estos productos son exactamente los mismos pero vienen en un tipo de transportador diferente

5962-0153001QXA COMPRA POR ÚLTIMA VEZ barcode LOTE/FECHA La selección del código de lote y fecha puede estar disponible
Cant. de paquetes | Transportador 10 | JEDEC TRAY (5+1)
Inventario
Cant. | Precio 1ku | +

Información de calidad

Calificación Military
RoHS No
REACH Afectado
Clasificación MSL / reflujo máximo Level-NC-NC-NC
Calidad, fiabilidad
e información sobre el embalaje

Información incluida:

  • RoHS
  • REACH
  • Marcado del dispositivo
  • Acabado de plomo / material de la bola
  • Clasificación MSL / reflujo máximo
  • Estimaciones de tiempo medio entre fallas (MTBF)/fallas en el tiempo (FIT)
  • Contenido del material
  • Resumen de calificaciones
  • Monitoreo continuo de confiabilidad
Ver o descargar
Información adicional sobre la fabricación

Información incluida:

  • Lugar de fabricación
  • Lugar de ensamblaje
Vista

Exportar clasificación

*Solo para referencia

  • US ECCN: 3A991A2

Información de empaque

Encapsulado | Pines CFP (HFG) | 164
Rango de temperatura de funcionamiento (℃) -55 to 115
Cant. de paquetes | Transportador 10 | JEDEC TRAY (5+1)

Características para SMJ320VC5416

  • Processed to MIL-PRF-38535 (QML)
  • Advanced Multibus Architecture With Three Separate 16-Bit Data Memory Buses and One Program Memory Bus
  • 40-Bit Arithmetic Logic Unit (ALU) Including a 40-Bit Barrel Shifter and Two Independent 40-Bit Accumulators
  • 17 x 17-Bit Parallel Multiplier Coupled to a 40-Bit Dedicated Adder for Non-Pipelined Single-Cycle Multiply/Accumulate (MAC) Operation
  • Compare, Select, and Store Unit (CSSU) for the Add/Compare Selection of the Viterbi Operator
  • Exponent Encoder to Compute an Exponent Value of a 40-Bit Accumulator Value in a Single Cycle
  • Two Address Generators With Eight Auxiliary Registers and Two Auxiliary Register Arithmetic Units (ARAUs)
  • Data Bus With a Bus Holder Feature
  • Extended Addressing Mode for 8M x 16-Bit Maximum Addressable External Program Space
  • 128K x 16-Bit On-Chip RAM Composed of:
    • Eight Blocks of 8K x 16-Bit On-Chip Dual-Access Program/Data RAM
    • Eight Blocks of 8K x 16-Bit On-Chip Single-Access Program RAM
  • 16K x 16-Bit On-Chip ROM Configured for Program Memory
  • Enhanced External Parallel Interface (XIO2)
  • Single-Instruction-Repeat and Block-Repeat Operations for Program Code
  • Block-Memory-Move Instructions for Better Program and Data Management
  • Instructions With a 32-Bit Long Word Operand
  • Instructions With Two- or Three-Operand Reads
  • Arithmetic Instructions With Parallel Store and Parallel Load
  • Conditional Store Instructions
  • Fast Return From Interrupt
  • On-Chip Peripherals
    • Software-Programmable Wait-State Generator and Programmable Bank-Switching
    • On-Chip Programmable Phase-Locked Loop (PLL) Clock Generator With External Clock Source
    • One 16-Bit Timer
    • Six-Channel Direct Memory Access (DMA) Controller
    • Three Multichannel Buffered Serial Ports (McBSPs)
    • 8/16-Bit Enhanced Parallel Host-Port Interface (HPI8/16)
  • Power Consumption Control With IDLE1, IDLE2, and IDLE3 Instructions With Power-Down Modes
  • CLKOUT Off Control to Disable CLKOUT
  • On-Chip Scan-Based Emulation Logic, IEEE Std 1149.1 (JTAG) Boundary Scan Logic
  • 164-Pin Ceramic Quad Flatpack (CQFP) (HFG Suffix)
  • 10-ns Single-Cycle Fixed-Point Instruction Execution Time (100 MIPS)
  • 3.3-V I/O Supply Voltage
  • 1.5-V Core Supply Voltage
  • –55°C to 115°C Operating Temperature Range, QML Processing

IEEE Standard 1149.1-1990 Standard-Test-Access Port and Boundary Scan Architecture.

Descripción de SMJ320VC5416

The SMJ320VC5416 fixed-point, digital signal processor (DSP) (hereafter referred to as the 5416 unless otherwise specified) is based on an advanced modified Harvard architecture that has one program memory bus and three data memory buses. This processor provides an arithmetic logic unit (ALU) with a high degree of parallelism, application-specific hardware logic, on-chip memory, and additional on-chip peripherals. The basis of the operational flexibility and speed of this DSP is a highly specialized instruction set.

Separate program and data spaces allow simultaneous access to program instructions and data, providing a high degree of parallelism. Two read operations and one write operation can be performed in a single cycle. Instructions with parallel store and application-specific instructions can fully utilize this architecture. In addition, data can be transferred between data and program spaces. Such parallelism supports a powerful set of arithmetic, logic, and bit-manipulation operations that can all be performed in a single machine cycle. The 5416 also includes the control mechanisms to manage interrupts, repeated operations, and function calls.

Precios

Cant. Precio
+

Cant. paquetes adicionales | Opciones de empresa de transporte Estos productos son exactamente los mismos pero vienen en un tipo de transportador diferente

5962-0153001QXA COMPRA POR ÚLTIMA VEZ barcode LOTE/FECHA La selección del código de lote y fecha puede estar disponible
Cant. de paquetes | Transportador 10 | JEDEC TRAY (5+1)
Inventario
Cant. | Precio 1ku | +

Opciones de transportador

Puede elegir diferentes opciones de transportador según la cantidad de piezas, incluido carrete completo, carrete personalizado, cinta cortada, tubo o bandeja.

Un carrete personalizado es un trozo continuo de cinta cortada de un carrete para mantener la trazabilidad del código de lote y fecha, construido para la cantidad exacta solicitada. Siguiendo los estándares de la industria, una chapa de latón conecta una cabecera y cola de 18 pulgadas a ambos extremos de la cinta cortada para alimentar directamente las máquinas de ensamblaje automatizadas. TI incluye una tarifa de preparación de carretes para los pedidos de carretes personalizados.

La cinta cortada es un trozo de cinta cortada de un carrete. TI puede cumplir con los pedidos utilizando múltiples tiras de cintas cortadas o cajas para satisfacer la cantidad solicitada.

TI suele enviar los dispositivos de tubo o bandeja dentro de una caja o en el tubo o la bandeja, dependiendo de la disponibilidad de inventario. Embalamos todas las cintas, tubos o cajas de muestras de acuerdo con los requisitos de descarga electrostática interna y de protección del nivel de sensibilidad a la humedad.

Más información

La selección del código de lote y fecha puede estar disponible

Agregue una cantidad a su carro y comience el proceso de pago para ver las opciones disponibles para seleccionar los códigos de lote o de fecha del inventario existente.

Más información