DS90LV028A-Q1
- AEC-Q100 qualified for automotive applications
- Temperature grade 2: -40°C to +105°C
- >400 Mbps (200 MHz) switching rates
- 50 ps differential skew (typical)
- 0.1 ns channel-to-channel skew (typical)
- 2.5 ns maximum propagation delay
- 3.3 V power supply design
- Flow-through pinout
- Power down high impedance on LVDS inputs
- Low power design (18 mW at 3.3 V static)
- LVDS inputs accept LVDS/CML/LVPECL signals
- Conforms to ANSI/TIA/EIA-644 standard
The DS90LV028A-Q1 is a dual CMOS differential line receiver designed for applications requiring ultra low power dissipation, low noise and high data rates. The device is designed to support data rates in excess of 400 Mbps (200 MHz) utilizing Low Voltage Differential Signaling (LVDS) technology.
The DS90LV028A-Q1 accepts low voltage (350 mV typical) differential input signals and translates them to 3 V CMOS output levels. The DS90LV028A-Q1 has a flow-through design for easy PCB layout.
The DS90LV028A-Q1 and companion LVDS line driver DS90LV027AQ provide a new alternative to high power PECL/ECL devices for high speed point-to-point interface applications.
技術文件
| 類型 | 標題 | 日期 | ||
|---|---|---|---|---|
| * | Data sheet | DS90LV028A-Q1 Automotive LVDS Dual Differential Line Receiver datasheet | PDF | HTML | 2020年 3月 25日 |
設計與開發
如需其他條款或必要資源,請按一下下方的任何標題以檢視詳細頁面 (如有)。
DS90LV027A-28AEVM — 二通道 LVDS 驅動器和接收器評估模組
DS90LVRA2 EVM 是一款專為德州儀器 DS90LV027A LVDS 雙差動驅動器及 DS90LV028A LVDS 雙差動線路接收器之性能與功能評估而設計的評估模組。使用者可運用此套件快速評估 DS90LV027A 和 DS90LV028A 支援的輸出波形特性和訊號完整性。接頭針腳可連接至 DS90LV027A 和 DS90LV028A 輸入及輸出,也便於連接至實驗室設備或使用者系統,以進行性能評估。
PSPICE-FOR-TI — PSpice® for TI 設計與模擬工具
PSpice for TI 設計和模擬環境可讓您使用其內建函式庫來模擬複雜的混合訊號設計。在進行佈局和製造之前,建立完整的終端設備設計和解決方案原型,進而縮短上市時間並降低開發成本。
在 PSpice for TI 設計與模擬工具中,您可以搜尋 TI (...)
TINA-TI — 基於 SPICE 的類比模擬程式
| 封裝 | 針腳 | CAD 符號、佔位空間與 3D 模型 |
|---|---|---|
| WSON (DQF) | 8 | Ultra Librarian |
訂購與品質
- RoHS
- REACH
- 產品標記
- 鉛塗層/球物料
- MSL 等級/回焊峰值
- MTBF/FIT 估算值
- 材料內容
- 認證摘要
- 進行中持續性的可靠性監測
- 晶圓廠位置
- 組裝地點
建議產品可能具有與此 TI 產品相關的參數、評估模組或參考設計。