PMP11184

Hocheffizientes, leistungsdichtes 1 V/120 A/30 A/30 A (4+1+1) mit PMBus – Referenzdesign für ASIC-Pr

PMP11184

Designdateien

Überblick

PMP11184 is a chipset solution for high current ASIC core rail regulation. It utilizes TPS53647 4-phase controller for 120A high current rail, which employs  DCAP+ control for fast transient response and TI's proprietary AutoBalance for tight steady and dynamic phase-to-phase current balance. It also utilizes TPS40428 dual controller for dual 30A rails. Both controllers drive TI NexFET smart power stages for high power density and efficiency. PMBus capability and on-board NVM enable easy design, configuration, and customization, with telemetry of output voltage, current, temperature, and power.

Merkmale
  • Detached layout enables flexible placement
  • High efficiency 91% at 1V/120A, 300kHz, 12Vin
  • Excellent thermal performance (72C FET temperature at full load with 200LFM air flow)
  • Combined ripple and transient response within +/-2%.
  • Full PMBus telemetry of output voltage, current, power and temperature
Ausgangsspannung – Auswahlmöglichkeiten PMP11184.1 PMP11184.2
Vin (Min) (V) 7 7
Vin (Max) (V) 13.2 13
Vout (Nom) (V) 1 1
Iout (Max) (A) 120 30
Ausgangsleistung (W) 120 30
Isoliert/Nicht isoliert Non-Isolated Non-Isolated
Eingabetyp DC DC
Topologie Buck- Multiphase^Buck- Synchronous Buck- Multiphase^Buck- Synchronous
Herunterladen Video mit Transkript ansehen Video

Eine voll bestückte Platine wurde nur für Test- und Leistungsvalidierung entwickelt. Sie wird nicht zum Verkauf angeboten.

Designdateien und Produkte

Designdateien

Laden Sie sich sofort einsetzbare Systemdateien herunter, um Ihren Designprozess zu beschleunigen.

TIDUAR5.PDF (2399 KB)

Testergebnisse für das Referenzdesign, mit Wirkungsgraddiagrammen, Testvoraussetzungen und mehr.

TIDRHF9.PDF (124 KB)

Vollständige Liste mit Designkomponenten, Referenz-Bezeichnern und Hersteller-/Teilenummern

TIDCB11.ZIP (282 KB)

Designdatei mit Informationen zur physikalischen Platinenschicht der Design-Platine

TIDRHG0.PDF (905 KB)

Leiterplattenschicht-Plotdatei zur Erstellung des Design-Layouts der Leiterplatte

TIDRHF8.PDF (281 KB)

Detailliertes Schaltplandiagramm für Design-Layout und Komponenten

Produkte

Enthält TI-Produkte in der Entwicklung und mögliche Alternativen.

SI-Leistungsstufen

CSD95378BQ5MSynchrone intelligente NexFET™-Abwärtsleistungsstufe (Buck), 60 A, mit TAO-Offset

Datenblatt: PDF | HTML
SI-Leistungsstufen

CSD95372BQ5MSynchrone intelligente NexFET™-Abwärtsleistungsstufe (Buck), 60 A

Datenblatt: PDF | HTML
AC/DC- und DC/DC-Controller (externer FET)

TPS40428Stapelbarer treiberloser PMBus-Synchron-Abwärtsregler, zwei Ausgänge, 2-phasig

Datenblatt: PDF | HTML
AC/DC- und DC/DC-Controller (externer FET)

TPS536474-phasiger D-CAP+TM-Buck-Abwärtsregler mit NVM und PMBus-Schnittstelle für ASIC

Datenblatt: PDF | HTML

Technische Dokumentation

star
= Von TI ausgewählte Top-Dokumentation
Keine Ergebnisse gefunden. Bitte geben Sie einen anderen Begriff ein und versuchen Sie es erneut.
Alle anzeigen 1
Typ Titel Neueste englische Version herunterladen Datum
* Prüfbericht PMP11184 Test Results 24.09.2015

Support und Schulungen

TI E2E™-Foren mit technischem Support von TI-Ingenieuren

Alle Forenthemen auf Englisch anzeigen

Inhalte werden ohne Gewähr von TI und der Community bereitgestellt. Sie stellen keine Spezifikationen von TI dar. Siehe Nutzungsbedingungen.

Bei Fragen zu den Themen Qualität, Gehäuse oder Bestellung von TI-Produkten siehe TI-Support.