PMP11312

Hocheffizientes, leistungsdichtes 4-Phasen-PMBus-Schnittstellen-Referenzdesign (1 V/120 A) für ASIC-

PMP11312

Designdateien

Überblick

The PMP11312 reference design is a 4-phase PMBus converter for high current ASIC core rail regulation. It utilizes TPS53647 4-phase controller for 120A high current rail, which employs  DCAP+ control for fast transient response and TI's proprietary AutoBalance for tight steady and dynamic phase-to-phase current balance.  TPS53647 drives TI NexFET smart power stages for high power density and efficiency. Optimized layout and improved board stack-up (8-layer, 2oz-copper) achieve higher efficiency and higher power density. PMBus capability and on-board NVM enable easy design, configuration, and customization, with telemetry of output voltage, current, temperature, and power.

Merkmale
  • Compact modular layout in 0.95"x2.3" (24.1mmx58.4mm)
  • High efficiency 91.7% at 1V/120A, 300kHz, 12Vin
  • Excellent thermal performance (53C FET temperature at full load with 200LFM air flow)
  • Combined ripple and transient response around +/-1.7%
  • Full PMBus telemetry of output voltage, current, power and temperature
Ausgangsspannung – Auswahlmöglichkeiten PMP11312.1
Vin (Min) (V) 7
Vin (Max) (V) 13.2
Vout (Nom) (V) 1
Iout (Max) (A) 120
Ausgangsleistung (W) 120
Isoliert/Nicht isoliert Non-Isolated
Eingabetyp DC
Topologie Buck- Multiphase^Buck- Synchronous
Herunterladen Video mit Transkript ansehen Video

Eine voll bestückte Platine wurde nur für Test- und Leistungsvalidierung entwickelt. Sie wird nicht zum Verkauf angeboten.

Designdateien und Produkte

Designdateien

Laden Sie sich sofort einsetzbare Systemdateien herunter, um Ihren Designprozess zu beschleunigen.

TIDUAV4.PDF (1429 KB)

Testergebnisse für das Referenzdesign, mit Wirkungsgraddiagrammen, Testvoraussetzungen und mehr.

TIDRI40.PDF (116 KB)

Vollständige Liste mit Designkomponenten, Referenz-Bezeichnern und Hersteller-/Teilenummern

TIDCB73.ZIP (241 KB)

Designdatei mit Informationen zur physikalischen Platinenschicht der Design-Platine

TIDRI41.PDF (893 KB)

Leiterplattenschicht-Plotdatei zur Erstellung des Design-Layouts der Leiterplatte

TIDRI39.PDF (236 KB)

Detailliertes Schaltplandiagramm für Design-Layout und Komponenten

Produkte

Enthält TI-Produkte in der Entwicklung und mögliche Alternativen.

SI-Leistungsstufen

CSD95372BQ5MSynchrone intelligente NexFET™-Abwärtsleistungsstufe (Buck), 60 A

Datenblatt: PDF | HTML
AC/DC- und DC/DC-Controller (externer FET)

TPS536474-phasiger D-CAP+TM-Buck-Abwärtsregler mit NVM und PMBus-Schnittstelle für ASIC

Datenblatt: PDF | HTML

Technische Dokumentation

star
= Von TI ausgewählte Top-Dokumentation
Keine Ergebnisse gefunden. Bitte geben Sie einen anderen Begriff ein und versuchen Sie es erneut.
Alle anzeigen 1
Typ Titel Neueste englische Version herunterladen Datum
* Prüfbericht PMP11312 Test Results 07.10.2015

Support und Schulungen

TI E2E™-Foren mit technischem Support von TI-Ingenieuren

Alle Forenthemen auf Englisch anzeigen

Inhalte werden ohne Gewähr von TI und der Community bereitgestellt. Sie stellen keine Spezifikationen von TI dar. Siehe Nutzungsbedingungen.

Bei Fragen zu den Themen Qualität, Gehäuse oder Bestellung von TI-Produkten siehe TI-Support.