PMP9131

Referenzdesign für DC/DC-Abwärtswandler mit hoher Dichte, 160 A (210 A Spitze) und 4 Phasen, mit PMB

PMP9131

Designdateien

Überblick

Fixed frequency voltage mode control is used for CPU, Memory and ASIC applications where a predictable frequency and/or synchrnization to an external clock is needed.  Four high-current synchronous power stages provide the high currents and low losses needed for these applications. Multi-phase also allows output ripple cancellation and effective higher bandwidth control for a given switching frequency. PMP9131 focuses on ease of electrical testing and ability to make changes "on the fly" thru the PMBus interface. On-board bias supplies and a high speed dynamic load round out the rich test interface.

Merkmale
  • Multiple fully synchronous power stages for high currents & lowest losses
  • Fixed frequency voltage mode control allows for user selection of switching frequency and synchronization to an external clock
  • Output voltage, current limit and fault thresholds/responses can be adjusted "on the fly" thru the PMBus interface
  • Focus of evaluation board is on ease of electrical testing with almost all parts on top side
  • Rich test interface including PMBus socket, 5V & 3.3V biases and high speed dynamic test load
  • Schematic, BOM, layout, and Test Report focusing on thermal performance & load dynamics
Ausgangsspannung – Auswahlmöglichkeiten PMP9131.1
Vin (Min) (V) 10.8
Vin (Max) (V) 13.2
Vout (Nom) (V) 1
Iout (Max) (A) 160
Ausgangsleistung (W) 160
Isoliert/Nicht isoliert Non-Isolated
Eingabetyp DC
Topologie Boost- Synchronous^Buck- Multiphase
Herunterladen Video mit Transkript ansehen Video

Eine voll bestückte Platine wurde nur für Test- und Leistungsvalidierung entwickelt. Sie wird nicht zum Verkauf angeboten.

Designdateien und Produkte

Designdateien

Laden Sie sich sofort einsetzbare Systemdateien herunter, um Ihren Designprozess zu beschleunigen.

TIDU777.PDF (862 KB)

Testergebnisse für das Referenzdesign, mit Wirkungsgraddiagrammen, Testvoraussetzungen und mehr.

TIDRCW2.PDF (372 KB)

Detaillierter Überblick über das Design-Layout zur Bestimmung der Position der Komponenten

TIDRCW1.PDF (113 KB)

Vollständige Liste mit Designkomponenten, Referenz-Bezeichnern und Hersteller-/Teilenummern

TIDC907.ZIP (483 KB)

Designdatei mit Informationen zur physikalischen Platinenschicht der Design-Platine

TIDRCW3.PDF (4623 KB)

Leiterplattenschicht-Plotdatei zur Erstellung des Design-Layouts der Leiterplatte

TIDRCW0.PDF (316 KB)

Detailliertes Schaltplandiagramm für Design-Layout und Komponenten

Produkte

Enthält TI-Produkte in der Entwicklung und mögliche Alternativen.

SI-Leistungsstufen

CSD95378BQ5MSynchrone intelligente NexFET™-Abwärtsleistungsstufe (Buck), 60 A, mit TAO-Offset

Datenblatt: PDF | HTML
AC/DC- und DC/DC-Controller (externer FET)

TPS40428Stapelbarer treiberloser PMBus-Synchron-Abwärtsregler, zwei Ausgänge, 2-phasig

Datenblatt: PDF | HTML

Technische Dokumentation

star
= Von TI ausgewählte Top-Dokumentation
Keine Ergebnisse gefunden. Bitte geben Sie einen anderen Begriff ein und versuchen Sie es erneut.
Alle anzeigen 1
Typ Titel Neueste englische Version herunterladen Datum
* Prüfbericht PMP9131 Test Results 11.02.2015

Support und Schulungen

TI E2E™-Foren mit technischem Support von TI-Ingenieuren

Alle Forenthemen auf Englisch anzeigen

Inhalte werden ohne Gewähr von TI und der Community bereitgestellt. Sie stellen keine Spezifikationen von TI dar. Siehe Nutzungsbedingungen.

Bei Fragen zu den Themen Qualität, Gehäuse oder Bestellung von TI-Produkten siehe TI-Support.